注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)軟件與程序設(shè)計匯編語言/編譯原理16/32位微機(jī)原理、匯編語言及接口技術(shù)

16/32位微機(jī)原理、匯編語言及接口技術(shù)

16/32位微機(jī)原理、匯編語言及接口技術(shù)

定 價:¥29.00

作 者: 錢曉捷,陳濤編著
出版社: 機(jī)械工業(yè)出版社
叢編項: 重點大學(xué)計算機(jī)教材
標(biāo) 簽: 計算機(jī)原理

ISBN: 9787111089124 出版時間: 2001-07-01 包裝: 精裝
開本: 24cm 頁數(shù): 346 字?jǐn)?shù):  

內(nèi)容簡介

  本書以Intel 8088/8086微處理器和IBM PC系列機(jī)為主體,論述了16位微型計算機(jī)的基本原理、匯編語言和接口技術(shù),并引出了32位微機(jī)系統(tǒng)的相關(guān)技術(shù)。主要內(nèi)容有:微型機(jī)的基本系統(tǒng),微處理器內(nèi)部結(jié)構(gòu)、指令系統(tǒng)和匯編語言程序設(shè)計,微處理器外部特性、系統(tǒng)總線及與半導(dǎo)體存儲器、I/O接口的連接,微機(jī)系統(tǒng)的數(shù)據(jù)傳送方式所展開的各種控制接口技術(shù)——中斷控制接口、定時計數(shù)控制接口、DMA控制接口、并行接口、串行通信接口、模擬接口,最后論述了32位Intel 80x86微處理器和32位微機(jī)的新技術(shù)。附錄提供調(diào)試程序的使用方法,匯編語言的開發(fā)方法以及8088/8086指令系統(tǒng)、DOS功能調(diào)用、ROM-BIOS功能調(diào)用列表。本書可選作高?!拔C(jī)原理與接口技術(shù)”、“微機(jī)原理及應(yīng)用”或“匯編語言程序設(shè)計”等課程的教材或參考書,主要讀者為計算機(jī)、電子工程和自動控制等相關(guān)學(xué)科的本、??坪托赂呗殞W(xué)生以及成教學(xué)生,也適用于計算機(jī)應(yīng)用開發(fā)人員、希望深入學(xué)習(xí)微機(jī)應(yīng)用技術(shù)的普通讀者和培訓(xùn)班學(xué)員。

作者簡介

暫缺《16/32位微機(jī)原理、匯編語言及接口技術(shù)》作者簡介

圖書目錄

前言
第1章 微型計算機(jī)系統(tǒng)概述
1.1 微型計算機(jī)的發(fā)展和應(yīng)用
1.1.1 微型計算機(jī)的發(fā)展
1.1.2 微型計算機(jī)的應(yīng)用
1.2 微型計算機(jī)的系統(tǒng)組成
1.2.1 微型計算機(jī)的硬件系統(tǒng)
1.2.2 微型計算機(jī)的軟件系統(tǒng)
1.3 IBM PC系列機(jī)系統(tǒng)
1.3.1 硬件基本組成
1.3.2 主機(jī)板組成
1.3.3 存儲空間的分配
1.3.4 I/O空間的分配
1.4 計算機(jī)中的數(shù)據(jù)表示
1.4.1 計算機(jī)中的數(shù)
1.4.2 計算機(jī)中的碼
習(xí)題1
第2章 微處理器指令系統(tǒng)
2.1 微處理器的內(nèi)部結(jié)構(gòu)
2.1.1 微處理器的基本結(jié)構(gòu)
2.1.2 8088/8086的功能結(jié)構(gòu)
2.1.3 8088/8086的寄存器結(jié)構(gòu)
2.1.4 8088/8086的存儲器結(jié)構(gòu)
2.2 8088/8086的尋址方式
2.2.1 立即數(shù)尋址方式
2.2.2 寄存器尋址方式
2.2.3 存儲器尋址方式
2.3 數(shù)據(jù)傳送類指令
2.3.1 通用數(shù)據(jù)傳送指令
2.3.2 堆棧操作指令
2.3.3 標(biāo)志操作指令
2.3.4 地址傳送指令
2.4 算術(shù)運(yùn)算類指令
2.4.1 加法和減法指令
2.4.2 符號擴(kuò)展指令
2.4.3 乘法和除法指令
2.4.4 十進(jìn)制調(diào)整指令
2.5 位操作類指令
2.5.1 邏輯運(yùn)算指令
2.5.2 移位指令
2.5.3 循環(huán)移位指令
2.6 控制轉(zhuǎn)移類指令
2.6.1 無條件轉(zhuǎn)移指令
2.6.2 條件轉(zhuǎn)移指令
2.6.3 循環(huán)指令
2.6.4 子程序指令
2.6.5 中斷指令和系統(tǒng)功能調(diào)用
2.7 處理器控制類指令
習(xí)題2
第3章 匯編語言程序設(shè)計
3.1 匯編語言的源程序格式
3.1.1 簡化段定義格式
3.1.2 完整段定義格式
3.1.3 可執(zhí)行程序的結(jié)構(gòu)
3.2 常量、變量和標(biāo)號
3.2.1 常量
3.2.2 變量
3.2.3 名字和標(biāo)號的屬性
3.3 順序程序設(shè)計
3.4 分支程序設(shè)計
3.5 循環(huán)程序設(shè)計
3.5.1 計數(shù)控制循環(huán)
3.5.2 條件控制循環(huán)
3.5.3 串操作類指令
3.6 子程序設(shè)計
3.6.1 過程定義和子程序編寫
3.6.2 用寄存器傳遞參數(shù)
3.6.3 用共享變量傳遞參數(shù)
3.6.4 用堆棧傳遞參數(shù)
3.6.5 子程序模塊和子程序庫
3.7 宏匯編
習(xí)題3
第4章 微處理器外部特性
4.1 8088的引腳信號和總線形成
4.1.1 8088的兩種組態(tài)模式
4.1.2 最小組態(tài)的引腳定義
4.1.3 最小組態(tài)的總線形成
4.1.4 最大組態(tài)的引腳定義
4.1.5 最大組態(tài)的總線形成
4.2 8088的總線時序
4.2.1 最小組態(tài)的總線時序
4.2.2 最大組態(tài)的總線時序
4.3 8086微處理器
4.4 80286微處理器
4.5 微機(jī)系統(tǒng)總線
4.5.1 微機(jī)總線概述
4.5.2 IBM PC總線
4.5.3 ISA總線
習(xí)題4
第5章 半導(dǎo)體存儲器及其接口
5.1 半導(dǎo)體存儲器概述
5.1.1 半導(dǎo)體存儲器的分類
5.1.2 半導(dǎo)體存儲器芯片的結(jié)構(gòu)
5.1.3 半導(dǎo)體存儲器的主要技術(shù)指標(biāo)
5.2 隨機(jī)存取存儲器
5.2.1 靜態(tài)RAM
5.2.2 動態(tài)RAM
5.3 只讀存儲器
5.3.1 EPROM
5.3.2 EEPROM
5.4 半導(dǎo)體存儲器與CPU的連接
5.4.1 存儲芯片與CPU的連接
5.4.2 存儲芯片與CPU的配合
5.5 IBM PC/XT機(jī)的DRAM子系統(tǒng)
習(xí)題5
第6章 基本輸入輸出接口
6.1 I/O接口概述
6.1.1 I/O接口的主要功能
6.1.2 I/O接口的典型結(jié)構(gòu)
6.1.3 I/O端口的編址
6.1.4 8088/8086的輸入輸出指令
6.1.5 I/O地址的譯碼
6.1.6 數(shù)據(jù)傳送方式
6.2 無條件傳送方式及其接口
6.3 查詢傳送方式及其接口
6.3.1 查詢輸入接口
6.3.2 查詢輸出接口
6.3.3 用查詢方式對EEPROM進(jìn)行編程
6.4 中斷傳送方式
6.4.1 中斷傳送與接口
6.4.2 中斷工作過程
6.4.3 中斷優(yōu)先權(quán)
6.5 DMA傳送方式
習(xí)題6
第7章 中斷控制接口
7.1 8088中斷系統(tǒng)
7.1.1 8088的中斷類型
7.1.2 8088的中斷響應(yīng)過程
7.1.3 8088的中斷向量表
7.2 內(nèi)部中斷服務(wù)程序
7.3 8259A中斷控制器
7.3.1 8259A的內(nèi)部結(jié)構(gòu)和引腳
7.3.2 8259A的中斷過程
7.3.3 8259A的工作方式
7.3.4 8259A的編程
7.4 8259A在IBM PC系列機(jī)上的應(yīng)用
7.5 外部中斷服務(wù)程序
7.6 駐留中斷服務(wù)程序
習(xí)題7
第8章 定時計數(shù)控制接口
8.1 8253/8254定時計數(shù)器
8.1.1 8253/8254的內(nèi)部結(jié)構(gòu)和引腳
8.1.2 8253/8254的工作方式
8.1.3 8253/8254的編程
8.2 8253/8254在IBM PC系列機(jī)上的應(yīng)用
8.2.1 定時中斷和定時刷新
8.2.2 揚(yáng)聲器控制
8.2.3 可編程硬件延時
8.3 擴(kuò)充定時計數(shù)器的應(yīng)用
習(xí)題8
第9章 DMA控制接口
9.1 DMA控制器8237A
9.1.1 8237A的內(nèi)部結(jié)構(gòu)和引腳
9.1.2 8237A的工作時序
9.1.3 8237A的工作方式
9.1.4 8237A的寄存器
9.1.5 8237A的編程
9.2 8237A的應(yīng)用
9.2.1 8237A在IBM PC系列機(jī)上的應(yīng)用
9.2.2 DMA寫傳送
9.2.3 DMA設(shè)定子程序
習(xí)題9
第10章 并行接口
10.1 并行接口電路8255A
10.1.1 8255A的內(nèi)部結(jié)構(gòu)和引腳
10.1.2 8255A的工作方式
10.1.3 8255A的編程
10.2 8255A的應(yīng)用
10.2.1 8255A在IBM PC/XT上的應(yīng)用
10.2.2 用8255A方式0與打印機(jī)接口
10.2.3 用8255A方式1與打印機(jī)接口
10.2.4 雙機(jī)并行通信接口
10.3 鍵盤及其接口
10.3.1 簡易鍵盤的工作原理
10.3.2 PC機(jī)鍵盤的工作原理
10.4 LEDN碼管及其接口
10.5 并行打印機(jī)接口
10.5.1 打印機(jī)接口信號
10.5.2 打印機(jī)適配器
10.5.3 打印機(jī)驅(qū)動程序
習(xí)題10
第11章 串行通信接口
11.1 串行通信基礎(chǔ)
11.2 串行接口標(biāo)準(zhǔn)RS-232C
11.2.1 RS-232C的引腳定義
11.2.2 RS-232C的連接
11.2.3 RS-232C的電氣特性
11.3 通用異步接收發(fā)送器8250/16550
11.3.1 8250/16550的內(nèi)部結(jié)構(gòu)
11.3.2 8250/16550的引腳
11.3.3 8250/16550的寄存器
11.4 異步通信適配器
11.4.1 異步通信適配器的接口電路
11.4.2 異步通信適配器的初始化編程
11.4.3 異步通信程序
11.4.4 中斷通信方式的編程方法
習(xí)題11
第12章 模擬接口
12.1 模擬輸入輸出系統(tǒng)
12.2 D/A轉(zhuǎn)換器
12.2.1 D/A轉(zhuǎn)換的基本原理
12.2.2 DAC0832芯片
12.2.3 DAC芯片與主機(jī)的連接
12.2.4 DAC芯片的應(yīng)用
12.3 A/D轉(zhuǎn)換器
12.3.1 A/D轉(zhuǎn)換的基本原理
12.3.2 ADC0809芯片
12.3.3 ADC芯片與主機(jī)的連接
12.3.4 ADC芯片的應(yīng)用
習(xí)題12
第13章 32位微型計算機(jī)系統(tǒng)
13.1 32位微機(jī)組成結(jié)構(gòu)
13.1.1 Intel 80x86系列徽處理器的發(fā)展
13.1.2 32位微機(jī)主板
13.1.3 32位微機(jī)總線結(jié)構(gòu)
13.2 32位指令系統(tǒng)
13.2.1 32位微處理器的工作方式
13.2.2 32位寄存器組
13.2.3 32位尋址方式
13.2.4 32位擴(kuò)展指令
13.2.5 新增32位整數(shù)指令
13.2.6 浮點指令
13.2.7 多媒體指令
13.2.8 32位指令的程序設(shè)計
13.3 32位微處理器的引腳
13.3.1 數(shù)據(jù)線
13.3.2 地址線
13.3.3 總線周期控制線
13.3.4 其他控制線
13.4 虛擬存儲管理
13.4.1 段式存儲管理
13.4.2 頁式存儲管理
13.4.3 描述符
13.4.4 特權(quán)與保護(hù)
13.5 高速緩沖存儲Cache
13.5.1 高速緩存的工作原理
13.5.2 80486的片上高速緩存
13.6 精簡指令集RISC技術(shù)
13.6.1 為什么需要RISC
13.6.2 RISC技術(shù)的主要特點
13.7 指令流水線技術(shù)
13.7.1 80486的指令流水線
13.7.2 Pentium的超標(biāo)量指令流水線
13.7.3 Pentium的動態(tài)分支預(yù)測
13.8 動態(tài)執(zhí)行技術(shù)
13.8.1 指令級并行ILP處理器
13.8.2 Pentium III的動態(tài)執(zhí)行結(jié)構(gòu)
習(xí)題13
附錄A 調(diào)試程序DEBUG的使用方法
附錄B 匯編語言的開發(fā)方法
附錄C 8088/8086指令系統(tǒng)
附錄D 常用DOS功能調(diào)用(INT 21H)
附錄E 常用ROM-BIOS功能調(diào)用
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號