注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)工業(yè)技術(shù)自動(dòng)化技術(shù)、計(jì)算技術(shù)數(shù)字電路與邏輯設(shè)計(jì)

數(shù)字電路與邏輯設(shè)計(jì)

數(shù)字電路與邏輯設(shè)計(jì)

定 價(jià):¥20.70

作 者: 胡錦主編
出版社: 高等教育出版社
叢編項(xiàng): 教育部高職高專規(guī)劃教材 計(jì)算機(jī)應(yīng)用與維護(hù)系列
標(biāo) 簽: 數(shù)字邏輯

購(gòu)買這本書(shū)可以去


ISBN: 9787040108347 出版時(shí)間: 2002-08-01 包裝:
開(kāi)本: 26cm 頁(yè)數(shù): 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)是教育部高職高專規(guī)劃教材。全書(shū)對(duì)數(shù)字電路與數(shù)字邏輯課程內(nèi)容進(jìn)行了整合優(yōu)化,從應(yīng)用角度出發(fā)介紹了數(shù)字電路的基本知識(shí)、邏輯分析與設(shè)計(jì)的基本方法及中大規(guī)模集成電路的應(yīng)用。本書(shū)充分體現(xiàn)高職高專教育的特點(diǎn),以應(yīng)用為宗旨,強(qiáng)調(diào)理論與實(shí)踐的融合,其特點(diǎn)是:1)由淺入深,通俗易懂,便于自學(xué),力爭(zhēng)做到“講、學(xué)、做”統(tǒng)一協(xié)調(diào)。2)針對(duì)本課程實(shí)踐性強(qiáng)的特點(diǎn),增加了與本教材相應(yīng)的實(shí)踐環(huán)節(jié)教學(xué)內(nèi)容。3)融入與本課程密切相關(guān)的新技術(shù)、新器件、新成果。4)重點(diǎn)、難點(diǎn)采取闡述與比喻相結(jié)合、例題與習(xí)題相結(jié)合、實(shí)例與實(shí)驗(yàn)相結(jié)合的方式進(jìn)行編寫(xiě)。全書(shū)共分八章。包括邏輯代數(shù)基礎(chǔ)、集成邏輯門(mén)電路、組合邏輯電路、集成觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生和整形電路、數(shù)模模數(shù)轉(zhuǎn)換器、大規(guī)模數(shù)字集成電路。附錄部分的實(shí)驗(yàn)和實(shí)踐環(huán)節(jié)介紹了與本教材相配套的常用儀器與設(shè)備的使用方法、數(shù)字電路實(shí)驗(yàn)及課程設(shè)計(jì)。

作者簡(jiǎn)介

暫缺《數(shù)字電路與邏輯設(shè)計(jì)》作者簡(jiǎn)介

圖書(shū)目錄

緒論
第1章 邏輯代數(shù)基礎(chǔ)
1.1 數(shù)制與編碼
1.1.1 數(shù)制
1.1.2 數(shù)制轉(zhuǎn)換
1.1.3 編碼
1.2 基本概念、公式和定理
1.2.1 三種基本邏輯關(guān)系
1.2.2 基本公式、定理和常用規(guī)則
1.3 邏輯函數(shù)的化簡(jiǎn)
1.3.1 邏輯函數(shù)的標(biāo)準(zhǔn)與最簡(jiǎn)式
1.3.2 邏輯函數(shù)的公式化簡(jiǎn)法
1.3.3 邏輯函數(shù)的圖形化簡(jiǎn)法
1.3.4 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)的化簡(jiǎn)
1.4 邏輯函數(shù)的表示方法及相互轉(zhuǎn)換
1.4.1 幾種邏輯函數(shù)的表示方法
1.4.2 邏輯函數(shù)幾種表示方法之間的轉(zhuǎn)換
本章小結(jié)
思考題與習(xí)題
第2章 集成邏輯門(mén)電路
2.1 半導(dǎo)體器件的開(kāi)關(guān)特性
2.1.l 半導(dǎo)體二極管的開(kāi)關(guān)特性
2.1.2 雙極型三極管的開(kāi)關(guān)特性
2.1.3 場(chǎng)效應(yīng)管的開(kāi)關(guān)特性
2.2 分立元器件門(mén)電路
2.2.1 二極管門(mén)電路
2.2.2 三極管門(mén)電路
2.2.3 正邏輯和負(fù)邏輯
2.3 TTL集成門(mén)電路
2.3.1 TTL與非門(mén)
2.3.2 其它類型的TTL門(mén)電路
2.3.3 TTL集成邏輯門(mén)的使用
2.4 CMOS集成門(mén)電路
2.4.1 CMOS反相器
2.4.2 其它類型的CMOS邏輯門(mén)電路
2.4.3 CMOS電路的特點(diǎn)和使用
本章小結(jié)
思考題與習(xí)題
第3章 組合邏輯電路
3.1 概述
3.1.1 組合邏輯電路的分析
3.1.2 組合邏輯電路的設(shè)計(jì)
3.1.3 組合邏輯電路設(shè)計(jì)舉例
3.2 編碼器和譯碼器
3.2.1 編碼器
3.2.2 編碼器的用法
3.2.3 譯碼器
3.2.4 譯碼器的用法
3.3 加法器和數(shù)值比較器
3.3.1 加法器
3.3.2 加法器的用法
3.3.3 數(shù)值比較器
3.3.4 數(shù)值比較器的用法
3.4 數(shù)據(jù)選擇器和數(shù)據(jù)分配器
3.4.1 數(shù)據(jù)選擇器
3.4.2 數(shù)據(jù)選擇器的用法
3.4.3 數(shù)據(jù)分配器
3.4.4 數(shù)據(jù)分配器的用法
3.5 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)
3.5.1 競(jìng)爭(zhēng)冒險(xiǎn)的概念及產(chǎn)生的原因
3.5.2 競(jìng)爭(zhēng)冒險(xiǎn)的識(shí)別與消除方法
本章小結(jié)
思考題與習(xí)題
第4章 集成觸發(fā)器
4.1 基本RS觸發(fā)器
4.1.1 概述
4.1.2 基本RS觸發(fā)器
4.1.3 集成基本觸發(fā)器
4.2 時(shí)鐘觸發(fā)器
4.2.1 同步RS觸發(fā)器
4.2.2 主從CM0S邊沿D觸發(fā)器
4.2.3 維持阻塞D觸發(fā)器(74LS74)
4.2.4 負(fù)邊沿JK觸發(fā)器
4.2.5 T觸發(fā)器和T`觸發(fā)器
4.3 觸發(fā)器邏輯功能分類及相互轉(zhuǎn)換
4.3.1 觸發(fā)器邏輯功能分類
4.3.2 不同類型時(shí)鐘觸發(fā)器間的轉(zhuǎn)換
4.4 觸發(fā)器的選用
4.4.1 觸發(fā)器的合理選用
4.4.2 觸發(fā)器的參數(shù)和指標(biāo)
4.4.3 觸發(fā)器使用的注意事項(xiàng)
本章小結(jié)
思考題與習(xí)題
第5章 時(shí)序邏輯電路
5. l 概述
5.1.1 時(shí)序邏輯電路的特點(diǎn)
5.1.2 時(shí)序電路邏輯功能表示方法
5. 2 時(shí)序邏輯電路的分析方法
5.2.1 分析步驟
5.2.2 分析舉例
5. 3 計(jì)數(shù)器
5.3.1 異步計(jì)數(shù)器
5.3.2 同步計(jì)數(shù)器
5.3.3 N進(jìn)制計(jì)數(shù)器
5.3.4 計(jì)數(shù)器的應(yīng)用
5.4 寄存器
5.4.1 基本寄存器
5.4.2 移位寄存器
5.4.3 寄存器的應(yīng)用
5.5 順序脈沖發(fā)生器
5.5.1 計(jì)數(shù)器型順序脈沖發(fā)生器
5.5.2 移位型順序脈沖發(fā)生器
5.6 時(shí)序邏輯電路的設(shè)計(jì)方法
5.6.1 基本設(shè)計(jì)步驟
5.6.2 設(shè)計(jì)舉例
本章小結(jié)
思考題與習(xí)題
第6章 脈沖波形的產(chǎn)生和整形
6.1 概述
6.1.1 矩形脈沖的基本特性
6.1.2 555定時(shí)器
6.2 多諧振蕩器
6.2.1 555定時(shí)器構(gòu)成的多諧振蕩器
6.2.2 其它多諧振蕩器
6.2.3 多諧振蕩器的應(yīng)用
6.3 施密持觸發(fā)器
6.3.1 555定時(shí)器構(gòu)成的施密特觸發(fā)器
6.3.2 集成施密特觸發(fā)器
6.3.3 施密特觸發(fā)器的應(yīng)用
6.4 單穩(wěn)態(tài)觸發(fā)器
6.4.1 555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
6.4.2 集成單穩(wěn)態(tài)觸發(fā)器
6.4.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
本章小結(jié)
思考題與習(xí)題
第7章 數(shù)模、模數(shù)轉(zhuǎn)換器
7.1 概述
7.2 D/A轉(zhuǎn)換器
7.2.1 權(quán)電阻網(wǎng)絡(luò)型D/A轉(zhuǎn)換器
7.2.2 丁型電阻網(wǎng)絡(luò)型D/A轉(zhuǎn)換器
7.2.3 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)
7.3 A/D轉(zhuǎn)換器
7.3.1 采樣、保持與量化、編碼
7.3.2 計(jì)數(shù)器式A/D轉(zhuǎn)換器
7.3.3 逐次逼近式A/D轉(zhuǎn)換器
7.3.4 雙積分式A/D轉(zhuǎn)換器
7.3.5 并行比較式A/D轉(zhuǎn)換器
7.3.6 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)
7.4 D/A和A/D轉(zhuǎn)換器應(yīng)用舉例
7.4.1 DAC0832的應(yīng)用
7.4.2 ADC0809的應(yīng)用
本章小結(jié)
思考題與習(xí)題
第8章 大規(guī)模集成數(shù)字電路
8.1 概述
8.1.1 大規(guī)模集成電路的發(fā)展
8.1.2 大規(guī)模集成電路的分類
8.2 存儲(chǔ)器及其應(yīng)用
8.2.1 固定只讀存儲(chǔ)器ROM
8.2.2 ROM的應(yīng)用
8.2.3 隨機(jī)存取存儲(chǔ)器RAM
8.2.4 RAM的應(yīng)用
8.3 可編程邏輯器件PLD
8.3.1 PLD的基本結(jié)構(gòu)
8.3.2 PLD的分類
8.3.3 PLA應(yīng)用
8.3.4 PLD設(shè)計(jì)過(guò)程簡(jiǎn)介
8.4 語(yǔ)音芯片及其應(yīng)用
8.4.1 語(yǔ)音芯片的分類、特點(diǎn)、用途
8.4.2 語(yǔ)音芯片的應(yīng)用
本章小結(jié)
思考題與習(xí)題
附錄 實(shí)驗(yàn)和實(shí)踐環(huán)節(jié)
F.1 常用儀器與設(shè)備的使用方法
F.1.1 數(shù)字實(shí)驗(yàn)儀
F.1.2 數(shù)字萬(wàn)用表
F.1.3 邏輯筆
F.1.4 示波器
F.2 數(shù)字電路設(shè)計(jì)的基礎(chǔ)知識(shí)
F.2.1 數(shù)字電路一般設(shè)計(jì)方法
F.2.2 數(shù)字電路的調(diào)試
F.2.3 電路故障的檢測(cè)與排除
F.2.4 數(shù)字電路設(shè)計(jì)舉例
F.3 數(shù)字電路實(shí)驗(yàn)
F.3.1 儀器使用和門(mén)電路測(cè)試
F.3.2 組合邏輯電路的設(shè)計(jì)與調(diào)試
F.3.3 加法器應(yīng)用電路的設(shè)計(jì)與調(diào)
F.3.4 編碼器和譯碼器應(yīng)用電路的
設(shè)計(jì)與調(diào)試
F.3.5 數(shù)據(jù)選擇器和數(shù)據(jù)分配器則
電路的設(shè)計(jì)與調(diào)試
F.3.6 觸發(fā)器邏輯功能測(cè)試及其簡(jiǎn)
應(yīng)用
F.3.7 時(shí)序邏輯電路的測(cè)試
F.3.8 時(shí)序邏輯電路的設(shè)計(jì)與測(cè)試
F.3.9 N進(jìn)制計(jì)數(shù)器的設(shè)計(jì)與測(cè)訓(xùn)
F.3.10 計(jì)數(shù)器應(yīng)用電路的設(shè)計(jì)與測(cè)試
F.3.11 移位寄存器
F.3.12 555定時(shí)器應(yīng)用電路的設(shè)訓(xùn)
測(cè)試
F.4 數(shù)字電子技術(shù)課程設(shè)計(jì)
F.4.1 數(shù)字電子鐘
F.4.2 交通信號(hào)燈
F.4.3 數(shù)字頻率計(jì)
F.4.4 智力競(jìng)賽搶答器
F.5 EWB應(yīng)用簡(jiǎn)介
F.5.1 EWB簡(jiǎn)介
F.5.2 EWB應(yīng)用舉例
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)