注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)數(shù)字電子技術(shù)與邏輯設(shè)計(jì)教程(第2版)

數(shù)字電子技術(shù)與邏輯設(shè)計(jì)教程(第2版)

數(shù)字電子技術(shù)與邏輯設(shè)計(jì)教程(第2版)

定 價(jià):¥19.80

作 者: 楊萃南,楊碧石主編
出版社: 電子工業(yè)出版社
叢編項(xiàng): 21世紀(jì)高職高專計(jì)算機(jī)類教材系列
標(biāo) 簽: 數(shù)字邏輯

ISBN: 9787505385641 出版時(shí)間: 2003-01-01 包裝: 平裝
開(kāi)本: 26cm 頁(yè)數(shù): 246 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  21世紀(jì)高職、高專計(jì)算機(jī)類教材系列。本書(shū)共9章,內(nèi)容包括:數(shù)字電路基礎(chǔ)、邏輯代數(shù)、邏輯門(mén)電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖信號(hào)的產(chǎn)生與變換,并介紹了A/D和D/A轉(zhuǎn)換及大規(guī)模集成電路ROM、RAM、PLD等的一般知識(shí)。本書(shū)途述簡(jiǎn)明扼要,通俗易懂,可作為高職、高專計(jì)算機(jī)類、電氣類、電子類、自動(dòng)化類專業(yè)的教材,也可供有關(guān)工程技術(shù)人員自學(xué)參考。

作者簡(jiǎn)介

暫缺《數(shù)字電子技術(shù)與邏輯設(shè)計(jì)教程(第2版)》作者簡(jiǎn)介

圖書(shū)目錄

第1章 數(shù)字電路基礎(chǔ)
1.1 數(shù)字電路概述
1.1.1 數(shù)字信號(hào)和數(shù)字電路
1.1.2 數(shù)字電路的特點(diǎn)
1.1.3 數(shù)字電路的分類
1.1.4 脈沖與脈沖參數(shù)
1.2 計(jì)數(shù)體制
1.2.1 進(jìn)位計(jì)數(shù)制
1.2.2 二進(jìn)制數(shù)
1.2.3 八進(jìn)制數(shù)和十六進(jìn)制數(shù)
1.2.4 數(shù)制轉(zhuǎn)換
1.2.5 BCD碼
1.2.6 格雷碼
習(xí)題
第2章 邏輯代數(shù)
2.1 邏輯代數(shù)中的三種基本運(yùn)算
2.1.1 或運(yùn)算(Logic Addition)
2.1.2 與運(yùn)算(Logic Multiplication)
2.1.3 非運(yùn)算(Logic Negation)
2.2 邏輯函數(shù)及其表示方法
2.2.1 邏輯函數(shù)
2.2.2 邏輯函數(shù)的表示方法
2.3 邏輯代數(shù)基本定律及常用公式
2.3.1 邏輯代數(shù)基本定律
2.3.2 邏輯代數(shù)的常用公式
2.3.3 邏輯代數(shù)的重要規(guī)則
2.3.4 邏輯代數(shù)的相等
2.4 邏輯函數(shù)的化簡(jiǎn)
2.4.1 邏輯函數(shù)表達(dá)式的基本形式
2.4.2 邏輯函數(shù)表達(dá)式的標(biāo)準(zhǔn)形式
2.4.3 邏輯函數(shù)的化簡(jiǎn)
習(xí)題
第3章 邏輯門(mén)電路
3.1 分立元件門(mén)電路
3.1.1 二極管開(kāi)關(guān)特性
3.1.2 晶體三極管開(kāi)關(guān)特性
3.1.3 簡(jiǎn)單門(mén)電路
3.1.4 復(fù)合門(mén)電路
3.2 TTL集成與非門(mén)電路
3.2.1 TTL電路的結(jié)構(gòu)
3.2.2 TTL電路的工作原理
3.2.3 TTL與非門(mén)的傳輸特性
3.2.4 TTL與非門(mén)的性能指標(biāo)
3.2.5 TTL與非門(mén)的改進(jìn)
3.2.6 TTL電路的其他類型
3.3 其他雙極型門(mén)電路
3.3.1 射極耦合邏輯電路(ECL電路)
3.3.2 注入邏輯電路
3.4 MOS門(mén)電路
3.4.1 MOS反相器
3.4.2 MOS與非門(mén)
3.4.3 MOS或非門(mén)
3.4.4 CMOS傳輸門(mén)
習(xí)題
第4章 組合邏輯電路
4.1 概述
4.2 組合邏輯電路的分析
4.2.1 分析步驟
4.2.2 分析舉例
4.3 組合邏輯電路的設(shè)計(jì)
4.3.1 設(shè)計(jì)步驟
4.3.2 設(shè)計(jì)舉例
4.4 常用組合邏輯部件
4.4.1 編碼器
4.4.2 譯碼器
4.4.3 數(shù)據(jù)選擇器
4.4.4 加法器
4.4.5 數(shù)碼比較器
4.5 用中規(guī)模集成電路設(shè)計(jì)組合電路
4.5.1 用數(shù)據(jù)選擇器實(shí)現(xiàn)組合邏輯函數(shù)
4.5.2 用譯碼器實(shí)現(xiàn)組合邏輯函數(shù)
4.6 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象
4.6.1 競(jìng)爭(zhēng)冒險(xiǎn)
4.6.2 判斷競(jìng)爭(zhēng)冒險(xiǎn)的方法
4.6.3 消除競(jìng)爭(zhēng)冒險(xiǎn)的方法
習(xí)題
第5章 集成觸發(fā)器
5.1 基本RS觸發(fā)器
5.1.1 電路結(jié)構(gòu)
5.1.2 基本工作原理
5.1.3 邏輯功能的表示方法
5.2 同步RS觸發(fā)器
5.2.1 同步RS觸發(fā)器的電路結(jié)構(gòu)
5.2.2 同步RS觸發(fā)器的基本工作原理
5.2.3 觸發(fā)器外部邏輯特性的描述方法
5.2.4 同步RS觸發(fā)器的空翻問(wèn)題
5.3 主從式觸發(fā)器
5.3.1 主從式RS觸發(fā)器
5.3.2 主從JK觸發(fā)器
5.3.3 主從CMOS型D觸發(fā)器
5.3.4 其他類型的觸發(fā)器
5.4 邊沿觸發(fā)器
5.4.1 維持阻塞觸發(fā)器
5.4.2 負(fù)邊沿JK觸發(fā)器
5.5 集成觸發(fā)器的使用及參數(shù)測(cè)試
5.5.1 應(yīng)用集成觸發(fā)器應(yīng)注意的問(wèn)題
5.5.2 集成觸發(fā)器的參數(shù)及測(cè)試
5.5.3 觸發(fā)器電路小結(jié)
習(xí)題
第6章 時(shí)序邏輯電路
6.1 概述
6.1.1 時(shí)序電路的結(jié)構(gòu)特點(diǎn)
6.1.2 時(shí)序電路邏輯功能的描述
6.1.3 時(shí)序電路的分類
6.2 時(shí)序邏輯電路的分析
6.2.1 時(shí)序電路的分析步驟
6.2.2 舉例
6.3 時(shí)序邏輯電路的設(shè)計(jì)
6.3.1 時(shí)序邏輯電路的設(shè)計(jì)步驟
6.3.2 時(shí)序邏輯電路設(shè)計(jì)舉例
6.4 常用時(shí)序邏輯電路
6.4.1 計(jì)數(shù)器
6.4.2 寄存器
6.4.3 節(jié)拍脈沖發(fā)生器
習(xí)題
第7章 脈沖信號(hào)的產(chǎn)生及波形變換
7.1 集成多諧振蕩器
7.1.1 多諧振蕩器
7.1.2 由TTL門(mén)電路組成的多諧振蕩器
7.1.3 石英晶體多諧振蕩器
7.1.4 CMOS門(mén)電路組成的多諧振蕩器
7.2 單穩(wěn)態(tài)觸發(fā)電路
7.2.1 TTL門(mén)電路組成的單穩(wěn)態(tài)觸發(fā)電路
7.2.2 集成單穩(wěn)態(tài)觸發(fā)電路
7.3 施密特觸發(fā)器
7.3.1 邏輯門(mén)電路組成的施密特觸發(fā)器
7.3.2 集成施密特觸發(fā)器CT7413介紹
7.3.3 施密特觸發(fā)器的應(yīng)用
7.4 集成定時(shí)器
7.4.1 CC7555定時(shí)器的電路結(jié)構(gòu)
7.4.2 CC7555的管腳和邏輯功能介紹
7.4.3 典型應(yīng)用舉例
習(xí)題
第8章 數(shù)模轉(zhuǎn)換器和模數(shù)轉(zhuǎn)換器
8.1 概述
8.2 數(shù)模轉(zhuǎn)換器
8.2.1 數(shù)模轉(zhuǎn)換原理
8.2.2 權(quán)電阻 D/A轉(zhuǎn)換器
8.2.3 T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
8.2.4 集成D/A轉(zhuǎn)換器
8.3 模數(shù)轉(zhuǎn)換器
8.3.1 A/D轉(zhuǎn)換的一般過(guò)程
8.3.2 逐次漸近型(逼近型)A/D轉(zhuǎn)換器
8.3.3 并聯(lián)比較型A/D轉(zhuǎn)換器
8.3.4 雙積分型A/D轉(zhuǎn)換器
8.3.5 A/D轉(zhuǎn)換器的主要參數(shù)
8.3.6 集成A/D轉(zhuǎn)換器
習(xí)題
第9章 大規(guī)模集成電路介紹
9.1 概述
9.1.1 集成電路發(fā)展的歷程
9.1.2 大規(guī)模和超大規(guī)模集成電路的特點(diǎn)
9.1.3 大規(guī)模集成電路分類
9.2 只讀存儲(chǔ)器ROM及其應(yīng)用
9.2.1 固定只讀存儲(chǔ)器
9.2.2 可編程只讀存儲(chǔ)器
9.2.3 可改寫(xiě)只讀存儲(chǔ)器
9.2.4 只讀存儲(chǔ)器應(yīng)用舉例
9.3 隨機(jī)存取存儲(chǔ)器(RAM)
9.3.1 RAM的結(jié)構(gòu)
9.3.2 存儲(chǔ)單元
9.4 專用邏輯集成電路
9.4.1 可編程邏輯器件PLD
9.4.2 門(mén)陣列邏輯電路GAL
9.4.3 現(xiàn)場(chǎng)可編程門(mén)陣列邏輯電路(FPGA)
9.4.4 標(biāo)準(zhǔn)單元邏輯電路(SCL)
習(xí)題
部分習(xí)題答案
附錄A 常用邏輯符號(hào)對(duì)照表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)