注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)自動化技術(shù)、計算技術(shù)數(shù)字電路與邏輯設(shè)計

數(shù)字電路與邏輯設(shè)計

數(shù)字電路與邏輯設(shè)計

定 價:¥22.00

作 者: 張申科,岳備編著
出版社: 同濟(jì)大學(xué)出版社
叢編項:
標(biāo) 簽: 數(shù)字電路

ISBN: 9787560819983 出版時間: 1999-01-01 包裝: 平裝
開本: 26cm 頁數(shù): 257頁 字?jǐn)?shù):  

內(nèi)容簡介

  《數(shù)字電路與邏輯設(shè)計》簡明、系統(tǒng)地介紹了數(shù)制和碼制、邏輯代數(shù)基礎(chǔ)、門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、可編程邏輯器件PLD、脈沖波形的產(chǎn)生與變換等內(nèi)容?!稊?shù)字電路與邏輯設(shè)計》可供電子信息類專業(yè)的本科生使用;亦可供從事計算機(jī)、自動化以及電子信息學(xué)科方面的生產(chǎn)、科研等有關(guān)人員參考。

作者簡介

暫缺《數(shù)字電路與邏輯設(shè)計》作者簡介

圖書目錄

     目 錄
   第一章 數(shù)制和碼制
    1.1數(shù)制
    1.1.1十進(jìn)制
    1.1.2二進(jìn)制
    1.1.3八進(jìn)制
    1.1.4十六進(jìn)制
    1.1.5二進(jìn)制與十進(jìn)制之間的相互轉(zhuǎn)換
    1.2碼制
    1.2.1帶符號的二進(jìn)制數(shù)的代碼
    1.2.2十進(jìn)制數(shù)的常用代碼
    1.2.3格雷碼
    1.2.4字符編碼
    習(xí)題
   第二章 邏輯代數(shù)基礎(chǔ)
    2.1邏輯變量和基本的邏輯運算
    2.1.1邏輯變量
    2.1.2基本的邏輯運算
    2.1.3邏輯函數(shù)
    2.2邏輯代數(shù)的基本公式
    2.2.1邏輯代數(shù)的基本定律
    2.2.2邏輯代數(shù)的基本定理
    2.3邏輯函數(shù)的化簡
    2.3.1邏輯函數(shù)的公式化簡法
    2.3.2邏輯函數(shù)的圖形化簡法
    2.3.3邏輯函數(shù)的表格化簡法
    2.3.4 具有無關(guān)項的邏輯函數(shù)的化簡
    習(xí)題
   第三章 門電路
    3.1概述
    3.2半導(dǎo)體二極管、三極管和場效應(yīng)管的開關(guān)特性
    3.2.1半導(dǎo)體二極管的開關(guān)特性
    3.2.2半導(dǎo)體三極管的開關(guān)特性
    3.2.3場效應(yīng)管的開關(guān)特性
    3.3分立元件門電路
    3.3.1二極管與門電路
    3.3.2二極管或門電路
    3.3.3非門電路
    3.4集成電路門電路
    3.4.1DTL門電路
    3.4.2TTL門電路
    3.4.3TTL集電極開路的門電路和三態(tài)輸出門電路
    3.4.4各種TTL系列的主要性能參數(shù)和使用方法
    3.4.5CMOs門電路
    習(xí)題
   第四章 組合邏輯電路
    4.1組合邏輯電路的分析方法
    4.1.1組合邏輯電路及其特點
    4.1.2組合邏輯電路分析的任務(wù)和步驟
    4.2組合邏輯電路的設(shè)計
    4.2.1組合邏輯電路設(shè)計的任務(wù)和步驟
    4.2.2不含無關(guān)項的組合邏輯電路的設(shè)計
    4.2.3含有無關(guān)項的組合邏輯電路的設(shè)計
    4.2.4有多個輸出變量的組合邏輯電路的設(shè)計
    4.3半加器和全加器
    4.3.1半加器
    4.3.2全加器
    4.4編碼器
    4.4.1二進(jìn)制編碼器
    4.4.2十進(jìn)制編碼器
    4.4.3奇偶檢測電路
    4.5譯碼器
    4.5.1二進(jìn)制譯碼器
    4.5.2數(shù)碼顯示器和譯碼驅(qū)動電路
    4.6數(shù)據(jù)選擇器和數(shù)據(jù)分配器
    4.6.1數(shù)據(jù)選擇器
    4.6.2數(shù)據(jù)分配器
    4.7數(shù)值比較器
    4.7.1數(shù)值比較器的功能
    4.7.2數(shù)值比較器的使用方法
    習(xí)題
   第五章 觸發(fā)器
    5.1基本觸發(fā)器
    5.1.1由或非門組成的基本RS觸發(fā)器
    5.1.2由與非門組成的基本RS觸發(fā)器
    5.2同步觸發(fā)器的邏輯功能
    5.2.1同步RS觸發(fā)器
    5.2.2同步D觸發(fā)器
    5.2.3同步JK觸發(fā)器
    5.2.4同步T觸發(fā)器和同步T'觸發(fā)器
    5.3觸發(fā)器時鐘脈沖的觸發(fā)方式
    5.3.1時鐘脈沖的電平觸發(fā)方式
    5.3.2時鐘脈沖的邊沿觸發(fā)方式
    5.4觸發(fā)器使用中需注意的問題
    5.4.1觸發(fā)器的清除輸入端和預(yù)置輸入端
    5.4.2觸發(fā)器的時間參數(shù)
    習(xí)題
   第六章 時序邏輯電路
    6.1同步時序邏輯電路的分析和設(shè)計
    6.1.1同步時序邏輯電路的分析
    6.1.2同步時序邏輯電路的設(shè)計
    6.2異步時序邏輯電路的分析和設(shè)計
    6.2.1脈沖異步電路的分析和設(shè)計
    6.2.2電位異步電路的分析和設(shè)計
    6.3計數(shù)器
    6.3.1異步計數(shù)器
    6.3.2同步計數(shù)器
    6.3.3集成計數(shù)器及其應(yīng)用
    6.4寄存器和移位寄存器
    6.4.1寄存器
    6.4.2移位寄存器
    6.4.3集成化的移位寄存器
    6.4.4MOS動態(tài)移位寄存器
    6.5讀/寫存儲器(RAM)簡介
    6.5.1RAM的組成及工作原理
    6.5.2RAM的存儲單元
    6.5.3靜態(tài)RAM6116簡介
    習(xí)題
   第七章 可編程邏輯器件PLD
    7.1概述
    7.2可編程只讀存儲器(PROM)
    7.2.1固定ROM
    7.2.2可編程ROM
    7.2.3可擦可編程ROM
    7.3可編程邏輯陣列(PLA)
    7.4可編程陣列邏輯(PAL)
    7.4.1PAL的基本結(jié)構(gòu)
    7.4.2PAL的輸出結(jié)構(gòu)
    7.4.3PAL型號
    7.5通用陣列邏輯(GAL)
    7.5.1GAL的結(jié)構(gòu)和原理
    7.5.2以L的特點
    7.6高密度可編程邏輯器件(HDPLD)
    7.6.1陣列型HDPLD
    7.6.2LatticepLSI/ispLS11106簡介
    7.6.3FPGA的原理和特點
    7.7PLD開發(fā)過程簡介
    習(xí)題
   第八章 脈沖波形的產(chǎn)生與變換
    8.1555定時器
    8.1.1555定時器的電路結(jié)構(gòu)
    8.1.2555定時器的功能
    8.2施密特觸發(fā)器
    8.2.1由555定時器組成的施密特觸發(fā)器
    8.2.2由MOS門組成的施密特觸發(fā)器
    8.2.3施密特觸發(fā)器的應(yīng)用
    8.3單穩(wěn)態(tài)觸發(fā)器
    8.3.1由555定時器組成的單穩(wěn)態(tài)觸發(fā)器
    8.3.2集成單穩(wěn)態(tài)觸發(fā)器
    8.3.3單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
    8.4多諧振蕩器
    8.4.1由555定時器組成的多諧振蕩器
    8.4.2由兩個集成單穩(wěn)態(tài)觸發(fā)器組成的多諧振蕩器
    8.4.3石英晶體多諧振蕩器
    習(xí)題
   參考文獻(xiàn)
   

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號