注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)計算機(jī)輔助設(shè)計與工程計算電子設(shè)計自動化快速入門教程

電子設(shè)計自動化快速入門教程

電子設(shè)計自動化快速入門教程

定 價:¥13.70

作 者: 李平編著
出版社: 高等教育出版社
叢編項: 高等學(xué)校教材
標(biāo) 簽: 電子其他

ISBN: 9787040118445 出版時間: 2003-08-01 包裝: 平裝
開本: 23cm 頁數(shù): 168 字?jǐn)?shù):  

內(nèi)容簡介

  內(nèi)容提要本書是編著者在充分消化硬件描述語言VHDL的基礎(chǔ)上編寫的。該教材具有線條明晰、易學(xué)易懂的特點(diǎn),使學(xué)生在短時間內(nèi)掌握硬件描述語言VHDL數(shù)字電路設(shè)計方法。主要內(nèi)容有:自頂向下的EDA設(shè)計步驟和方法、VHDL語言電路設(shè)計的特點(diǎn)和優(yōu)點(diǎn)、VHDL語言程序的基本結(jié)構(gòu)、VHDL結(jié)構(gòu)體的描述方式、VHDL中的對象和數(shù)據(jù)類型、VHDL語言的主要描述語句、VHDL的設(shè)計共享、VHDL基本邏輯電路設(shè)計、VHDL仿真、VHDL語言的綜合以及FPGA的實(shí)現(xiàn)。本書適用于高等學(xué)校電子信息類專業(yè),也可供電子工程技術(shù)人員參考。

作者簡介

暫缺《電子設(shè)計自動化快速入門教程》作者簡介

圖書目錄

第一章 電子設(shè)計自動化(EDA)與硬件描述語言(HDL)………………………………………
1.1 Top--down設(shè)計方法…………………………………………………………………
1.2 Top--down設(shè)計步驟…………………………………………………………………
1.3 Top--down設(shè)計方法的特點(diǎn)和優(yōu)勢…………………………………………………
1.3.1 Top-down設(shè)計方法的特點(diǎn)……………………………………………………
1.3.2 Top-down設(shè)計方法的優(yōu)勢……………………………………………
1.4 硬件描述語言(HDL)的特點(diǎn)…………………………………………………………
1.5 VHDL的特點(diǎn)……………………………………………………………………………
1.6 VHDL的應(yīng)用………………………………………………………………………
1.6.1 FPGA/CPLD與ASIC兩種物理實(shí)現(xiàn)…………………………………………………
1.6.2 知識產(chǎn)權(quán)核(IP核)…………………………………………………………
習(xí)題………………………………………………………………………………

第二章 VHDL程序的基本結(jié)構(gòu)…………………………………………………………………
2.1 HDL程序組成部分………………………………………………………………………
2.1.1 VHDL程序組成部分…………………………………………………………………
2.1.2 基本設(shè)計單元的構(gòu)成………………………………………………………
2.2 VHDL程序的基本構(gòu)成格式……………………………………………………
2.2.1 基本構(gòu)成格式………………………………………………………………
2.2.2 實(shí)體的結(jié)構(gòu)…………………………………………………………………
2.2.3 構(gòu)造體的結(jié)構(gòu)……………………………………………………………………
習(xí)題…………………………………………………………………………………

第三章 VHDL 構(gòu)造體的描述方式……………………………………………………………
3.1 VHDL構(gòu)造體描述方式 …………………………………………………………
3.2 構(gòu)造體的三種描述方式…………………………………………………………
3.2.1 構(gòu)造體的行為描述方式…………………………………………………………
3.2.2 構(gòu)造體的RTL描述方式…………………………………………
3.2.3 構(gòu)造體的結(jié)構(gòu)描述方式……………………………………………
習(xí)題………………………………………………………………………………

第四章 VHDL中的語言要素…………………………………………………………………
4.1 標(biāo)識符和操作符…………………………………………………………………
4.1.1 標(biāo)識符………………………………………………………………………………
4.1.2 操作符…………………………………………………………………………
4.2 數(shù)據(jù)類型……………………………………………………………………
4.2.1 純量類型…………………………………………………………………
4.2.2 復(fù)合類型……………………………………………………………………
4.2.3 存取類型……………………………………………………………………………
4.2.4 文件類型………………………………………………………………………
4.3 數(shù)據(jù)對象…………………………………………………………………………………
4.4 對象的聲明…………………………………………………………………………
4.4.1 常量聲明…………………………………………………………………
4.4.2 變量聲明………………………………………………………………………
4.4.3 信號聲明…………………………………………………………………
4.4.4 文件聲明…………………………………………………………………………
習(xí) 題……………………………………………………………………………

第五章 VHDL的主要描述語句………………………………………………………
5.1 概述………………………………………………………………………………
5.2 描述行為的語句………………………………………………………………
5.2.1 對象的賦值…………………………………………………………………
5.2.2 并行信號賦值語句………………………………………………………………
5.2.3 進(jìn)程語句………………………………………………………………………
5.2.4 順序賦值語句………………………………………………………………………
5.2.5 順序控制語句………………………………………………………………
1 IF 分支語句…………………………………………………………
2 CASE 分支語句…………………………………………………………………
3 無條件循環(huán) LOOP……………………………………………………………
4 FOR 循環(huán)……………………………………………………………………
5 WHILE 循環(huán)………………………………………………………………
5.2.6 斷言語句………………………………………………………………………
5.2.7 子程序………………………………………………………………………………
1 函數(shù)……………………………………………………………………………
2 過程………………………………………………………………………………
5.2.8 塊語句……………………………………………………………………
5.3 描述結(jié)構(gòu)的語句…………………………………………………………………
5.3.1 元件的說明………………………………………………………………………
5.3.2 元件的引用……………………………………………………………………
5.3.3 結(jié)構(gòu)描述中的信號…………………………………………………………
5.3.4 規(guī)則結(jié)構(gòu)…………………………………………………………………………
5.3.5 參數(shù)化設(shè)計……………………………………………………………………
5.4 描述行為和描述結(jié)構(gòu)語句的混合描述…………………………………………
習(xí)題………………………………………………………………………………………

第六章 VHDL的設(shè)計共享……………………………………………………………………
6.1 程序包……………………………………………………………………………………
6.2 庫…………………………………………………………………………………………
6.2.1 預(yù)定義庫 …………………………………………………………………
6.2.2 庫與庫單元的可見性……………………………………………………………
6.3 元件配置……………………………………………………………………………
6.3.1 用配置語句描述實(shí)體與構(gòu)造體之間的連接關(guān)系……………
6.3.2 用配置語句描述層與層之間的連接關(guān)系………………………
習(xí)題…………………………………………………………………………………………

第七章 基本邏輯電路設(shè)計……………………………………………………………………
7.1 組合邏輯電路設(shè)計………………………………………………………………………
7.1.1 門電路………………………………………………………………………
7.1.2 編、譯碼器與選擇器………………………………………………………………
7.1.3 交通信號燈問題電路………………………………………………………
7.2 時序電路設(shè)計………………………………………………………………………
7.2.1 時鐘信號和復(fù)位信號……………………………………………………
7.2.2 鎖存器…………………………………………………………………………
7.2.3 寄存器……………………………………………………………………………
7.2.4 存儲器……………………………………………………………………
習(xí)題…………………………………………………………………………………………

第八章 VHDL仿真……………………………………………………………………
8.1 工具簡介………………………………………………………………………………
8.2 仿真………………………………………………………………………………………
8.2.1 VHDL代碼的輸入……………………………………………………………
8.2.2 仿真………………………………………………………………………
習(xí)題……………………………………………………………………………………

第九章 VHDL的綜合………………………………………………………………………
9.1 概述………………………………………………………………………………
9.2 VHDL的綜合設(shè)計過程………………………………………………………
習(xí)題…………………………………………………………………………………………
主要參考文獻(xiàn)………………………………………………………………………………
附錄A 《VHDL與電子設(shè)計自動化》課程測試題………………………………………………
附錄B VHDL保留字…………………………………………………………………………
附錄C EDA工具軟件一覽表…………………………………………………………………
附錄D 部分FPGA廠家名錄……………………………………………………………………

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號