注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)數(shù)字電路與邏輯設(shè)計(jì)

數(shù)字電路與邏輯設(shè)計(jì)

數(shù)字電路與邏輯設(shè)計(jì)

定 價(jià):¥35.00

作 者: 劉浩斌主編;汪良能等編著
出版社: 電子工業(yè)出版社
叢編項(xiàng): 高等學(xué)校計(jì)算機(jī)專業(yè)規(guī)劃教程
標(biāo) 簽: 暫缺

購(gòu)買這本書可以去


ISBN: 9787505382015 出版時(shí)間: 2003-02-01 包裝: 精裝
開本: 26cm 頁(yè)數(shù): 434 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書內(nèi)容包括:數(shù)制與編碼、邏輯代數(shù)與邏輯函數(shù);集成邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、存儲(chǔ)器、數(shù)/模與模/數(shù)轉(zhuǎn)換、脈沖的產(chǎn)生及整形、VHDL語(yǔ)言與數(shù)字邏輯電路的設(shè)計(jì)。編寫中注意到在講述經(jīng)典方法時(shí),以小規(guī)模集成電路為主,而在討論器件功能和應(yīng)用時(shí),以中、大規(guī)模集成電路為主,并且采用突出闡明各類器件的外特性為主、介紹電路內(nèi)部結(jié)構(gòu)為輔的方法,以便能使讀者得心應(yīng)手地將各類器件為邏輯設(shè)計(jì)所用。本書既可作為高等學(xué)校計(jì)算機(jī)、電氣工程及其自動(dòng)化等專業(yè)的教科書,也可作為研究生入學(xué)考試的輔導(dǎo)教材和技術(shù)人員的參考書。

作者簡(jiǎn)介

暫缺《數(shù)字電路與邏輯設(shè)計(jì)》作者簡(jiǎn)介

圖書目錄

緒論
第1章數(shù)制與編碼
1.1數(shù)制
1.1.1進(jìn)位記數(shù)制
1.1.2十進(jìn)制數(shù)
1.1.3二進(jìn)制數(shù)
1.1.4任意進(jìn)制數(shù)
1.2數(shù)制轉(zhuǎn)換
1.2.1多項(xiàng)式替代法
1.2.2基數(shù)乘除法
1.2.3數(shù)碼直接代換法
1.2.4轉(zhuǎn)換精度
1.3二進(jìn)制代碼
1.3.1二—十進(jìn)制編碼
1.3.2格雷碼
1.3.3奇偶校驗(yàn)碼
1.3.4字符代碼
本章小結(jié)
思考題及習(xí)題
第2章邏輯代數(shù)與邏輯函數(shù)
2.1邏輯代數(shù)的基本知識(shí)
2.1.1基本概念
2.1.2基本邏輯運(yùn)算
2.1.3邏輯代數(shù)的基本定理.規(guī)則和公式
2.2邏輯運(yùn)算符的完備性
2.3復(fù)合邏輯運(yùn)算
2.3.1“與非”及“或非”復(fù)合邏輯運(yùn)算
2.3.2“與或非”復(fù)合邏輯運(yùn)算
2.3.3“異或”和“同或”復(fù)合邏輯運(yùn)算
2.4邏輯函數(shù)表達(dá)式的表示方法
2.4.1“與—或”和“或—與”表達(dá)式
2.4.2邏輯函數(shù)的標(biāo)準(zhǔn)表達(dá)式
2.4.3不完全確定的邏輯函數(shù)
2.5邏輯函數(shù)的幾何圖形表示方法
2.5.1維思(Venn)圖
2.5.2邏輯函數(shù)的n維體表示
2.5.3卡諾(Kamaugh)圖
2.6邏輯函數(shù)的化簡(jiǎn)
2.6.1代數(shù)化簡(jiǎn)法
2.6.2卡諾圖化簡(jiǎn)法
本章小結(jié)
思考題及習(xí)題
第3章集成邏輯門電路
3.1開關(guān)器件
3.1.1晶體二極管開關(guān)
3.1.2晶體三極管開關(guān)
3.1.3MOS場(chǎng)效應(yīng)管開關(guān)
3.2DTL門電路
3.2.1電路結(jié)構(gòu)及工作原理
3.2.2主要性能參數(shù)
3.2.3HTL與非門
3.3TTL門電路
3.3.1TTL與非門
3.3.2TTL與非門的派生電路
3.4其他雙極型集成門電路
3.4.1ECL集成邏輯門
3.4.2I2L集成邏輯門
3.5MOS邏輯門電路
3.5.1NMOS邏輯門
3.5.2CMOS邏輯門
本章小結(jié)
思考題及習(xí)題
第4章組合邏輯電路
4.1概述
4.2組合邏輯電路的分析
4.2.1分析步驟
4.2.2實(shí)例分析
4.3組合邏輯電路的設(shè)計(jì)
4.3.1組合邏輯電路設(shè)計(jì)概要
4.3.2輸入無(wú)反變量組合邏輯電路的設(shè)計(jì)
4.3.3多輸出組合邏輯電路的設(shè)計(jì)
4.4常用組合邏輯電路
4.4.1編碼器
4.4.2譯碼器
4.4.3數(shù)碼比較器
4.4.4加法器
4.4.5數(shù)據(jù)選擇器
4.5組合邏輯電路的競(jìng)爭(zhēng)和險(xiǎn)象
4.5.1競(jìng)爭(zhēng)與險(xiǎn)象的基本概念
4.5.2險(xiǎn)象的產(chǎn)生和分類
4.5.3險(xiǎn)象的判別
4.5.4險(xiǎn)象的消除
本章小結(jié)
思考題及習(xí)題
第5章觸發(fā)器
5.1觸發(fā)器的基本形式——R—S觸發(fā)器
5.1.1基本R—S觸發(fā)器
5.1.2鐘控R—S觸發(fā)器
5.2J—K觸發(fā)器
5.2.1簡(jiǎn)單J—K觸發(fā)器
5.2.2主從J—K觸發(fā)器
5.2.3集成邊沿觸發(fā)J—K觸發(fā)器
5.3D觸發(fā)器
5.3.1D觸發(fā)器的邏輯功能
5.3.2維持阻塞型D觸發(fā)器
5.3.3集成化維持阻塞D觸發(fā)器
5.4T觸發(fā)器及觸發(fā)器的激勵(lì)表
5.4.1T觸發(fā)器
5.4.2觸發(fā)器激勵(lì)表
5.5CMOS集成觸發(fā)器
5.5.1CMOS集成D觸發(fā)器
5.5.2CMOS集成J—K觸發(fā)器
本章小結(jié)
思考題及習(xí)題
第6章時(shí)序邏輯電路
6.1時(shí)序邏輯電路綜述
6.1.1時(shí)序邏輯電路的基本概念
6.1.2時(shí)序邏輯電路的描述
6.2同步時(shí)序邏輯電路的分析
6.2.1同步時(shí)序邏輯電路的分析步驟
6.2.2同步時(shí)序邏輯電路分析舉例
6.3同步時(shí)序邏輯電路的設(shè)計(jì)
6.3.1設(shè)計(jì)步驟
6.3.2狀態(tài)指定
6.3.3狀態(tài)化簡(jiǎn)
6.3.4狀態(tài)編碼和求函數(shù)表達(dá)式
6.3.5自啟動(dòng)設(shè)計(jì)及畫邏輯電路圖
6.3.6同步時(shí)序電路設(shè)計(jì)舉例
6.4異步時(shí)序邏輯電路的分析
6.4.1脈沖型異步時(shí)序邏輯電路的分析
6.4.2電位控制型異步時(shí)序邏輯電路的分析
6.4.3異步時(shí)序電路的過渡過程
6.5常用時(shí)序邏輯電路
6.5.1寄存器
6.5.2計(jì)數(shù)器
6.5.3序列信號(hào)發(fā)生器
本章小結(jié)
思考題及習(xí)題
第7章存儲(chǔ)器
7.1只讀存儲(chǔ)器(ROM)
7.1.1固定ROM
7.1.2PROM與EPROM
7.1.3ROM的應(yīng)用
7.2可編程序邏輯陣列(PLA)
7.2.1用PLA人進(jìn)行組合邏輯設(shè)計(jì)
7.2.2用PLA人進(jìn)行同步時(shí)序邏輯電路的設(shè)計(jì)
7.3隨機(jī)存取存儲(chǔ)器(RAM)
7.3.1RAM的結(jié)構(gòu)及工作原理
7.3.2RAM的存儲(chǔ)單元
7.3.3RAM容量的擴(kuò)展及使用
本章小結(jié)
思考題及習(xí)題
第8章數(shù)/模與模/數(shù)轉(zhuǎn)換
8.1D/A轉(zhuǎn)換器
8.1.1D從轉(zhuǎn)換器的構(gòu)成及工作原理
8.1.2D從轉(zhuǎn)換器的轉(zhuǎn)換精度與轉(zhuǎn)換速度
8.1.3集成D從轉(zhuǎn)換器
8.1.4電子開關(guān)
8.2A/D轉(zhuǎn)換器
8.2.1采樣/保持電路
8.2.2A/D轉(zhuǎn)換器的構(gòu)成及工作原理
8.2.3集成A/D轉(zhuǎn)換器
8.2.4A/D轉(zhuǎn)換器的轉(zhuǎn)換精度與轉(zhuǎn)換時(shí)間
本章小結(jié)
思考題及習(xí)題
第9章脈沖的產(chǎn)生與整形
9.1集成555定時(shí)器
9.1.1555定時(shí)器的結(jié)構(gòu)
9.1.2555定時(shí)器的工作原理及功能
9.2單穩(wěn)態(tài)電路
9.2.1555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器
9.2.2集成單穩(wěn)態(tài)觸發(fā)器
9.2.3單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
9.3多諧振蕩器
9.3.1555定時(shí)器構(gòu)成多諧振蕩器
9.3.2RC環(huán)形振蕩器
9.3.3石英晶體多諧振蕩器
9.4施密特觸發(fā)器
9.4.1555定時(shí)器構(gòu)成施密特觸發(fā)器
9.4.2集成施密特觸發(fā)器
9.4.3施密特電路的應(yīng)用
本章小結(jié)
思考題及習(xí)題
第10章VHDL語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì)
10.1VHDL語(yǔ)言程序的結(jié)構(gòu)
10.1.1VHDL語(yǔ)言基本單元及構(gòu)成
10.1.2子結(jié)構(gòu)體
10.1.3庫(kù)和包
10.2VHDL語(yǔ)言的數(shù)據(jù)類型和操作符
10.2.1標(biāo)識(shí)符命名
10.2.2客體類型
10.2.3數(shù)據(jù)類型
10.2.4運(yùn)算操作符
10.3VHDL語(yǔ)言的描述方式及主要描述語(yǔ)句
10.3.1并發(fā)語(yǔ)句
10.3.2順序語(yǔ)句
10.3.3其他語(yǔ)句
10.4數(shù)字邏輯基本電路的設(shè)計(jì)
10.4.1門電路
10.4.2譯碼器和選擇器
10.4.3加法器
10.4.4觸發(fā)器
10.4.5寄存器
10.4.6計(jì)數(shù)器與分頻器
本章小結(jié)
思考題及習(xí)題
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)