注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡網(wǎng)絡與數(shù)據(jù)通信計算機網(wǎng)絡TMS320C6000系列DSPs原理與應用

TMS320C6000系列DSPs原理與應用

TMS320C6000系列DSPs原理與應用

定 價:¥45.00

作 者: 李方慧,王飛,何佩琨編著
出版社: 電子工業(yè)出版社
叢編項: DSP應用叢書
標 簽: 計算機網(wǎng)絡

ISBN: 9787505381537 出版時間: 2003-01-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 554 字數(shù):  

內(nèi)容簡介

  以高速數(shù)字信號處理器(DSPs)為基礎的實時數(shù)字信號處理技術近年來發(fā)展迅速,并獲得了廣泛的應用。TMS320C6000是得州儀器公司(Texas Instrument)推出的定點、浮點系列DSPs,其中定點產(chǎn)品峰值處理能力達到4800MIPS,浮點產(chǎn)品峰值處理能力達到1350MFLOPS,是目前國際上性能最高的DSPs之一。本書全面介紹了C6000系列的芯片結構、軟件開發(fā)、硬件設計等內(nèi)容。在第1版的基礎上對內(nèi)容作了大量的修改調(diào)整,修訂了有關的技術資料,增加了對C621x/C671x/C64x等新芯片以及Code Composer Studio集成開發(fā)環(huán)境的介紹,并對C6000系統(tǒng)設計中的主要問題和技術進行了總結。本書的讀者對象是從事信號處理的科研和工程技術人員,以及通信、信息與信號處理專業(yè)的研究生、高年級本科生。

作者簡介

暫缺《TMS320C6000系列DSPs原理與應用》作者簡介

圖書目錄

第1章 實時數(shù)字信號處理與數(shù)字信號處理器
1.1 實時數(shù)字信號處理
1.1.1 信號處理領域的巨大變革
1.1.2 實時信號處理的概念
1.1.3 DSPs在實時數(shù)字信號處理中的應用
1.2 實時DSP系統(tǒng)的構成
1.2.1 實時DSP系統(tǒng)的構成
1.2.2 DSP子系統(tǒng)
1.2.3 以通用DSPs為核心的實時DSP子系統(tǒng)
1.3 DSPs芯片
1.3.1 DSPs芯片概述
1.3.2 DSPs芯片的特點
1.3.3 性能指標
1.4 TMS320C6000系列DSPs
1.4.1 TMS320C6000簡介
1.4.2 TMS320C6000的結構特點
1.4.3 TMS320C6000的應用
第2章 TMS320C6000系列CPU結構與指令集
2.1 C6000系列CPU結構
2.1.1 中央處理器(CPU)結構
2.1.2 CPU數(shù)據(jù)通路與控制
2.2 TMS320C62xx/C64xx/C67xx公共指令集
2.2.1 TMS320C6000公共指令集概述
2.2.2 尋址方式及Load/Store類指令
2.2.3 算術運算類指令
2.2.4 邏輯及位域操作指令
2.2.5 搬移(MV、MOV)類指令
2.2.6 程序轉(zhuǎn)移類指令
2.2.7 資源對公共指令集的限制
2.3 TMS320C67x浮點運算指令
2.3.1 IEEE標準的浮點數(shù)表示法
2.3.2 C67x的浮點運算控制寄存器
2.3.3 C67x特有的運算指令
2.3.4 C67x指令的延遲間隙,資源對C67x指令的約束
2.4 TMS320C64x擴展的定點運算指令
2.4.1 擴展的尋址方式及Load/Store類指令
2.4.2 擴展的算術運算指令
2.4.3 擴展的邏輯及位域操作指令
2.4.4 數(shù)據(jù)打包與解包類指令
2.4.5 擴展的控制轉(zhuǎn)移類指令
2.4.6 資源對C64x指令的限制
2.5 流水線
2.5.1 TMS320C6000流水線概述
2.5.2 TMS320C6000指令的流水線操作
2.5.3 C6000流水線運行的幾個問題
2.6 中斷
2.6.1 中斷類型和中斷信號
2.6.2 中斷服務表(IST)
2.6.3 中斷控制寄存器
2.6.4 中斷性能和編程考慮事項
第3章 TMS320C6000的軟件開發(fā)環(huán)境
3.1 軟件開發(fā)流程和開發(fā)工具
3.1.1 開發(fā)流程和開發(fā)工具
3.1.2 C6000程序基本結構
3.1.3 其他代碼開發(fā)工具
3.2 集成開發(fā)環(huán)境 Code Composer Studio
3.2.1 CCS概述
3.2.2 CCS的設置
3.2.3 CCS項目的創(chuàng)建
3.2.4 源程序的編輯
3.2.5 CCS項目的構建(Build)
3.2.6 程序調(diào)試的基本操作
3.2.7 多處理器調(diào)試
3.2.8 斷點和探測點(Break Points and Probe Points)
3.2.9 文件輸入輸出與探測點
3.2.10 圖形窗口
3.2.11 存儲器映射(Memory Maps)
3.2.12 變量觀察窗口(Watch Window)
3.2.13 代碼剖析(Profile)
3.2.14 GEL語言
3.3 實時操作系統(tǒng)DSP/BIOS
3.3.1 實時操作系統(tǒng)基本概念
3.3.2 DSP/BIOS概述
3.3.3 程序生成
3.3.4 監(jiān)測(Instrumentation)
3.3.5 任務調(diào)度
3.3.6 輸入/輸出和管道
3.3.7 其他DSP/BIOS模塊
3.3.8 其他C6000實時操作系統(tǒng)
3.4 eXpressDSPTM 算法標準
第4章 TMS320C6000的軟件編程及代碼優(yōu)化
4.1 概述
4.2 TMS320C6000的C語言編程及優(yōu)化
4.2.1 TMS320C6000 C/C++編譯器簡介
4.2.2 編寫及編譯C語言程序
4.2.3 優(yōu)化C語言程序
4.3 線性匯編語言簡介
4.3.1 線性匯編語句的基本結構
4.3.2 線性匯編中的偽指令
4.3.3 匯編優(yōu)化器選項
4.4 通過線性匯編優(yōu)化匯編代碼
4.4.1 寫并行代碼
4.4.2 使用字訪問短型數(shù)據(jù)和使用雙字訪問字(數(shù)據(jù)打包處理)
4.4.3 軟件流水
4.4.4 多周期循環(huán)的模編排
4.4.5 循環(huán)傳遞路徑
4.4.6 循環(huán)中的If-Then-Else語句
4.4.7 循環(huán)展開
4.4.8 生命太長問題(Live-Too-Long)
4.4.9 消除冗余取
4.4.10 避免存儲體(Bank)訪問沖突
4.4.11 軟件流水外環(huán)
4.4.12 同內(nèi)環(huán)一起條件地執(zhí)行外環(huán)
4.5 C64x編程的幾點考慮
4.5.1 C64x的打包數(shù)據(jù)處理
4.5.2 C64x線性匯編的幾點考慮
第5章 C6000系列DSPs的集成外設與硬件開發(fā)
5.1 綜述
5.2 片內(nèi)存儲器
5.2.1 簡介
5.2.2 C620x/C670x的片內(nèi)程序存儲器
5.2.3 C620x/C670x的片內(nèi)數(shù)據(jù)存儲器
5.2.4 C621x/C671x/C64x的片內(nèi)2級存儲器
5.3 外部存儲器接口的設計
5.3.1 概述
5.3.2 接口信號與控制寄存器
5.3.3 同步接口設計
5.3.4 異步接口設計
5.3.5 PDT傳輸接口
5.3.6 HOLD接口
5.3.7 EMIF訪問的仲裁
5.4 直接存儲器訪問(DMA)
5.4.1 概述
5.4.2 DMA的初始化和啟動
5.4.3 DMA的傳輸控制
5.4.4 單一通道的分裂操作
5.4.5 資源仲裁和優(yōu)先級設置
5.4.6 DMA 通道的狀態(tài)
5.5 擴展的直接存儲器訪問(EDMA)
5.5.1 概述
5.5.2 EDMA的控制機制
5.5.3 EDMA的傳輸操作
5.5.4 優(yōu)先級
5.5.5 快速DMA(QDMA)
5.6 多通道緩沖串口(McBSP)
5.6.1 概述
5.6.2 信號接口和控制寄存器
5.6.3 數(shù)據(jù)的收發(fā)
5.6.4 m-律/A-律硬件壓擴
5.6.5 多通道傳輸接口
5.6.6 SPI協(xié)議的接口
5.6.7 通用I/O口
5.7 主機口(HPI)
5.7.1 概述
5.7.2 有關信號與控制寄存器
5.7.3 主機口的存取操作
5.7.4 HPI的加載操作
5.8 C6000的擴展總線
5.8.1 概述
5.8.2 信號接口與控制寄存器
5.8.3 擴展總線上的I/O口工作方式
5.8.4 擴展總線的主機口工作方式
5.8.5 擴展總線的仲裁
5.8.6 通過擴展總線引導DSP芯片
5.9 PCI接口
5.9.1 概述
5.9.2 接口的結構與控制寄存器
5.9.3 從模式數(shù)據(jù)傳輸
5.9.4 主模式數(shù)據(jù)傳輸
5.9.5 中斷與狀態(tài)報告
5.9.6 PCI的復位和加載
5.9.7 EEPROM接口
5.9.8 電源管理(C62x/C67x)
5.10 UTOPIA接口
5.10.1 概述
5.10.2 接口信號與控制寄存器
5.10.3 從模式ATM控制器
5.10.4 UTOPIA接口的訪問控制
5.10.5 UTOPIA 時鐘和時鐘檢測
5.10.6 UTOPIA接口的其他控制
5.11 芯片的設置
5.11.1 概述
5.11.2 芯片的設置管腳
5.11.3 芯片的設置選項
5.11.4 芯片的引導過程
5.12 其他片內(nèi)集成外設
5.12.1 定時器
5.12.2 中斷控制
5.12.3 power-down邏輯
5.12.4 GPIO
第6章 C6000系列DSPs的應用開發(fā)
6.1 概述
6.2 C6000系列DSPs的板級設計
6.2.1 電源系統(tǒng)
6.2.2 JTAG控制
6.2.3 調(diào)試(Debugging)考慮點
6.2.4 BGA 封裝
6.2.5 高速數(shù)字電路設計
6.3 DSK套件和EVM板
6.3.1 DSK套件
6.3.2 EVM評估板
6.4 C6000 DSP 應用系統(tǒng)實例
6.4.1 視頻信號處理系統(tǒng)
6.4.2 雙C6201的并行處理系統(tǒng)
6.4.3 基于PCI總線的雙處理器視頻信號處理系統(tǒng)
6.4.4 基于CompactPCI總線的多處理器并行系統(tǒng)
附錄A TMS3200C6000的指令集及對應的C/C++ Compiler Intrinsics
附錄B 與存儲器操作有關的Intrinsics及對應的匯編指令
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號