注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)輔助設(shè)計(jì)與工程計(jì)算數(shù)字電路EDA入門:VHDL程序?qū)嵗?/a>

數(shù)字電路EDA入門:VHDL程序?qū)嵗?/h1>

定 價(jià):¥17.00

作 者: 張亦華,延明編著
出版社: 北京郵電大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: Protel/EDA

購(gòu)買這本書可以去


ISBN: 9787563506736 出版時(shí)間: 2003-03-01 包裝: 簡(jiǎn)裝本
開本: 26cm 頁(yè)數(shù): 120 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書是數(shù)字電路電子設(shè)計(jì)自動(dòng)化(EDA)入門的工具書,其內(nèi)容主要包括:用VHDL設(shè)計(jì)的基本組合電路、時(shí)序電路、數(shù)字綜合電路、電路圖輸入法要領(lǐng)概述、實(shí)用VHDL語句等;附錄部分介紹了VHDL基本知識(shí)和基本術(shù)語,中小規(guī)模集成電路等。本書提供的所有程序代碼都經(jīng)過MAX+plusⅡ9.23軟件和PLD器件的編譯、仿真、下載和實(shí)際測(cè)量,可以作為進(jìn)一步開發(fā)的參考。大部分實(shí)例電路都是在設(shè)計(jì)數(shù)字電路時(shí)經(jīng)常使用的電路;本書為那些想快速步入EDA設(shè)計(jì)大門的讀者提供了一個(gè)仿制、借鑒、研究、創(chuàng)新的良好工作平臺(tái)。本書可作為大學(xué)本科和??圃盒Mㄐ?、電子工程類專業(yè)的EDA實(shí)驗(yàn)教材,也可供從事EDA工作的技術(shù)人員作程序開發(fā)的參考書。

作者簡(jiǎn)介

暫缺《數(shù)字電路EDA入門:VHDL程序?qū)嵗纷髡吆?jiǎn)介

圖書目錄

第一章 VHDL設(shè)計(jì)基礎(chǔ)
第一節(jié) VHDL設(shè)計(jì)入門
實(shí)例1-1 行為描述模式
實(shí)例1-2 數(shù)據(jù)流描述模式
實(shí)例1-3 結(jié)構(gòu)描述模式
第二節(jié) VHDL的框架結(jié)構(gòu)
實(shí)例1-4 VHDL的基本框架結(jié)構(gòu)
實(shí)例1-5 VHDL的較復(fù)雜的框架結(jié)構(gòu)
第二章 用VHDL設(shè)計(jì)組合電路
第一節(jié) 建立組合電路的方法
實(shí)例2-1 借助真值表設(shè)計(jì)組合電路
實(shí)例2-2 用VHDL的邏輯表達(dá)式設(shè)計(jì)組合電路
實(shí)例2-3 用VHDL的算數(shù)表達(dá)式設(shè)計(jì)組合電路
第二節(jié) 描述組合電路的VHDL程序?qū)嵗?br />實(shí)例2-4 基本邏輯門
實(shí)例2-5 用Oc門實(shí)現(xiàn)線與功能
實(shí)例2-6 帶使能端的三態(tài)門
實(shí)例2-7 三選一數(shù)據(jù)選擇器
實(shí)例2-8 四選一數(shù)據(jù)選擇器(1)
實(shí)例2-9 四選一數(shù)據(jù)選擇器(2)
實(shí)例2-10 芯片內(nèi)兩個(gè)節(jié)點(diǎn)相接
實(shí)例2-11 3線-8線譯碼器
實(shí)例2-12 共陰極七段數(shù)碼顯示驅(qū)動(dòng)電路
實(shí)例2-13 優(yōu)先編碼器
實(shí)例2-14 比較器
實(shí)例2-15 二十進(jìn)制BCD譯碼器
實(shí)例2-16 并行奇校驗(yàn)電路
實(shí)例2-17 補(bǔ)碼生成電路
實(shí)例2-18 全減法器
實(shí)例2-19 移位器
實(shí)例2-20 只讀存儲(chǔ)器
實(shí)例2-21 并行奇校驗(yàn)發(fā)生器
第三章 用VHDL設(shè)計(jì)時(shí)序電路
第一節(jié) 時(shí)序電路的基本要素
實(shí)例3-1 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的VHDL描述(1)
實(shí)例3-2 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的VHDL描述(2)
實(shí)例3-3 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的VHDL描述(3)
實(shí)例3-4 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的VHDL描述(4)
實(shí)例3-5 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的VHDL描述(5)
實(shí)例3-6 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的VHDL描述(6)
實(shí)例3-7 鎖存器
第二節(jié) 移存器
實(shí)例3-8 串人串出移存器(1)
實(shí)例3-9 串人串出移存器(2)
實(shí)例3-10 串人串出移存器(3)
實(shí)例3-11 串人串出雙向移存器
實(shí)例3-12 串人并出移存器
實(shí)例3-13 并人串出移存器
第三節(jié) 計(jì)數(shù)器
實(shí)例3-14 一熱態(tài)位編碼計(jì)數(shù)器
實(shí)例3-15 4位移存器型扭環(huán)計(jì)數(shù)器
實(shí)例3-16 七進(jìn)移存器型計(jì)數(shù)器
實(shí)例3-17 二進(jìn)制(M=16)計(jì)數(shù)器
實(shí)例3-18 60進(jìn)計(jì)數(shù)器
實(shí)例3-19 BCD碼60進(jìn)異步計(jì)數(shù)器
實(shí)例3-20 BCD碼60進(jìn)同步計(jì)數(shù)器
實(shí)例3-21 用VHDL描述中小規(guī)模集成電路74LS169
實(shí)例3-22 模值可變計(jì)數(shù)器
實(shí)例3-23 指定起始狀態(tài)的計(jì)數(shù)器
第四節(jié) 狀態(tài)機(jī)應(yīng)用
實(shí)例3-24 序列信號(hào)發(fā)生器
實(shí)例3-25 告警器
實(shí)例3-26 樓梯照明燈控制器
實(shí)例3-27 循環(huán)彩燈控制器
第四章 用電路圖輸入方法設(shè)計(jì)數(shù)字電路
實(shí)例4-1 TFFE觸發(fā)器
實(shí)例4-2 冒險(xiǎn)電路
實(shí)例4-3 74169計(jì)數(shù)器的應(yīng)用
實(shí)例4-4 與門陣列控制器
實(shí)例4-5 參數(shù)型宏功能與門
實(shí)例4-6 序列發(fā)生器
第五章 資源調(diào)用與特色電路
第一節(jié) 資源調(diào)用
實(shí)例5-1 不用調(diào)庫(kù)令調(diào)用自制器件
實(shí)例5-2 使用調(diào)庫(kù). 調(diào)包令調(diào)用程序包中的自制器件
實(shí)例5-3 使用調(diào)庫(kù). 調(diào)包令調(diào)用程序包中定義的函數(shù)
實(shí)例5-4 使用調(diào)庫(kù). 調(diào)包命令調(diào)用軟件包中定義的子程序
實(shí)例5-5 為支持不同數(shù)據(jù)類型進(jìn)行運(yùn)算, 調(diào)用庫(kù)系統(tǒng)程序包
實(shí)例5-6 在結(jié)構(gòu)體內(nèi)定義一個(gè)子程序(過程)
實(shí)例5-7 調(diào)用Ahera公司的庫(kù)元件DFF(D觸發(fā)器)和74151b(選擇器)
第二節(jié) 特色電路
實(shí)例5-8 計(jì)數(shù)器型防抖動(dòng)電路(1)
實(shí)例5-9 計(jì)數(shù)器型防抖動(dòng)電路(2)
實(shí)例5-10 采樣型防抖動(dòng)微分電路
實(shí)例5-11 積分分頻器
實(shí)例5-12 4x4鍵盤輸入電路
實(shí)例5-13 串行偶校驗(yàn)器
第六章 數(shù)字系統(tǒng)課題
課題6-1 帶數(shù)字顯示的秒表
課題6-2 8x8發(fā)光點(diǎn)陣逐點(diǎn)掃描顯示裝置
課題6-3 彩燈閃爍裝置
課題6-4 搶答器
課題6-5 密碼鎖
課題6-6 數(shù)字頻率計(jì)
附錄
附錄1 VHDL. MAX+plusⅡ知識(shí)問答
附錄2 集成電路
附錄3 集成電路主要性能參數(shù)
附錄4 VHDL術(shù)語漢英對(duì)照
附錄5 數(shù)字電路術(shù)語漢英對(duì)照
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)