注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡計算機組織與體系結構模擬 數(shù)字可編程器件與電路設計

模擬 數(shù)字可編程器件與電路設計

模擬 數(shù)字可編程器件與電路設計

定 價:¥22.00

作 者: 湯琳寶[等]編著
出版社: 科學出版社
叢編項:
標 簽: 自動化元件、部件 自動化技術及設備 自動化技術 科技

ISBN: 9787030120083 出版時間: 2003-11-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 223 字數(shù):  

內(nèi)容簡介

  本書介紹了現(xiàn)代電子系統(tǒng)(模擬、數(shù)字)設計中使用的在系統(tǒng)編程技術,全書共分三部分。第一部分介紹了最新的在系統(tǒng)模擬、數(shù)字可編程器件的原理和結構。具體可分為:在系統(tǒng)數(shù)字可編程邏輯器件:ispLSI系列、ispMACH4A系列、ispMACH4000系列;現(xiàn)場可編程系統(tǒng)芯片F(xiàn)PSC;無限可重構、可編程門陣列ispXPGA及ispXPLD,等器件;在系統(tǒng)可編程模擬器件:ispPAC10、ispPAC2O、ispPAC3O、ispPAC80、ispPAC81器件。第二部分講述了VHDL語言和最新的開發(fā)軟件,介紹了VHDL硬件描述語言用于電路設計與仿真的方法,并著重介紹模擬在系統(tǒng)可編程器件開發(fā)軟件PACDesigner和數(shù)字在系統(tǒng)可編程器件開發(fā)軟件ispLEVER的使用方法。第三部分為模擬、數(shù)字電子系統(tǒng)設計的實例介紹。通過實例,讀者可深入了解現(xiàn)代電子系統(tǒng)設計的特色。此外,還介紹了在系統(tǒng)模擬器件實驗系統(tǒng)。附錄中提供了在系統(tǒng)可編程器件設計中需要的資料。本書可作為從事電子產(chǎn)品開發(fā)和生產(chǎn)的工程技術人員的參考書,也可作為大專院校電子工程、通信工程、工業(yè)自動化、儀器儀表、計算機應用技術等專業(yè)相關課程的教材和教學參考書,也適合作為企業(yè)的培訓教材。

作者簡介

暫缺《模擬 數(shù)字可編程器件與電路設計》作者簡介

圖書目錄

第1章 現(xiàn)代電子系統(tǒng)的設計
1. 1 ISP技術
1. 1. 1 ISP技術
1. 1. 2 設計
1. 1. 3 制造
1. 1. 4 未來
1. 2 ISP器件
1. 3 開發(fā)軟件
第2章 在系統(tǒng)數(shù)字可編程器件
2. 1 在系統(tǒng)數(shù)字可編程邏輯器件ispLSI系列
2. 1. 1 結構
2. 1. 2 通用邏輯塊GLB Gereric Logic Block
2. 1. 3 布線區(qū)
2. 1. 4 I/O單元
2. 1. 5 時鐘分配網(wǎng)絡
2. 1. 6 宏塊結構
2. 1. 7 ispLSI1032的技術參數(shù)
2. 2 ispMACH4A系列器件
2. 2. 1 ispMACH4A器件結構
2. 2. 2 ispMACH4A器件的特點
2. 2. 3 技術指標
2. 3 ispMACH4000系列
2. 3. 1 結構
2. 3. 2 主要性能和應用范圍
2. 4 現(xiàn)場可編程系統(tǒng)芯片F(xiàn)PSC
2. 4. 1 ORCR4結構
2. 4. 2 存儲器模式
2. 4. 3 特殊功能塊
2. 4. 4 ORT8850 FPSC
2. 4. 5 FPSC器件與應用
2. 5 無限可重構可編程門陣列ispXPGA
2. 6 ispXPLD器件
2. 6. 1 器件結構
2. 6. 2 多功能塊
2. 6. 3 用于板級運作的系統(tǒng)輸入/輸出
2. 7 在系統(tǒng)可編程通用數(shù)字開關ispGDS和互連器件ispGDX/V
2. 7. 1 通用數(shù)字開關器件GDS
2. 7. 2 在系統(tǒng)數(shù)字互連器件ispGDX. ispGDXV
2. 8 編程接口和編程--ISP方式和JTAG方式
2. 8. 1 ISP方式
2. 8. 2 JTAG方式
2. 8. 3 下載
第3章 在系統(tǒng)可編程模擬器件ispPAC
3. 1 在系統(tǒng)可編程模擬器件的原理
3. 1. 1 PAC塊的傳遞函數(shù)
3. 1. 2 用二個PAC塊設計濾波器
3. 1. 3 PAC塊的特點
3. 1. 4 差分輸出差分輸入電器的優(yōu)越性
3. 2 各種在系統(tǒng)可編程模擬器件的結構
3. 2. 1 ispPAC10
3. 2. 2 ispPAC20
3. 2. 3 ispPAC80
3. 2. 4 ispPAC30
3. 2. 5 ispPAC81
3. 3 PAC的接口電路
3. 4 ispPAC的增益調整方法
3. 5 動態(tài)可編程重構技術
第4章 VHDL的基本結構與語法
4. 1 VHDL的基本結構
4. 1. 1 實體
4. 1. 2 結構體
4. 1. 3 配置 Configrarion
4. 2 標識符. 數(shù)據(jù)對象. 數(shù)據(jù)類型及屬性
4. 2. 1 標識符
4. 2. 2 數(shù)據(jù)對象
4. 2. 3 數(shù)據(jù)類型
4. 2. 4 屬性
4. 2. 5 VHDL運算符
4. 3 程序包和設計庫
4. 3. 1 程序包
4. 3. 2 庫
4. 4 VHDL基本語句
4. 4. 1 并行語句
4. 4. 2 順序 Sequential 語句
4. 5 常用電路的VHDL描述
第5章 ispLEVER軟件的使用
5. 1 ispLEVER編程軟件
5. 1. 1 ispLEVER簡介
5. 1. 2 ispLEVER軟件環(huán)境
5. 2 原理圖輸入方式
5. 2. 1 原理圖輸入方式
5. 2. 2 設計的編輯與仿真
5. 3 VHDL語言和原理圖混合輸入
5. 3. 1 啟動ispLEVERSystem
5. 3. 2 建立頂層的原理圖
5. 3. 3 建立用VHDL語言編寫的宏器件的邏輯符號
5. 3. 4 完成原理圖
5. 3. 5 編寫宏模塊的VHDL源文件 底層設計
5. 3. 6 編譯VHDL
5. 3. 7 仿真
5. 3. 8 層次化操作方法
5. 4 VHDL和Verilog語言的輸入方式
5. 4. 1 VHDL設計輸入
5. 4. 2 Verilog設計輸入的操作步驟
5. 5 可編程器件引腳. 屬性及其他參數(shù)的設置
第6章 PACDesignet軟件的使用
6. 1 PACDesigner編程軟件概述
6. 2 設計輸入方法
6. 2. 1 建立設計文件
6. 2. 2 設計輸入方法
6. 3 電路性能仿真
6. 4 設計方案下載
6. 4. 1 硬件
6. 4. 2 下載
6. 5 其他功能
6. 5. 1 Tools RunMacro菜單--宏設計
6. 5. 2 File BrowseLibrary--庫使用
6. 6 ispPAC80器件的軟件設計方法
第7章 數(shù)字電子系統(tǒng)設計實例
7. 1 序列檢測器設計
7. 2 ALU設計
7. 3 總線仲裁電路的設計
7. 4 電子數(shù)字鬧鐘
7. 5 異步收發(fā)器
7. 6 用CPLD和單片機設計電子系統(tǒng)
7. 7 數(shù)據(jù)傳輸與I/O接口標準
第8章 模擬電子系統(tǒng)設計實例
8. 1 單片電路設計
8. 1. 1 過電壓監(jiān)控器
8. 1. 2 動態(tài)性能可變的有源濾波器
8. 1. 3 用ispPAC30組成溫度監(jiān)控電路
8. 2 小信號測量系統(tǒng)
8. 2. 1 硬件框圖
8. 2. 2 軟件
8. 2. 3 調試
第9章 在系統(tǒng)可編程模擬器件實驗系統(tǒng)
9. 1 智能化通用實驗系統(tǒng)的基本結構
9. 1. 1 模擬可編輯模塊
9. 1. 2 可編程下載電路
9. 1. 3 直流信號輸入?yún)^(qū)
9. 1. 4 交流信號輸入?yún)^(qū)
9. 1. 5 電壓信號監(jiān)視區(qū)
9. 1. 6 單片機控制電路
9. 2 實驗系統(tǒng)操作與步驟
9. 2. 1 系統(tǒng)操作步驟
9. 2. 2 實驗舉例
附錄
附錄一 宏庫
附錄二 各種器件的下載電路
附錄三 主要器件引腳圖
附錄四 縮略語詞匯表
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號