注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)自動(dòng)化技術(shù)、計(jì)算技術(shù)數(shù)字電路

數(shù)字電路

數(shù)字電路

定 價(jià):¥18.50

作 者: 劉勇,杜德昌主編
出版社: 電子工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 數(shù)字電路

ISBN: 9787505385962 出版時(shí)間: 2003-01-01 包裝: 平裝
開本: 26cm 頁數(shù): 219頁 字?jǐn)?shù):  

內(nèi)容簡介

  高等職業(yè)教育電子信息類貫通制教材。本書主要講述:數(shù)制及其相互間的轉(zhuǎn)換方法、常見BCD編碼規(guī)則、基本邏輯運(yùn)算規(guī)則及表現(xiàn)形式、函數(shù)的標(biāo)準(zhǔn)表達(dá)式;TTL,CMOS門電路的基本形式、特點(diǎn)及外特性;常見組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路的特點(diǎn)和功能;常見脈沖波形的產(chǎn)生與變換電路;A/D與D/A的轉(zhuǎn)換;了解半導(dǎo)體存儲(chǔ)器與可編程器件的有關(guān)知識(shí)。根據(jù)高等職業(yè)教育培養(yǎng)高等技術(shù)應(yīng)用型人才的特點(diǎn),本書適當(dāng)把握教材的難度和深度,突出教材實(shí)用性,強(qiáng)調(diào)學(xué)生應(yīng)用能力的培養(yǎng)。根據(jù)教學(xué)要求,每章后附參考實(shí)驗(yàn)供選擇。本書參考學(xué)時(shí)為90學(xué)時(shí)。本書可作為高等職業(yè)教育電子技術(shù)類專業(yè)教材,也可作為相關(guān)專業(yè)的教學(xué)用書或有關(guān)技術(shù)人員的參考用書。

作者簡介

暫缺《數(shù)字電路》作者簡介

圖書目錄

第1章 數(shù)字電路基礎(chǔ)知識(shí)
1.1 數(shù)制與碼制
1.1.1 十進(jìn)制數(shù)(Decimal Number)
1.1.2 二進(jìn)制數(shù)(Binary Number)
1.1.3 八進(jìn)制數(shù)和十六進(jìn)制數(shù)(Octal Number And Hexadecimal Number)
1.1.4 進(jìn)位計(jì)數(shù)制之間的轉(zhuǎn)換
1.1.5 BCD碼
1.1.6 格雷(Gray)碼與奇偶校驗(yàn)碼
1.2 邏輯代數(shù)(Logic Algebra)基礎(chǔ)
1.2.1 邏輯代數(shù)中的基本邏輯運(yùn)算(Basic Logic Operations)
1.2.2 邏輯函數(shù)(Logic Function)概述
1.2.3 邏輯代數(shù)基本定律與規(guī)則
1.2.4 邏輯函數(shù)標(biāo)準(zhǔn)表達(dá)式
1.2.5 邏輯函數(shù)的化簡
本章小結(jié)
習(xí)題1
第2章 邏輯門電路
2.1 概述
2.2 TTL與非門電路
2.2.1 TTL與非門電路電氣特性
2.2.2 其他類型TTL門電路
2.2.3 TTL門電路使用注意事項(xiàng)
2.3 CMOS門電路
2.3.1 CMOS反相器
2.3.2 常見CMOS門電路
2.3.3 CMOS門電路使用注意事項(xiàng)
2.4 接口電路
本章小結(jié)
習(xí)題2
第3章 組合邏輯電路
3.1 組合邏輯電路的分析與設(shè)計(jì)
3.1.1 組合邏輯電路的分析
3.1.2 組合邏輯電路的設(shè)計(jì)
3.1.3 中規(guī)模集成電路的特點(diǎn)
3.2 常見組合邏輯電路
3.2.1 加法器
3.2.2 優(yōu)先編碼器
3.2.3 譯碼器(Decoder)
3.2.4 數(shù)據(jù)選擇器與分配器
3.3 組合邏輯電路的競爭冒險(xiǎn)現(xiàn)象
3.3.1 競爭冒險(xiǎn)的產(chǎn)生
3.3.2 競爭冒險(xiǎn)的判斷
3.3.3 競爭冒險(xiǎn)的消除
本章小結(jié)
習(xí)題3
第4章 觸發(fā)器
4.1 基本RS觸發(fā)器
4.1.1 與非門組成的基本RS觸發(fā)器
4.1.2 或非門組成的基本RS觸發(fā)器
4.1.3 基本RS觸發(fā)器的主要特點(diǎn)
4.2 鐘控觸發(fā)器
4.2.1 同步RS觸發(fā)器
4.2.2 同步D觸發(fā)器
4.2.3 同步JK觸發(fā)器
4.2.4 邊沿觸發(fā)器* (Edge-Triggered Flip-Flop)
4.2.5 集成觸發(fā)器
4.3 觸發(fā)器的轉(zhuǎn)換
4.3.1 JK觸發(fā)器構(gòu)成T觸發(fā)器和 觸發(fā)器
4.3.2 D觸發(fā)器構(gòu)成T觸發(fā)器和 觸發(fā)器
本章小結(jié)
習(xí)題4
第5章 時(shí)序邏輯電路
5.1 概述
5.1.1 同步時(shí)序邏輯電路的分析
5.1.2* 異步時(shí)序邏輯電路的分析
5.2 寄存器(Register)
5.2.1 基本寄存器
5.2.2 移位寄存器(shift register)
5.3 計(jì)數(shù)器(Counter)
5.3.1 同步計(jì)數(shù)器
5.3.2* 異步計(jì)數(shù)器
5.4 移存型計(jì)數(shù)器
5.5 計(jì)數(shù)器應(yīng)用
5.5.1 利用反饋歸零法獲得N進(jìn)制計(jì)數(shù)器
5.5.2 利用計(jì)數(shù)器級(jí)聯(lián)獲得大容量N進(jìn)制計(jì)數(shù)器
本章小結(jié)
習(xí)題5
第6章 脈沖信號(hào)的產(chǎn)生與變換
6.1 概述
6.1.1 矩形脈沖信號(hào)參數(shù)
6.1.2 脈沖信號(hào)的獲得
6.2 單穩(wěn)態(tài)觸發(fā)器(Monostable Multivibrator)
6.2.1 微分型單穩(wěn)
6.2.2 集成單穩(wěn)電路
6.2.3 單穩(wěn)態(tài)電路應(yīng)用
6.3 施密特觸發(fā)器(Schmitt trigger)
6.3.1 TTL門電路組成的施密特觸發(fā)器
6.3.2 集成施密特觸發(fā)器
6.3.3 施密特觸發(fā)器的應(yīng)用
6.4 多諧振蕩器(Multividrator)
6.4.1 TTL多諧振蕩器
6.4.2 石英晶體多諧振蕩器
6.4.3 施密特觸發(fā)器組成的多諧振蕩器
6.5 555定時(shí)器
6.5.1 555電路分析
6.5.2 555電路典型應(yīng)用
6.5.3 555電路綜合應(yīng)用
本章小結(jié)
習(xí)題6
第7章 D/A轉(zhuǎn)換與A/D轉(zhuǎn)換
7.1 DAC
7.1.1 D/A轉(zhuǎn)換原理
7.1.2 常見DAC電路
7.1.3 DAC主要指標(biāo)
7.2 ADC
7.2.1 A/D轉(zhuǎn)換原理
7.2.2 常見ADC電路
7.2.3 ADC主要指標(biāo)
本章小結(jié)
習(xí)題7
第8章 半導(dǎo)體存儲(chǔ)器與可編程器件
8.1 半導(dǎo)體存儲(chǔ)器
8.1.1 只讀存儲(chǔ)器ROM
8.1.2 隨機(jī)存儲(chǔ)器RAM
8.1.3 存儲(chǔ)器實(shí)現(xiàn)組合邏輯函數(shù)
8.2 可編程器件
8.2.1 可編程陣列邏輯(PAL)
8.2.2 通用陣列邏輯(GAL)
8.3 在系統(tǒng)編程技術(shù)
8.3.1 概述
8.3.2 ISP器件分類
8.4 VHDL語言介紹
8.4.1 概述
8.4.2 VHDL程序設(shè)計(jì)基本結(jié)構(gòu)
8.4.3 VHDL語言的描述語句
本章小結(jié)
習(xí)題8
實(shí)驗(yàn)1 門電路邏輯功能測試
實(shí)驗(yàn)2 門電路主要參數(shù)測試
實(shí)驗(yàn)3 組合邏輯電路
實(shí)驗(yàn)4 譯碼顯示電路
實(shí)驗(yàn)5 數(shù)據(jù)選擇器
實(shí)驗(yàn)6 觸發(fā)器邏輯功能測試
實(shí)驗(yàn)7 寄存器
實(shí)驗(yàn)8 計(jì)數(shù)器
實(shí)驗(yàn)9 555定時(shí)器及其應(yīng)用
實(shí)驗(yàn)10 DAC
實(shí)驗(yàn)11 ADC
附錄A 半導(dǎo)體集成電路型號(hào)命名方法
附錄B 54/74數(shù)字集成電路介紹
參考書目

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)