注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)硬件、外部設(shè)備與維護微型計算機硬件技術(shù)教程:原理·匯編·接口及體系結(jié)構(gòu)

微型計算機硬件技術(shù)教程:原理·匯編·接口及體系結(jié)構(gòu)

微型計算機硬件技術(shù)教程:原理·匯編·接口及體系結(jié)構(gòu)

定 價:¥32.00

作 者: 潘新民主編;耿恒山,丁玄功,王燕芳編著
出版社: 機械工業(yè)出版社
叢編項: 高等院校計算機專業(yè)教育改革推薦教
標(biāo) 簽: 微型計算機

ISBN: 9787111138952 出版時間: 2004-01-01 包裝: 平裝
開本: 26cm 頁數(shù): 349 字?jǐn)?shù):  

內(nèi)容簡介

  本書是專門為計算機及相關(guān)專業(yè)微型計算機原理有接口技術(shù)課程而編寫的。本書內(nèi)容全面,深入淺出,囊恬微型計算機原理、匯編語言程序設(shè)計、接口技術(shù)和體系結(jié)構(gòu)四部分。全書共分12章。主要內(nèi)容有微型計算機概述、微處理器結(jié)構(gòu)、微型計算機指令系統(tǒng)、匯編語言程序設(shè)計、存儲器和基本I/O接口技術(shù)、中斷處理技術(shù)、串/并行總線接口技術(shù)、人機交互接口技術(shù)和計算機體系結(jié)構(gòu)等。本書內(nèi)容新穎、條理清晰、深入淺出、理論聯(lián)系實際。內(nèi)容包括8086/8088、80286、80386、80486、Pentium等各種微處理器的原理與應(yīng)用技術(shù)。本書可作為高等學(xué)校計算機及相關(guān)專業(yè)本科生的教材,也可供想進一步了解現(xiàn)代微型計算機原理及應(yīng)用的讀者使用,還可供從事計算機專業(yè)的技術(shù)人員參考。

作者簡介

暫缺《微型計算機硬件技術(shù)教程:原理·匯編·接口及體系結(jié)構(gòu)》作者簡介

圖書目錄

編者的話
前言
第1章 微型計算機概論
1.1 計算機中數(shù)制及編碼方法
1.1.1 數(shù)制
1.1.2 數(shù)制的轉(zhuǎn)換
1.1.3 編碼方法
1.1.4 基本數(shù)據(jù)類型
1.2 微型計算機的發(fā)展
1.3 微處理器、微型計算機和微型計算機系統(tǒng)
1.3.1 微處理器(CPU)
1.3.2 存儲器
1.3.3 總線
1.3.4 I/O設(shè)備與I/O接口
1.4 微型計算機的應(yīng)用
1.4.1 科學(xué)計算
1.4.2 信息處理和事物管理
1.4.3 CAD/CAM
1.4.4 工業(yè)過程控制和智能化儀器
1.4.5 家用電器和民用產(chǎn)品控制
1.4.6 網(wǎng)絡(luò)與通信
1.4.7 娛樂與教育
1.5 習(xí)題
第2章 微處理器
2.1 Intel 8086/8088
2.1.1 Intel 8086/8088的功能結(jié)構(gòu)
2.1.2 Intel 8086/8088寄存器
2.1.3 Intel 8086/8088系統(tǒng)中的存儲器組織
2.1.4 Intel 8086/8088引腳功能
2.1.5 Intel 8086/8088的兩種基本組態(tài)形式
2.1.6 指令周期、總線周期和時鐘周期
2.1.7 Intel 8086/8088的總線時序
2.2 高檔微處理器
2.2.1 Intel 80286、80386、80486微處理器
2.2.2 Intel 80387協(xié)處理器
2.2.3 Pentium系列微處理器
2.3 高檔微處理器的基本功能與新技術(shù)
2.3.1 高檔微處理器的寄存器陣列
2.3.2 高檔微處理器的操作模式
2.3.3 存儲器管理技術(shù)
2.3.4 多媒體MMX和3D NOW!技術(shù)
2.4 習(xí)題
第3章 微型計算機指令系統(tǒng)
3.1 機器指令和匯編指令
3.1.1 機器指令
3.1.2 匯編指令
3.2 尋址方式
3.2.1 立即數(shù)尋址
3.2.2 直接尋址
3.2.3 寄存器尋址
3.2.4 寄存器間接尋址
3.2.5 基址尋址
3.2.6 變址尋址
3.2.7 基址變址尋址
3.2.8 串操作尋址
3.2.9 轉(zhuǎn)移尋址
3.2.10 I/O端口尋址
3.2.11 比較變址尋址
3.2.12 基址加比例變址尋址
3.2.13 帶有位移量的基址加比例變址尋址
3.3 8086/8088指令系統(tǒng)
3.3.1 概述
3.3.2 傳送類指令
3.3.3 算術(shù)運算類指令
3.3.4 邏輯運算與移位指令
3.3.5 串操作類指令
3.3.6 控制轉(zhuǎn)移類指令
3.3.7 處理器控制指令
3.4 80386擴充與增加的指令
3.4.1 80386擴充功能的指令
3.4.2 80386新增加的指令
3.5 Pentium新增
3.5.1 Pentium專用指令
3.5.2 Pentium控制指令
3.6 習(xí)題
第4章 匯編語言程序設(shè)計
4.1 匯編語言程序基礎(chǔ)
4.1.1 匯編語言語句的類型及格式
4.1.2 匯編語言數(shù)據(jù)
4.1.3 數(shù)據(jù)定義偽指令
4.1.4 符號定義偽指令
4.1.5 表達(dá)式與運算符
4.1.6 段定義偽指令
4.1.7 過程定義偽指令
4.1.8 模塊定義偽指令
4.1.9 匯編程序的開發(fā)
4.2 匯編語言程序設(shè)計方法
4.2.1 概述
4.2.2 順序程序設(shè)計
4.2.3 分支程序設(shè)計
4.2.4 循環(huán)程序設(shè)計
4.2.5 子程序設(shè)計
4.3 高級宏匯編語言
4.3.1 宏匯編
4.3.2 重復(fù)匯編
4.3.3 條件匯編
4.3.4 結(jié)構(gòu)與記錄
4.4 DOS和BIOS中斷
4.4.1 DOS功能的使用
4.4.2 BIOS功能的使用
4.5 匯編語言與高級語言的混合編程
4.5.1 概述
4.5.2 嵌入?yún)R編方式
4.5.3 模塊連接方式
4.6 習(xí)題
第5章 存儲器及接口
5.1 半導(dǎo)體存儲器概述
5.1.1 半導(dǎo)體存儲器的分類
5.1.2 半導(dǎo)體存儲芯片的一般結(jié)構(gòu)
5.1.3 半導(dǎo)體存儲器的主要技術(shù)指標(biāo)
5.1.4 PC機主存儲器性能介紹
5.2 半導(dǎo)體存儲器與CPU的接口
5.2.1 存儲芯片信號線的處理
5.2.2 存儲芯片與CPU的配合
5.2.3 8088/80188(8位)與存儲器的接口
5.2.4 8086、80186、80286和80386SX(16位)與存儲器的接口
5.2.5 80386DX和80486(32位)與存儲器的接口
5.2.6 Pentium、Pentium Pro和PentiumII(64位)與存儲器的接口
5.3 Cache存儲器
5.3.1 Cache存儲器原理
5.3.2 Cache存儲器組織
5.3.3 多層次Cache存儲器
5.4 虛擬存儲器
5.5 習(xí)題
第6章 基本I/O接口
6.1 I/O接口概述
6.1.1 I/O指令
6.1.2 I/O接口功能
6.2 存儲器映像I/O及隔離式I/O
6.2.1 存儲器映像式接口編址方式
6.2.2 隔離式I/O接口編址方式
6.2.3 PC機I/O接口地址分配
6.3 存儲器及I/O接口地址譯碼方法
6.3.1 門電路譯碼法
6.3.2 譯碼器譯碼法
6.3.3 比較器譯碼法
6.3.4 通用邏輯陣列GAL譯碼法
6.3.5 地址譯碼的應(yīng)用
6.4 可編程并行接口—8255A
6.4.1 8255A的內(nèi)部結(jié)構(gòu)及引腳
6.4.2 8255A的三種工作方式
6.4.3 8255A的方式控制字
6.4.4 8255A的應(yīng)用
6.5 可編程計數(shù)器/定時器——8253-5
6.5.1 8253-5的基本功能
6.5.2 8253-5的內(nèi)部結(jié)構(gòu)及引腳
6.5.3 8253-5的工作方法
6.5.4 8253-5的控制字
6.5.5 8253-5的應(yīng)用
6.6 可編程串行接口—8251A
6.6.1 8251A的基本性能
6.6.2 8251A的內(nèi)部結(jié)構(gòu)及引腳
6.6.3 8251A的控制字
6.6.4 8251A的初始化
6.6.5 8251A的應(yīng)用
6.7 習(xí)題
第7章 中斷
7.1 中斷的基本概念
7.1.1 中斷的類型
7.1.2 中斷矢量表及中斷控制
7.1.3 中斷指令
7.1.4 中斷與異常的優(yōu)先級
7.1.5 中斷響應(yīng)
7.2 可編程中斷控制器—8259A
7.2.1 8259A的結(jié)構(gòu)及功能
7.2.2 8259A的引腳
7.2.3 8259A的工作方式
7.2.4 8259A的編程
7.2.5 8259A的應(yīng)用舉例
7.3 習(xí)題
第8章 DMA及外存儲設(shè)備
8.1 DMA的基本原理
8.2 DMA占用總線的方式
8.3 DMA控制器—8237A
8.3.1 8237A的內(nèi)部構(gòu)成框圖
8.3.2 8237A的引腳
8.3.3 8237A的內(nèi)部寄存器及編程控制字
8.3.4 8237A的傳送時序
8.3.5 8237A在IBM PC/XT上的應(yīng)用
8.4 磁盤、光盤存儲器系統(tǒng)
8.4.1 硬磁盤存儲器
8.4.2 軟磁盤驅(qū)動器
8.4.3 光盤存儲器
8.5 可移動硬盤
8.6 習(xí)題
第9章 總線接口技術(shù)
9.1 ISA總線
9.1.1 8位ISA總線
9.1.2 16位ISA總線
9.2 擴展的ISA(EISA)總線和VESA總線
9.2.1 EISA總線引腳說明
9.2.2 EISA總線應(yīng)用舉例
9.2.3 VESA局部總線
9.3 外部設(shè)備互連(PCI)總線
9.3.1 PCI總線概述
9.3.2 PCI總線接口信號
9.4 串行標(biāo)準(zhǔn)總線RS-232-C
9.4.1 RS-232-C總線標(biāo)準(zhǔn)
9.4.2 RS-232-C的應(yīng)用
9.5 通用串行總線USB
9.5.1 USB總線規(guī)范
9.5.2 USB總線體系結(jié)構(gòu)
9.5.3 USB總線的應(yīng)用
9.6 習(xí)題
第10章 人機交互接口技術(shù)
10.1 鍵盤接口技術(shù)
10.1.1 矩陣鍵盤接口技術(shù)
10.1.2 矩陣鍵盤程序設(shè)計
10.2 鼠標(biāo)器接口技術(shù)
10.2.1 鼠標(biāo)器的分類
10.2.2 鼠標(biāo)器的工作原理
10.3 CRT顯示接口技術(shù)
10.3.1 CRT顯示器的工作原理
10.3.2 字符顯示原理
10.3.3 圖形及漢字顯示原理
10.4 打印機接口技術(shù)
10.4.1 打印機的分類
10.4.2 并行打印機接口標(biāo)準(zhǔn)Centronics及其應(yīng)用
10.4.3 噴墨式打印機
10.4.4 激光打印機
10.5 掃描儀接口技術(shù)
10.5.1 掃描儀的分類
10.5.2 掃描儀的工作原理
10.6 數(shù)碼相機接口技術(shù)
10.6.1 數(shù)碼相機的特點
10.6.2 數(shù)碼相機的工作原理
10.6.3 數(shù)碼相機的圖像處理
10.7 習(xí)題
第11章 模擬量輸入/輸出通道接口技術(shù)
11.1 多路開關(guān)及采樣/保持器
11.1.1 多路開關(guān)
11.1.2 采樣/保持器
11.2 模擬量輸出通道接口技術(shù)(D/A)
11.2.1 D/A轉(zhuǎn)換原理
11.2.2 8位D/A轉(zhuǎn)換器—DAC0832
11.2.3 D/A轉(zhuǎn)換器的輸出方式
11.2.4 8位D/A轉(zhuǎn)換器接口技術(shù)
11.3 模擬量輸入通道接口技術(shù)(A/D)
11.3.1 A/D轉(zhuǎn)換原理
11.3.2 8位A/D轉(zhuǎn)換器—ADC0808/0809
11.3.3 8位A/D轉(zhuǎn)換器接口技術(shù)
11.4 模擬量I/O通道的結(jié)構(gòu)形式
11.4.1 模擬量輸入通道的結(jié)構(gòu)形式
11.4.2 模擬量輸出通道的結(jié)構(gòu)形式
11.5 習(xí)題
第12章 芯片組性能特點與微型機體系結(jié)構(gòu)
12.1 芯片組的性能特點
12.1.1 芯片組的功能
12.1.2 芯片組的廠商
12.1.3 Intel公司典型芯片組介紹
12.2 微型機的基本體系結(jié)構(gòu)
12.2.1 8088 PC/XT機的基本體系結(jié)構(gòu)
12.2.2 80286 PC/AT總線的微型機體系結(jié)構(gòu)
12.2.3 80386/80486微型機的體系結(jié)構(gòu)
12.2.4 80486 EISA總線微型機體系結(jié)構(gòu)
12.2.5 Pentium微型機的體系結(jié)構(gòu)
12.2.6 PentiumII微型機的體系結(jié)構(gòu)
12.2.7 中心結(jié)構(gòu)的PentiumIII微型機的體系結(jié)構(gòu)
12.2.8 Pentium4微型機的體系結(jié)構(gòu)
12.3 習(xí)題
附錄 邏輯符號對照表
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號