注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)硬件、外部設(shè)備與維護(hù)基于AVR單片機(jī)的SoC:FPSLIC設(shè)計(jì)入門

基于AVR單片機(jī)的SoC:FPSLIC設(shè)計(jì)入門

基于AVR單片機(jī)的SoC:FPSLIC設(shè)計(jì)入門

定 價(jià):¥32.00

作 者: 葉晶晶[等]編著
出版社: 北京航空航天大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 單片計(jì)算機(jī)

ISBN: 9787810774376 出版時(shí)間: 2004-02-01 包裝: 簡(jiǎn)裝本
開本: 26cm 頁(yè)數(shù): 315 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《基于AVR單片機(jī)的SoC:FPSLIC設(shè)計(jì)入門》全面介紹了美國(guó)Atmel公司最新推出的基于AVR單片機(jī)的SoC產(chǎn)品——FPSLIC。詳細(xì)介紹了FPSLIC器件的基本原理和具體結(jié)構(gòu),以及FPSLIC的設(shè)計(jì)開發(fā)工具System Designer 3.0的具體使用方法,主要包括AVR單片機(jī)編程調(diào)試、 FPGA設(shè)計(jì)輸入、 FPGA設(shè)計(jì)驗(yàn)證與實(shí)現(xiàn)、聯(lián)合仿真與驗(yàn)證以及器件配置與下載。最后介紹了Atmel公司提供的FPSLIC開發(fā)包ATSTK94,以便讀者能夠較快地進(jìn)行實(shí)際的FPSLIC系統(tǒng)設(shè)計(jì)應(yīng)用。《基于AVR單片機(jī)的SoC:FPSLIC設(shè)計(jì)入門》可作為廣大單片機(jī)軟件編程與設(shè)計(jì)開發(fā)人員,特別是從事SoC系統(tǒng)設(shè)計(jì)的工程技術(shù)人員的實(shí)用參考資料,同時(shí)也可作為大專院校相關(guān)專業(yè)本科生和研究生的教學(xué)參考書。

作者簡(jiǎn)介

暫缺《基于AVR單片機(jī)的SoC:FPSLIC設(shè)計(jì)入門》作者簡(jiǎn)介

圖書目錄

第1章 FPSLIC器件AT94K簡(jiǎn)介
1.1 AT94K簡(jiǎn)介與特點(diǎn)1
1.2 FPGA內(nèi)核4
1.2.1 FPGA基本結(jié)構(gòu)4
1.2.2 內(nèi)部FreeRAM8
1.2.3 FPGA時(shí)鐘和置位/復(fù)位10
1.3 FPGA/AVR接口和系統(tǒng)控制13
1.3.1 FPGA/AVR接口電路13
1.3.2 程序和數(shù)據(jù)SRAM13
1.3.3 FPGA訪問(wèn)數(shù)據(jù)SRAM模式15
1.3.4 AVR訪問(wèn)程序存儲(chǔ)器模式15
1.3.5 AVR Cache模式19
1.3.6 FPGA/AVR系統(tǒng)控制19
1.3.7 系統(tǒng)復(fù)位22
1.4 AVR內(nèi)核及外設(shè)23
1.4.1 AVR內(nèi)核總體結(jié)構(gòu)23
1.4.2 AVR中央處理器24
1.4.3 AVR存儲(chǔ)器26
1.4.4 AVR對(duì)FPGA的控制32
1.4.5 AVR復(fù)位系統(tǒng)36
1.4.6 AVR系統(tǒng)中斷系統(tǒng)38
1.4.7 AVR單片機(jī)節(jié)電方式43
1.4.8 JTAG接口和片上調(diào)試系統(tǒng)OCD44
1.4.9 定時(shí)/計(jì)數(shù)器46
1.4.10 UART62
1.4.11 2線串行接口71
1.4.12 I/O端口83
第2章 System Designer 3.0快速入門指導(dǎo)
2.1 System Designer軟件的安裝92
2.1.1 系統(tǒng)的配置92
2.1.2 軟件的安裝92
2.1.3 產(chǎn)品License的設(shè)置100
2.1.4 基于硬件狗的License的設(shè)置101
2.2 快速入門教程104
2.2.1 設(shè)計(jì)功能的描述104
2.2.2 新工程的建立105
2.2.3 編譯AVR的匯編/C代碼111
2.2.4 綜合FPGA的VHDL代碼115
2.2.5 AVRFPGA的接口設(shè)計(jì)116
2.2.6 FPGA的布局布線118
2.2.7 布局前聯(lián)合仿真121
2.2.8 布局后聯(lián)合仿真125
2.2.9 器件編程與實(shí)驗(yàn)驗(yàn)證126
第3章 System Designer 3.0簡(jiǎn)介
3.1 工程項(xiàng)目管理器129
3.1.1 工程項(xiàng)目管理器的作用129
3.1.2 工程項(xiàng)目管理器的組成129
3.1.3 打開已有工程130
3.2 設(shè)計(jì)流程131
3.2.1 器件結(jié)構(gòu)簡(jiǎn)介131
3.2.2 快速流程132
3.2.3 高級(jí)流程133
3.3 菜單命令134
3.3.1 項(xiàng)目菜單134
3.3.2 編輯菜單135
3.3.3 選項(xiàng)菜單136
第4章 AVR單片機(jī)編程
4.1 AVR Studio工作環(huán)境簡(jiǎn)介137
4.1.1 AVR Studio的主要視窗137
4.1.2 AVR Studio的調(diào)試控制及中斷命令140
4.2 AVR設(shè)計(jì)流程143
4.2.1 System Designer中的AVR Design設(shè)計(jì)流程143
4.2.2 獨(dú)立的AVR Studio軟件的設(shè)計(jì)流程145
4.3 AVR軟件仿真器概述147
4.3.1 軟件仿真器選項(xiàng)147
4.3.2 軟件仿真器模塊147
第5章 FPGA的System Designer 3.0設(shè)計(jì)輸入
5.1 FPGA設(shè)計(jì)流程簡(jiǎn)介149
5.1.1 設(shè)計(jì)輸入149
5.1.2 設(shè)計(jì)驗(yàn)證150
5.1.3 綜合優(yōu)化151
5.1.4 設(shè)計(jì)實(shí)現(xiàn)151
5.2 VHDL語(yǔ)言簡(jiǎn)介152
5.2.1 VHDL基本結(jié)構(gòu)152
5.2.2 結(jié)構(gòu)體的描述方式154
5.2.3 庫(kù). 程序包和配置156
5.2.4 VHDL對(duì)象160
5.2.5 VHDL數(shù)據(jù)類型162
5.2.6 VHDL運(yùn)算操作符164
5.2.7 順序語(yǔ)句165
5.2.8 并行語(yǔ)句169
5.3 System Designer 3.0的設(shè)計(jì)輸入179
5.3.1 文本編輯環(huán)境180
5.3.2 源文件的建立187
第6章 FPGA的System Designer 3.0設(shè)計(jì)驗(yàn)證與實(shí)現(xiàn)
6.1 System Designer 3.0的設(shè)計(jì)驗(yàn)證199
6.1.1 ModelSim 5.6e的特點(diǎn)199
6.1.2 ModelSim主窗口200
6.1.3 仿真的基本步驟203
6.1.4 創(chuàng)建一個(gè)工程203
6.1.5 基本的VHDL仿真207
6.1.6 VHDL設(shè)計(jì)調(diào)試219
6.1.7 其他仿真功能窗口介紹222
6.1.8 測(cè)試平臺(tái)的建立和仿真227
6.2 System Designer 3.0的邏輯綜合230
6.2.1 快速設(shè)置231
6.2.2 綜合向?qū)?32
6.2.3 高級(jí)流程237
6.2.4 使用高級(jí)流程綜合不同的下載模式251
6.3 設(shè)計(jì)的物理實(shí)現(xiàn)254
6.3.1 Figaro簡(jiǎn)介254
6.3.2 Figaro設(shè)計(jì)的兩個(gè)流程255
6.3.3 創(chuàng)建設(shè)計(jì)目錄257
6.3.4 設(shè)計(jì)文件的打開259
6.3.5 設(shè)計(jì)的適配260
6.3.6 設(shè)計(jì)器件的增加和分區(qū)261
6.3.7 設(shè)計(jì)的編譯265
6.3.8 用戶宏的生成269
第7章 聯(lián)合驗(yàn)證
7.1 聯(lián)合驗(yàn)證軟件的組成271
7.2 聯(lián)合驗(yàn)證272
7.2.1 System Designer的初始設(shè)置272
7.2.2 聯(lián)合驗(yàn)證的啟動(dòng)272
7.2.3 在聯(lián)合驗(yàn)證模式下使用AVR Studio273
7.2.4 硬件和軟件仿真器的狀態(tài)指示274
7.2.5 AVR Studio聯(lián)合驗(yàn)證菜單275
7.2.6 在聯(lián)合驗(yàn)證模式下使用ModelSim276
7.2.7 聯(lián)合驗(yàn)證的重啟276
7.3 AVRFPGA接口設(shè)計(jì)應(yīng)用舉例277
7.3.1 AVRFPGA接口設(shè)計(jì)1277
7.3.2 AVRFPGA接口設(shè)計(jì)2278
7.3.3 AVRFPGA接口設(shè)計(jì)3280
7.3.4 AVRFPGA接口設(shè)計(jì)4283
7.3.5 AVRFPGA接口設(shè)計(jì)5285
7.3.6 AVRFPGA接口設(shè)計(jì)6288
7.4 器件配置與下載291
7.4.1 生成下載數(shù)據(jù)流文件291
7.4.2 下載配置EEPROM292
7.5 FPSLIC系統(tǒng)開發(fā)包294
7.5.1 FPSLIC ATSTK94開發(fā)包配置與硬件結(jié)構(gòu)294
7.5.2 實(shí)驗(yàn)板ATSTK94測(cè)試305
7.5.3 ATSTK94應(yīng)用實(shí)例308

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)