注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網絡計算機組織與體系結構數字邏輯電路設計

數字邏輯電路設計

數字邏輯電路設計

定 價:¥36.00

作 者: 鮑可進[等]編著
出版社: 清華大學出版社
叢編項:
標 簽: 化學工業(yè)

ISBN: 9787302078784 出版時間: 2004-02-01 包裝: 平裝
開本: 26cm 頁數: 367 字數:  

內容簡介

  《數字邏輯電路設計》叢數字電路的基礎知識出發(fā),介紹數制和編碼、邏輯代數、門電路、組合邏輯、時序邏輯、硬件描述語言(ABEL,VHDL)、可編程器件(PLD,CPLD,HDPLD,FPGA)、在系統(tǒng)編程技術(ISP)及EDA技術的設計思想等內容。最后一章介紹了復雜邏輯電路的設計實例。每章末有小結并附有一定數量的習題與思考題。本書可作為高等院校計算機、通信、電子信息、自動化等專業(yè)的“數字邏輯”課程的教材,也可作為相關技術人員的參考書。

作者簡介

暫缺《數字邏輯電路設計》作者簡介

圖書目錄

第1章 數字系統(tǒng)與編碼
1. 1 數字系統(tǒng)中的進位制
1. 1. 1 數制
1. 1. 2 數制轉換
1. 2 數字系統(tǒng)中的編碼
1. 2. 1 帶符號數的代碼表示
1. 2. 2 十進制數的二進制編碼
1. 2. 3 可靠性編碼
1. 2. 4 字符編碼
小結
習題與思考題
第2章 數字電路
2. 1 數字信號基礎
2. 1. 1 脈沖信號
2. 1. 2 邏輯電平與正. 負邏輯
2. 2 半導體器件的開關特性
2. 2. 1 二極管的開關特性
2. 2. 2 三極管的開關特性
2. 2. 3 MOS管的開關特性
2. 3 基本邏輯門電路
2. 3. 1 與門. 或門和非門
2. 3. 2 復合門
2. 3. 3 三態(tài)門與傳輸門
2. 4 TTL集成門電路
2. 4. 1 數字集成電路的分類
2. 4. 2 TTL與非門
2. 4. 3 柒電極開路的與非門
2. 4. 4 使用TTL門電路的注意事項
2. 5 CMOS集成門電路
2. 5. 1 CMOS非門
2. 5. 2 CMOS三態(tài)門
2. 5. 3 CMOS門電路的特點與使用注意事項
2. 6 TTL電路與CMOS電路之間的接口電路
2. 6. 1 三極管組成的接口電路
2. 6. 2 其他接口電路
小結
習題與思考題
第3章 組合邏輯設計
3. 1 邏輯代數基礎
3. 1. 1 邏輯變量及基本邏輯運算
3. 1. 2 邏輯代數的基本公式. 定理與規(guī)則
3. 1. 3 邏輯函數及其表達式
3. 2 邏輯函數的化簡
3. 2. 1 代數化簡法
3. 2. 2 卡諾圖化簡法
3. 2. 3 列表化簡法
3. 2. 4 邏輯函數化簡中的兩個實際問題
3. 3 組合邏輯電路的分析
3. 3. 1 組合邏輯電路分析的一般方法
3. 3. 2 組合邏輯電路分析舉例
3. 4 組合邏輯電路的設計
3. 4. 1 組合邏輯電路設計的一般方法
3. 4. 2 組合邏輯電路設計中應考慮的問題
3. 5 ABEL硬件描述語言
3. 5. 1 ABEL語言程序結構
3. 5. 2 方程描述
3. 5. 3 真值表描述
3. 5. 4 測試向量
3. 6 VHDL硬件描述語言
3. 6. 1 VHDL的模型結構
3. 6. 2 VHDL語言要素
3. 6. 3 VHDL語言的基本描述方法
3. 6. 4 VHDL程序設計深入
3. 7 基本組合邏輯電路的設計舉例
3. 7. 1 半加器和全加器的設計
3. 7. 2 BCD碼編碼器和七段顯示譯碼器的設計
3. 7. 3 代碼轉換電路的設計
3. 8 組合邏輯電路中的競爭與險象
3. 8. 1 競爭現象與險象的產生
3. 8. 2 險象的分類
3. 8. 3 險象的判斷
3. 8. 4 險象的消除
小結
習題與思考題
第4章 觸發(fā)器
4. 1 雙穩(wěn)態(tài)觸發(fā)器
4. 1. 1 RS觸發(fā)器
4. 1. 2 JK觸發(fā)器
4. 1. 3 D觸發(fā)器
4. 1. 4 T觸發(fā)器
4. 1. 5 觸發(fā)器的時間參數
4. 2 單穩(wěn)態(tài)觸發(fā)器
4. 3 多諧振蕩器
4. 3. 1 RC環(huán)形多諧振蕩器
4. 3. 2 石英晶體多諧振蕩器
4. 4 施密特觸發(fā)器
小結
習題與思考題
第5章 時序邏輯電路的分析與設計
5. 1 時序邏輯電路的結構與類型
5. 1. 1 Mealy型電路
5. 1. 2 Moore型電路
5. 2 同步時序邏輯電路的分析
5. 2. 1 同步時序邏輯電路的分析方法
5. 2. 2 常用同步時序邏輯電路
5. 3 同步時序邏輯電路的設計
5. 3. 1 建立原始狀態(tài)表
5. 3. 2 狀態(tài)表的化簡
5. 3. 3 狀態(tài)分配
5. 3. 4 求激勵函數和輸出函數
5. 4 ABEL語言時序電路的設計特點
5. 4. 1 寄存器的描述
5. 4. 2 狀態(tài)圖描述
5. 4. 3 狀態(tài)圖中輸出信號的表示方法
5. 5 VHDL時序電路的設計特點
5. 5. 1 電路的時鐘控制
5. 5. 2 狀態(tài)圖的VHDL描述
5. 6 同步時序邏輯電路設計舉例
小結
習題與思考題
第6章 集成電路的邏輯設計與可編程邏輯器件
6. 1 常用中規(guī)模通用集成電路
6. 1. 1 二進制并行加法器
6. 1. 2 譯碼器和編碼器
6. 1. 3 多路選擇器和多路分配器
6. 1. 4 數值比較器
6. 1. 5 奇偶發(fā)生/校驗器
6. 2 半導體存儲器
6. 2. 1 概述
6. 2. 2 隨機讀寫存儲器
6. 2. 3 只讀存儲器ROM
6. 3 可編程邏輯器件
6. 3. 1 PLD概述
6. 3. 2 作為可編程邏輯器件的ROM
6. 3. 3 可編程邏輯陣列PLA
6. 3. 4 可編程陣列邏輯PAL
6. 3. 5 通用陣列邏輯GAL
小結
習題與思考題
第7章 高密度可編程器件
7. 1 在系統(tǒng)可編程技術
7. 1. 1 ISP技術的數字系統(tǒng)設計
7. 1. 2 ISP技術的數字系統(tǒng)生產
7. 2 ISP邏輯器件
7. 2. 1 ispLSI系列
7. 2. 2 ispGAL系列
7. 2. 3 ispGDS系列
7. 2. 4 ispGDX系列
7. 3 ispLSI器件的結構與原理
7. 3. 1 ispLSI1016的結構
7. 3. 2 ispLSI1032的結構簡介
7. 4 在系統(tǒng)編程原理
7. 4. 1 ISP器件編程元件的物理布局
7. 4. 2 ISP編程接口
7. 4. 3 ISP器件的編程方式
7. 5 ispLSI的開發(fā)
7. 5. 1 ispLSI的開發(fā)工具
7. 5. 2 ISP器件的設計流程
7. 6 FPGA器件
7. 6. 1 Xilinx的Spartan-11系列器件
7. 6. 2 Altera的FLEX10K系列器件
小結
習題與思考題
第8章 數字系統(tǒng)設計基礎及設計舉例
8. 1 數字系統(tǒng)的基本概念及設計方法
8. 1. 1 數字系統(tǒng)的基本模型
8. 1. 2 數字系統(tǒng)設計的描述工具
8. 1. 3 數字系統(tǒng)設計方法
8. 2 綜合設計舉例
8. 2. 1 多功能電子鐘的設計
8. 2. 2 電子密碼鎖的設計
小結
習題與思考題
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網 ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號