注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)教育/教材/教輔教輔大學(xué)教輔數(shù)字電子技術(shù)(機(jī)電一體化系例教材)

數(shù)字電子技術(shù)(機(jī)電一體化系例教材)

數(shù)字電子技術(shù)(機(jī)電一體化系例教材)

定 價(jià):¥25.00

作 者: 梁淼,陳在Xun編
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng): 機(jī)電一體化系列教材
標(biāo) 簽: 數(shù)字電子技術(shù)

購(gòu)買這本書(shū)可以去


ISBN: 9787111060185 出版時(shí)間: 2003-01-01 包裝: 膠版紙
開(kāi)本: 26cm 頁(yè)數(shù): 199 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《數(shù)字電子技術(shù)(第2版)》是《數(shù)字電子技術(shù)(第2版)》的修訂版,在第1版的基礎(chǔ)上,精簡(jiǎn)了部分基礎(chǔ)內(nèi)容,加入了半導(dǎo)體存儲(chǔ)器和可編程邏輯器件的內(nèi)容。全書(shū)共分為8章,分別為:數(shù)字電路基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖信號(hào)的產(chǎn)生和整形、數(shù)模與模數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲(chǔ)器和可編程邏輯器件。各章后均配有習(xí)題。《數(shù)字電子技術(shù)(第2版)》和《模擬電子技術(shù)》第2版配套,可作為高等學(xué)校機(jī)電專業(yè)本科生“電子技術(shù)”課程的理論課教材,也可供其他相關(guān)專業(yè)選用以及從事機(jī)電工程專業(yè)的工程技術(shù)人員參考。

作者簡(jiǎn)介

暫缺《數(shù)字電子技術(shù)(機(jī)電一體化系例教材)》作者簡(jiǎn)介

圖書(shū)目錄

第2版前言
第1版前言
第1章 數(shù)字電路基礎(chǔ)
1.1 概述
1.2 數(shù)制和編碼
1.2.1 常用計(jì)數(shù)制
1.2.2 不同數(shù)制之間的相互轉(zhuǎn)換
1.2.3 編碼
1.3 邏輯代數(shù)
1.3.1 3種基本邏輯運(yùn)算
1.3.2 邏輯代數(shù)的基本定律和運(yùn)算規(guī)則
1.3.3 邏輯函數(shù)的表示方法
1.3.4 邏輯函數(shù)的化簡(jiǎn)
習(xí)題
第2章 邏輯門電路
2.1 概述
2.2 晶體管的開(kāi)關(guān)作用
2.2.1 二極管的開(kāi)關(guān)特性
2.2.2 晶體管的開(kāi)關(guān)特性
2.2.3 場(chǎng)效應(yīng)晶體管的開(kāi)關(guān)特性
2.3 基本邏輯門電路
2.4 TTL集成門電路:
2.4.1 TTL“與非”門的基本原理
2.4.2 TTL“與非”門的特性及參數(shù)
2.4.3 TTL“與非”門的應(yīng)用
2.5 其他類型的TTL“與非”門電路
2.5.1 集電極開(kāi)路的“與非”門
2.5.2 三態(tài)輸出“與非”門
2.6 MOS門電路
2.6.1 NMOS門電路
2.6.2 cMOS門電路
2.7 TTL與cM0s電路的連接
習(xí)題
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析
3.3 組合邏輯電路的設(shè)計(jì)
3.4 常用數(shù)字集成組合邏輯電路
3.4.1 編碼器
3.4.2 譯碼器
3.4.3 加法器
3.4.4 數(shù)值比較器
3.4.5 數(shù)據(jù)選擇器和數(shù)據(jù)分配器
3.5 中規(guī)模集成組合邏輯電路的應(yīng)用
3.6 組合邏輯電路中的競(jìng)爭(zhēng)與冒險(xiǎn)現(xiàn)象
3.6.1 競(jìng)爭(zhēng)與冒險(xiǎn)現(xiàn)象及其成因
3.6.2 冒險(xiǎn)現(xiàn)象的類型及識(shí)別
3.6.3 冒險(xiǎn)現(xiàn)象的排除
習(xí)題
第4章 觸發(fā)器
4.1 概述
4.2 基本RS觸發(fā)器
4.2.1 用“與非”門組成的基本RS觸發(fā)器
4.2.2 用“或非”門組成的基本RS觸發(fā)器
4.3 鐘控RS觸發(fā)器
4.3.1 電路結(jié)構(gòu)
4.3.2 功能分析
4.3.3 功能描述
4.4 主從結(jié)構(gòu)觸發(fā)器
4.4.1 主從型RS觸發(fā)器
4.4.2 主從型JK觸發(fā)器
4.5 邊沿觸發(fā)器
4.5.1 利用cMOS傳輸門的邊沿觸發(fā)器
4.5.2 維持阻塞結(jié)構(gòu)的邊沿觸發(fā)器
4.5.3 利用門電路傳輸延遲時(shí)間的邊沿觸發(fā)器
4.6 T觸發(fā)器和T觸發(fā)器
4.6.1 T觸發(fā)器
4.6.2 T觸發(fā)器
4.7 觸發(fā)器邏輯功能的轉(zhuǎn)換
4.7.1 JK觸發(fā)器轉(zhuǎn)換成其他邏輯功能的觸發(fā)器
4.7.2 D觸發(fā)器轉(zhuǎn)換成其他邏輯功能的觸發(fā)器
4.8 觸發(fā)器的動(dòng)態(tài)特性習(xí)題
第5章 時(shí)序邏輯電路
5.1 概述
5.2 時(shí)序邏輯電路分析
5.2.1 同步時(shí)序邏輯電路的分析
5.2.2 異步時(shí)序邏輯電路的分析
5.3 寄存器
5.3.1 數(shù)碼寄存器
5.3.2 移位寄存器
5.3.3 寄存器應(yīng)用舉例
5.4 計(jì)數(shù)器
5.4.1 二進(jìn)制計(jì)數(shù)器
5.4.2 十進(jìn)制加法計(jì)數(shù)器
5.4.3 中規(guī)模集成計(jì)數(shù)器
習(xí)題
第6章 脈沖信號(hào)的產(chǎn)生和整形
6.1 概述
6.2 多諧振蕩器
6.2.1 環(huán)形振蕩器
6.2.2 對(duì)稱式多諧振蕩器
6.2.3 石英晶體多諧振蕩器
6.3 單穩(wěn)態(tài)觸發(fā)器
6.3.1 由門電路組成的單穩(wěn)態(tài)觸發(fā)器
6.3.2 集成單穩(wěn)態(tài)觸發(fā)器
6.3.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
6.4 施密特觸發(fā)器
6.4.1 由門電路組成的施密特觸發(fā)器
6.4.2 集成施密特觸發(fā)器
6.4.3 施密特觸發(fā)器的應(yīng)用
6.5 555定時(shí)器及其應(yīng)用
6.5.1 555定時(shí)器的電路結(jié)構(gòu)及功能
6.5.2 555定時(shí)器的應(yīng)用
習(xí)題
第7章 數(shù)模與模數(shù)轉(zhuǎn)換器
7.1 概述
7.2 D/A轉(zhuǎn)換器
7.2.1 倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
7.2.2 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)
7.2.3 DA(20832集成D/A轉(zhuǎn)換器
7.3 A/D轉(zhuǎn)換器
7.3.1 A/D轉(zhuǎn)換的基本概念
7.3.2 A/D轉(zhuǎn)換器的工作原理
7.3.3 A/D轉(zhuǎn)換器的主要參數(shù)
7.3.4 A13C0809集成A/D轉(zhuǎn)換器
習(xí)題
第8章 半導(dǎo)體存儲(chǔ)器和可編程邏輯器件
8.1 概述
8.2 只讀存儲(chǔ)器
8.2.1 掩膜只讀存儲(chǔ)器
8.2.2 用只讀存儲(chǔ)器實(shí)現(xiàn)邏輯函數(shù)的方法
8.2.3 只讀存儲(chǔ)器的類型及容量的擴(kuò)展
8.3 隨機(jī)存儲(chǔ)器
8.3.1 靜態(tài)隨機(jī)存儲(chǔ)器
8.3.2 動(dòng)態(tài)隨機(jī)存儲(chǔ)器
8.4 簡(jiǎn)單可編程邏輯器件
8.4.1 簡(jiǎn)單可編程邏輯器件的基本結(jié)構(gòu)
8.4.2 PAL的原理與使用
8.4.3 GAL的原理與特點(diǎn)
8.5 復(fù)雜可編程邏輯器件
8.5.1 電可擦除可編程邏輯器件
8.5.2 在系統(tǒng)可編程技術(shù)
習(xí)題

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)