注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用Altera FPGA/CPLD設(shè)計(jì)(高級(jí)篇)

Altera FPGA/CPLD設(shè)計(jì)(高級(jí)篇)

Altera FPGA/CPLD設(shè)計(jì)(高級(jí)篇)

定 價(jià):¥45.00

作 者: 吳繼華,王誠(chéng)編著
出版社: 人民郵電出版社
叢編項(xiàng): Altera公司推薦FPGA/CPLD培訓(xùn)教材
標(biāo) 簽: CPLD

ISBN: 9787115135001 出版時(shí)間: 2005-07-01 包裝: 膠版紙
開(kāi)本: 26cm 頁(yè)數(shù): 337 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)結(jié)合作者多年工作經(jīng)驗(yàn),深入地討論了Altera FPGA/CPLD的設(shè)計(jì)、優(yōu)化技巧。在討論FPGA/CPLD設(shè)計(jì)指導(dǎo)原則的基礎(chǔ)上,介紹了Altera器件的高級(jí)應(yīng)用;引領(lǐng)讀者學(xué)習(xí)邏輯鎖定設(shè)計(jì)工具,詳細(xì)討論了時(shí)序約束與靜態(tài)時(shí)序分析方法;結(jié)合實(shí)例討論如何進(jìn)行設(shè)計(jì)優(yōu)化,介紹了Altera的可編程器件的高級(jí)設(shè)計(jì)工具與系統(tǒng)級(jí)設(shè)計(jì)技巧。 本書(shū)附帶兩張光盤(pán):光盤(pán)1中收錄了Altera Quartus II Web版軟件,讀者可以安裝使用;光盤(pán)2中收錄了本書(shū)所有實(shí)例的完整工程、源代碼、詳細(xì)操作步驟和使用說(shuō)明文件,便于讀者邊學(xué)邊練,提高實(shí)際應(yīng)用能力。 本書(shū)可作為高等院校通信工程、電子工程、計(jì)算機(jī)、微電子與半導(dǎo)體等專(zhuān)業(yè)的教材,也可作為硬件工程師和IC工程師的實(shí)用工具書(shū)。

作者簡(jiǎn)介

暫缺《Altera FPGA/CPLD設(shè)計(jì)(高級(jí)篇)》作者簡(jiǎn)介

圖書(shū)目錄

第1章 可編程邏輯設(shè)計(jì)指導(dǎo)原則 11.1 可編程邏輯基本設(shè)計(jì)原則 11.1.1 面積和速度的平衡與互換原則 11.1.2 硬件原則 111.1.3 系統(tǒng)原則 131.1.4 同步設(shè)計(jì)原則 171.2 可編程邏輯常用設(shè)計(jì)思想與技巧 191.2.1 乒乓操作 191.2.2 串并轉(zhuǎn)換 211.2.3 流水線操作 221.2.4 異步時(shí)鐘域數(shù)據(jù)同步 231.3 Altera推薦的Coding Style 271.3.1 Coding Style的含義 271.3.2 結(jié)構(gòu)層次化編碼(Hierarchical Coding) 271.3.3 模塊劃分的技巧(Design Partitioning) 291.3.4 組合邏輯的注意事項(xiàng) 301.3.5 時(shí)鐘設(shè)計(jì)的注意事項(xiàng) 331.3.6 全局異步復(fù)位資源 391.3.7 判斷比較語(yǔ)句case和if...else的優(yōu)先級(jí) 391.3.8 使用Pipelining技術(shù)優(yōu)化時(shí)序 401.3.9 模塊復(fù)用與Resource Sharing 401.3.10  邏輯復(fù)制 421.3.11  香農(nóng)擴(kuò)展運(yùn)算 441.3.12  信號(hào)敏感表 461.3.13  狀態(tài)機(jī)設(shè)計(jì)的一般原則 471.3.14  Altera Megafunction資源的使用 491.3.15  三態(tài)信號(hào)的設(shè)計(jì) 491.3.16  加法樹(shù)的設(shè)計(jì) 501.4 小結(jié) 521.5 問(wèn)題與思考 52第2章 Altera器件高級(jí)特性與應(yīng)用 532.1 時(shí)鐘管理 532.1.1 時(shí)序問(wèn)題 532.1.2 鎖相環(huán)應(yīng)用 602.2 片內(nèi)存儲(chǔ)器 692.2.1 RAM的普通用法 692.2.2 RAM用做移位寄存器 732.2.3 RAM實(shí)現(xiàn)固定系數(shù)乘法 742.3 數(shù)字信號(hào)處理 752.3.1 DSP塊資源 752.3.2 工具支持 792.3.3 典型應(yīng)用 792.4 片外高速存儲(chǔ)器 802.4.1 存儲(chǔ)器簡(jiǎn)介 802.4.2 ZBT SRAM接口設(shè)計(jì) 832.4.3 DDR SDRAM接口設(shè)計(jì) 852.4.4 QDR SRAM接口設(shè)計(jì) 992.4.5 DDR2、QDR II和RLDRAM II 1002.4.6 軟件支持和應(yīng)用實(shí)例 1002.5 高速差分接口和DPA 1022.5.1 高速差分接口的需求 1022.5.2 器件的專(zhuān)用資源 1022.5.3 動(dòng)態(tài)相位調(diào)整電路(DPA) 1092.5.4 軟件支持和應(yīng)用實(shí)例 1122.6 高速串行收發(fā)器 1152.7 小結(jié) 1172.8 問(wèn)題與思考 117第3章 LogicLock設(shè)計(jì)方法 1193.1 LogicLock設(shè)計(jì)方法簡(jiǎn)介 1193.1.1 LogicLock設(shè)計(jì)方法的目標(biāo) 1203.1.2 LogicLock設(shè)計(jì)流程 1223.1.3 LogicLock設(shè)計(jì)方法支持的器件族 1223.2 LogicLock區(qū)域 1223.2.1 Region的類(lèi)型與常用屬性值 1233.2.2 Region的創(chuàng)建方法 1243.2.3 Region的層次結(jié)構(gòu) 1293.2.4 指定Region的邏輯內(nèi)容 1303.3 LogicLock的約束注意事項(xiàng) 1323.3.1 約束優(yōu)先級(jí) 1323.3.2 規(guī)劃LogicLock區(qū)域 1333.3.3 向LogicLock區(qū)域中布置器件特性 1333.3.4 虛擬引腳(Virtual Pins) 1343.4 反標(biāo)注布線信息 1353.4.1 導(dǎo)出反標(biāo)注布線信息 1363.4.2 導(dǎo)入反標(biāo)注布線信息 1383.5 LogicLock設(shè)計(jì)方法支持的Tcl Scripts 1383.6 Quartus II基于模塊化的設(shè)計(jì)流程 1393.7 小結(jié) 1493.8 問(wèn)題與思考 149第4章 時(shí)序約束與時(shí)序分析 1514.1 時(shí)序約束與時(shí)序分析基礎(chǔ) 1514.1.1 周期與最高頻率 1524.1.2 利用Quartus II工具分析設(shè)計(jì) 1544.1.3 時(shí)鐘建立時(shí)間 1574.1.4 時(shí)鐘保持時(shí)間 1584.1.5 時(shí)鐘輸出延時(shí) 1584.1.6 引腳到引腳的延遲 1594.1.7 Slack 1594.1.8 時(shí)鐘偏斜 1604.1.9 Quartus II 時(shí)序分析工具和優(yōu)化向?qū)?nbsp;1604.2 設(shè)置時(shí)序約束的常用方法 1614.2.1 指定全局時(shí)序約束 1624.2.2 指定個(gè)別時(shí)鐘約束 1664.3 高級(jí)時(shí)序分析 1744.3.1 時(shí)鐘偏斜 1744.3.2 多時(shí)鐘域 1764.3.3 多周期約束 1764.3.4 偽路徑 1834.3.5 修正保持時(shí)間違例 1854.3.6 異步時(shí)鐘域時(shí)序分析 1864.4 最小化時(shí)序分析 1874.5 使用Tcl工具進(jìn)行高級(jí)時(shí)序分析 1884.6 小結(jié) 1894.7 問(wèn)題與思考 189第5章 設(shè)計(jì)優(yōu)化 1915.1 解讀設(shè)計(jì) 1915.1.1 內(nèi)部時(shí)鐘域 1925.1.2 多周期路徑和偽路徑 1935.1.3 I/O接口的時(shí)序要求 1945.1.4 平衡資源的使用 1945.2 設(shè)計(jì)優(yōu)化的基本流程和首次編譯 1955.2.1 設(shè)計(jì)優(yōu)化基本流程 1955.2.2 首次編譯的約束和設(shè)置 1965.2.3 查看編譯報(bào)告 1985.3 資源利用優(yōu)化 2005.3.1 設(shè)計(jì)代碼優(yōu)化 2015.3.2 資源重新分配 2015.3.3 解決互連資源緊張的問(wèn)題 2035.3.4 邏輯綜合面積優(yōu)化 2035.3.5 網(wǎng)表面積優(yōu)化 2075.3.6 寄存器打包 2095.3.7 Quartus II中的資源優(yōu)化顧問(wèn) 2115.4 I/O時(shí)序優(yōu)化 2115.4.1 執(zhí)行時(shí)序驅(qū)動(dòng)的編譯 2115.4.2 使用IOE中的觸發(fā)器 2125.4.3 可編程輸入輸出延時(shí) 2155.4.4 使用鎖相環(huán)對(duì)時(shí)鐘移相 2175.4.5 其他I/O時(shí)序優(yōu)化方法 2185.5 最高時(shí)鐘頻率優(yōu)化 2195.5.1 設(shè)計(jì)代碼優(yōu)化 2195.5.2 邏輯綜合速度優(yōu)化 2255.5.3 布局布線器設(shè)置 2275.5.4 網(wǎng)表優(yōu)化和物理綜合 2285.5.5 使用LogicLock對(duì)局部進(jìn)行優(yōu)化 2335.5.6 位置約束、手動(dòng)布局和反標(biāo)注 2345.5.7 Quartus II中的時(shí)序優(yōu)化顧問(wèn) 2355.6 使用DSE工具優(yōu)化設(shè)計(jì) 2365.6.1 為什么需要DSE 2365.6.2 什么是DSE,如何使用 2365.7 如何減少編譯時(shí)間 2385.8 設(shè)計(jì)優(yōu)化實(shí)例 2395.9 小結(jié) 2425.10  問(wèn)題與思考 243第6章 Altera其他高級(jí)工具 2456.1 命令行與Tcl腳本 2456.1.1 命令行腳本 2466.1.2 Tcl腳本 2506.1.3 使用命令行和Tcl腳本 2546.2 HardCopy流程 2556.2.1 結(jié)構(gòu)化ASIC 2556.2.2 HardCopy器件 2586.2.3 HardCopy設(shè)計(jì)流程 2606.3 基于Nios II處理器的嵌入式系統(tǒng)設(shè)計(jì) 2636.3.1 Nios II處理器系統(tǒng) 2636.3.2 Avalon交換結(jié)構(gòu) 2666.3.3 使用SOPC Builder構(gòu)建系統(tǒng)硬件 2696.3.4 Nios II IDE集成開(kāi)發(fā)環(huán)境 2726.3.5 Nios II系統(tǒng)典型應(yīng)用 2786.4 DSP Builder工具 2816.4.1 DSP Builder設(shè)計(jì)流程 2816.4.2 與SOPC Builder一起構(gòu)建系統(tǒng) 2846.5 小結(jié) 2856.6 問(wèn)題與思考 285第7章 FPGA系統(tǒng)級(jí)設(shè)計(jì)技術(shù) 2877.1 信號(hào)完整性及常用I/O電平標(biāo)準(zhǔn) 2877.1.1 信號(hào)完整性 2877.1.2 單端標(biāo)準(zhǔn) 2927.1.3 差分標(biāo)準(zhǔn) 2967.1.4 偽差分標(biāo)準(zhǔn) 2997.1.5 片上終端電阻 2997.2 電源完整性設(shè)計(jì) 3007.2.1 電源完整性 3007.2.2 同步翻轉(zhuǎn)噪聲 3017.2.3 非理想回路 3047.2.4 低阻抗電源分配系統(tǒng) 3077.3 功耗分析和熱設(shè)計(jì) 3117.3.1 功耗的挑戰(zhàn) 3117.3.2 FPGA的功耗 3117.3.3 熱設(shè)計(jì) 3137.4 SERDES與高速系統(tǒng)設(shè)計(jì) 3157.4.1 SERDES的基本概念 3167.4.2 Altera Stratix GX和Stratix II中SERDES的基本結(jié)構(gòu) 3197.4.3 典型高速系統(tǒng)應(yīng)用框圖舉例 3247.4.4 高速PCB設(shè)計(jì)注意事項(xiàng) 3297.5 小結(jié) 3317.6 問(wèn)題與思考 331附錄  配套光盤(pán)使用說(shuō)明 333

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)