注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)軟件與程序設(shè)計(jì)程序設(shè)計(jì)綜合基于VERILOG語(yǔ)言的實(shí)用FPGA設(shè)計(jì)

基于VERILOG語(yǔ)言的實(shí)用FPGA設(shè)計(jì)

基于VERILOG語(yǔ)言的實(shí)用FPGA設(shè)計(jì)

定 價(jià):¥30.00

作 者: (美)K.科夫曼(Ken Coffman)著;沈樹(shù)群等譯
出版社: 科學(xué)出版社
叢編項(xiàng): 現(xiàn)代超大規(guī)模集成電路設(shè)計(jì)叢書(shū)
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787030128362 出版時(shí)間: 2004-06-01 包裝: 平裝
開(kāi)本: 24cm+光盤(pán)1片 頁(yè)數(shù): 269 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)中,K·科夫曼結(jié)合其工作實(shí)踐,講解了利用Verilog進(jìn)行FPGA設(shè)計(jì)的方法和技巧。內(nèi)容涉及Verilog語(yǔ)言設(shè)計(jì)實(shí)踐、數(shù)字設(shè)計(jì)的策略與技巧、數(shù)字電路工具箱、Verilog測(cè)試、畫(huà)向ASIC轉(zhuǎn)化的設(shè)計(jì)等9章。學(xué)習(xí)本書(shū)有助于讀者快速提高用Verilog進(jìn)行FPGA沒(méi)計(jì)的水平。本書(shū)可供從事計(jì)算機(jī)設(shè)計(jì)等方面的工作者,以及高等院校相關(guān)專(zhuān)業(yè)師生閱讀、參考。

作者簡(jiǎn)介

暫缺《基于VERILOG語(yǔ)言的實(shí)用FPGA設(shè)計(jì)》作者簡(jiǎn)介

圖書(shū)目錄

第一章 Verilog語(yǔ)言設(shè)計(jì)實(shí)踐
1·1小型過(guò)熱探測(cè)器
1·2可綜合的Verilog要素
1·3Verilog的層次
1·4內(nèi)建邏輯原語(yǔ)
1·5鎖存器和觸發(fā)器
1·6阻塞性賦值與非阻塞性賦值
1·7Verilog語(yǔ)法
第二章 數(shù)字設(shè)計(jì)的策略與技巧
2·1設(shè)計(jì)步驟
2·2數(shù)字原語(yǔ)模擬模塊的建立
2·3使用LUT來(lái)實(shí)現(xiàn)邏輯功能
2·4關(guān)于設(shè)計(jì)步驟
2·5同步邏輯規(guī)則
2·6時(shí)鐘策略
2·7邏輯化簡(jiǎn)
2·8綜合器做些什么
2·9面積/延時(shí)優(yōu)化
第三章 數(shù)字電路工具箱
3·1Verilog層次回顧
3·2三態(tài)信號(hào)和總線
3·3雙向總線
3·4優(yōu)先編碼器
3·5綜合中面積/速度的優(yōu)化
3·6在運(yùn)行速度和級(jí)聯(lián)時(shí)間之間折中
3·7FPGA邏輯單元的延時(shí)
3·8狀態(tài)機(jī)
3·9加法器
3·10減法器
3·11乘法器
第四章 更多的數(shù)字電路:計(jì)數(shù)器、只讀存儲(chǔ)器及隨機(jī)存儲(chǔ)器
4·1行波計(jì)數(shù)器
4·2約翰遜計(jì)數(shù)器
4·3線性反饋移位寄存器
4·4循環(huán)冗余校驗(yàn)
4·5只讀存儲(chǔ)器(ROM)
4·6隨機(jī)存儲(chǔ)器(ROM)
4·7先入先出存儲(chǔ)器(FIFO)介紹
第五章 Verilog測(cè)試
5·1編譯指令
5·2自動(dòng)測(cè)試
第六章 實(shí)用設(shè)計(jì):工具、技術(shù)及權(quán)衡策略
6·1使用LeonardoSpectrum進(jìn)行編譯
6,2完整的設(shè)計(jì)流程,8位相等比較器
6·3使用層次設(shè)計(jì)法設(shè)計(jì)8位相等比較器
6·4Xilinx環(huán)境下的優(yōu)化選項(xiàng)
6·5映射選項(xiàng)
6·6布局/布線選項(xiàng)
6·7邏輯級(jí)時(shí)序分析報(bào)表/版圖設(shè)計(jì)后的時(shí)序分析報(bào)告
6·8接口選項(xiàng)
6·9VHDL/VERILOG仿真選項(xiàng)
6·10其他的設(shè)計(jì)管理器工具
第七章 幾種架構(gòu)的比較
7·1決定集成電路價(jià)格的因素
7·2FPGA器件設(shè)計(jì)
7·3在選擇FPGA器件時(shí)需要考慮的問(wèn)題
7·4Xilinx公司FPGA器件的架構(gòu)
7·5Altera公司CPLD器件架構(gòu)
第八章 元件庫(kù)、可再用模塊及IP
8·1生產(chǎn)率提高的關(guān)鍵
8·2庫(kù)單元
8·3結(jié)構(gòu)化編程模式
8·4原理圖設(shè)計(jì)和Verilog語(yǔ)言設(shè)計(jì)的比較
8·5使用LogiBLOX模塊生成器
8·6另一種模塊生成器:CORE Generator工具
8·7設(shè)計(jì)的再用,重新使用你自己的代碼
8·8購(gòu)買(mǎi)旺設(shè)計(jì)
8·9總結(jié)
第九章 面向ASIC轉(zhuǎn)化的設(shè)計(jì)
9·1半定制器件
9·2ASIC轉(zhuǎn)換的設(shè)計(jì)準(zhǔn)則
9·3同步設(shè)計(jì)規(guī)則
9·4延遲線
9·5測(cè)試用語(yǔ)
9·6POC測(cè)試向量
參考文獻(xiàn)
光盤(pán)使用說(shuō)明
術(shù)語(yǔ)表
資料索引
后記
作者介紹

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)