注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)計算機組織與體系結(jié)構(gòu)數(shù)字與微處理器基礎(chǔ):理論與應(yīng)用

數(shù)字與微處理器基礎(chǔ):理論與應(yīng)用

數(shù)字與微處理器基礎(chǔ):理論與應(yīng)用

定 價:¥49.00

作 者: (美)William Kleitz著;張?zhí)劦茸g;張?zhí)勛g
出版社: 電子工業(yè)出版社
叢編項: 國外計算機科學(xué)教材系列
標(biāo) 簽: 微處理器/CPU

ISBN: 9787505399105 出版時間: 2004-08-01 包裝: 平裝
開本: 26cm+光盤1片 頁數(shù): 490 字?jǐn)?shù):  

內(nèi)容簡介

  本書涵蓋數(shù)字電路與微處理器技術(shù)兩大部分。數(shù)字電路部分包括各種門電路和組合邏輯、觸發(fā)器和時序邏輯、與模擬信號接口電路的基本理論和應(yīng)用,特別注重各種數(shù)字電路在后續(xù)章節(jié)中的應(yīng)用;微處理器部分以8085A八位微處理器為主介紹了系統(tǒng)的硬件組成、總線方式、指令系統(tǒng)和接口等;最后以8051八位微控制器為代表介紹了微控制器與微處理器的區(qū)別,以及它的系統(tǒng)組成、接口、指令系統(tǒng)和實際應(yīng)用。本書內(nèi)容深入淺出,旨在培養(yǎng)和提高讀者數(shù)字與微處理器技術(shù)實際設(shè)計的能力。本書可作為大學(xué)電類專業(yè)數(shù)字電路與微處理器技術(shù)課程的教材,也可作為非電類專業(yè)和其他工程技術(shù)人員數(shù)字電路與微處理器系統(tǒng)方面的自學(xué)教材和參考書。

作者簡介

暫缺《數(shù)字與微處理器基礎(chǔ):理論與應(yīng)用》作者簡介

圖書目錄

第1章  數(shù)字系統(tǒng)及其表示法
1.1  模擬量的數(shù)字表示
1.2  十進制數(shù)字系統(tǒng)
1.3  二進制數(shù)字系統(tǒng)
1.4  十進制到二進制的轉(zhuǎn)換
1.5  十六進制數(shù)字系統(tǒng)
1.6  十六進制數(shù)轉(zhuǎn)換
1.7  二-十進制系統(tǒng)
1.8  數(shù)字系統(tǒng)的比較
1.9  ASCII碼
1.10  數(shù)字系統(tǒng)的應(yīng)用
1.11  數(shù)字信號
1.12  時鐘波形定時
1.13  電路中的開關(guān)
1.14  開關(guān)用晶體管
1.15  TTL集成電路
第2章  邏輯門電路工作原理和特性
2.1  與門
2.2  或門
2.3  時序分析
2.4  集成電路邏輯門的用法
2.5  故障診斷技術(shù)介紹
2.6  反相器
2.7  與非門
2.8  或非門
2.9  異或門
2.10  異或非門
2.11  邏輯門波形發(fā)生器
2.12  邏輯門工作原理小結(jié)
2.13  TTL系列技術(shù)指標(biāo)
2.14  CMOS系列
2.15  邏輯接口系列
第3章  組合邏輯電路和化簡技術(shù)
3.1  組合邏輯
3.2  布爾代數(shù)定律和法則
3.3  用布爾代數(shù)化簡組合邏輯電路
3.4  德摩根法
3.5  卡諾圖
3.6  系統(tǒng)設(shè)計應(yīng)用
3.7  運算電路
3.8  4位全加器IC
第4章  數(shù)據(jù)控制器件
4.1  比較器
4.2  譯碼器
4.3  編碼器
4.4  多路器
4.5  多路選擇器
4.6  多路器設(shè)計應(yīng)用
4.7  施密特觸發(fā)器
4.8  系統(tǒng)設(shè)計應(yīng)用
第5章  觸發(fā)器和時序邏輯
5.1  S-R觸發(fā)器
5.2  D鎖存器集成電路7475
5.3  D觸發(fā)器集成電路7474
5.4  J-K觸發(fā)器
5.5  J-K觸發(fā)器集成電路
5.6  觸發(fā)器時間參數(shù)
5.7  三態(tài)緩沖器、鎖存器和收發(fā)器
5.8  消除開關(guān)抖動
5.9  振蕩器電路和單觸發(fā)多諧振蕩器
5.10  實際的輸入和輸出
第6章  計數(shù)器和移位寄存器
6.1  波紋計數(shù)器
6.2  N分頻計數(shù)器的設(shè)計
6.3  異步計數(shù)器集成電路
6.4  計數(shù)器IC的系統(tǒng)設(shè)計應(yīng)用
6.5  七段LED顯示譯碼器
6.6  同步計數(shù)器
6.7  同步加法/減法計數(shù)器IC
6.8  移位寄存器基礎(chǔ)
6.9  環(huán)形計數(shù)器和約翰遜移位計數(shù)器
6.10  移位寄存器IC
6.11  移位寄存器的系統(tǒng)設(shè)計和應(yīng)用
第 7章  模擬電路接口技術(shù)
7.1  數(shù)字和模擬表示法
7.2  運算放大器基礎(chǔ)
7.3  二進制權(quán)電阻數(shù)模轉(zhuǎn)換器
7.4  R/2R階梯數(shù)模轉(zhuǎn)換器
7.5  集成電路數(shù)模轉(zhuǎn)換器
7.6  數(shù)據(jù)轉(zhuǎn)換器IC技術(shù)參數(shù)
7.7  并行編碼模數(shù)轉(zhuǎn)換器
7.8  斜坡計數(shù)模數(shù)轉(zhuǎn)換器
7.9  逐次逼近模數(shù)轉(zhuǎn)換
7.10  電流積分模數(shù)轉(zhuǎn)換器
7.11  傳感器和信號預(yù)處理
7.12  數(shù)據(jù)采集系統(tǒng)
第8章  微處理器和計算機存儲器
8.1  存儲器概念
8.2  靜態(tài)存儲器
8.3  動態(tài)存儲器
8.4  只讀存儲器
8.5  存儲器擴展和地址譯碼
8.6  磁、光存儲器
第9章  微處理器基礎(chǔ)
9.1  系統(tǒng)組成和總線介紹
9.2  微處理器系統(tǒng)軟件控制
9.3  8085A微處理器內(nèi)部結(jié)構(gòu)
9.4  8085A指令執(zhí)行
第10章  8085A軟件介紹
10.1  I/O編程的硬件需求
10.2  編寫匯編語言和機器語言程序
10.3  比較和條件轉(zhuǎn)移
10.4  使用內(nèi)部數(shù)據(jù)寄存器
10.5  編寫時延程序
10.6  帶I/O操作時延子程序的用法
第11章  8085A系統(tǒng)硬件介紹
11.1  8085A引腳定義
11.2  總線復(fù)用和讀寫時序
11.3  用存儲器映射I/O和標(biāo)準(zhǔn)存儲器的微處理器系統(tǒng)設(shè)計
11.4  CPU指令時序
11.5  基于I/O映射I/O技術(shù)的最小8085A系統(tǒng)
11.6  可編程8355/8755A和8155/8156 芯片
第12章  8085A軟件指令集
12.1  數(shù)據(jù)傳送指令
12.2  算術(shù)指令
12.3  邏輯指令
12.4  子程序和堆棧
12.5  中斷
第13章  接口技術(shù)和應(yīng)用
13.1  與數(shù)模轉(zhuǎn)換器接口
13.2  DAC用做波形發(fā)生器
13.3  與模數(shù)轉(zhuǎn)換器接口
13.4  用ADC設(shè)計數(shù)字溫度計
13.5  驅(qū)動多路顯示
13.6  鍵盤掃描
13.7  驅(qū)動步進電機
第14章  8051微控制器
14.1  8051系列微控制器
14.2  8051結(jié)構(gòu)
14.3  外部存儲器接口
14.4  8051指令集
14.5  8051應(yīng)用
附錄A  WWW網(wǎng)站
附錄B  8085A匯編語言參考表與字母助記符
附錄C  8085A指令集參考手冊
附錄D  8085A指令集周期索引
附錄E  8085A指令集一覽表
附錄F  部分習(xí)題答案
附錄G   電路圖
附錄H  8051應(yīng)用范例
附錄I    SDK-85微處理器教學(xué)裝置
附錄J   EMAC 8085初級教學(xué)裝置
附錄K  可編程邏輯器件:Altera和Xilinx的CPLD和FPGA
附錄L  基于PC的SIM8085微處理器仿真器

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號