注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)輔助設(shè)計(jì)與工程計(jì)算其他相關(guān)軟件VHDL芯片設(shè)計(jì)

VHDL芯片設(shè)計(jì)

VHDL芯片設(shè)計(jì)

定 價(jià):¥42.00

作 者: 劉紹漢等編著
出版社: 清華大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 硬件與維護(hù)

ISBN: 9787302097297 出版時(shí)間: 2004-11-15 包裝: 膠版紙
開本: 26cm 頁(yè)數(shù): 315 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書由淺入深、循序漸進(jìn)地介紹了Xilinx公司提供的VHDL語(yǔ)言,從邏輯電路設(shè)計(jì)的發(fā)展過程、VHDL語(yǔ)言中各部分的特性、VHDL語(yǔ)言的屬性……到層級(jí)式模式模塊化的電路設(shè)計(jì)、過程設(shè)計(jì)及程序包的設(shè)計(jì)和建立,全面探討了整個(gè)VHDL語(yǔ)言的特性和設(shè)計(jì)技巧。 書中附有許多程序范例,所有程序范例皆驗(yàn)證無(wú)誤,并已經(jīng)收錄到配書的壓縮文檔中。本書適合于理工學(xué)院電子系、電機(jī)系學(xué)習(xí)芯片設(shè)計(jì)課程的學(xué)生及VHDL初學(xué)者,或已經(jīng)有基礎(chǔ)概念且有志于開發(fā)數(shù)字集成電路芯片的中級(jí)讀者使用。 ..

作者簡(jiǎn)介

暫缺《VHDL芯片設(shè)計(jì)》作者簡(jiǎn)介

圖書目錄

第1章 集成電路設(shè)計(jì)的發(fā)展
1.1 使用小規(guī)模集成電路元件進(jìn)行設(shè)計(jì)
1.2 使用中規(guī)模集成電路元件進(jìn)行設(shè)計(jì)
1.3 使用到規(guī)模和超大規(guī)模集成電路元件進(jìn)行設(shè)計(jì)
1.3.1 PROM(可編程ROM)
1.3.2 PLA(可編程邏輯陣列)
1.3.3 PAL(可編程陳列邏輯)
1.3.4 PEEL(可編程電可清楚邏輯陳列)
1.3.5 FPGA(現(xiàn)場(chǎng)可編程門陣列)
1.4 FPGA元件的規(guī)劃方式
1.4.1 電路圖設(shè)計(jì)方式
1.4.2 FSM(有限態(tài)自動(dòng)機(jī))
1.4.3 Waveform(信號(hào)波形輸入方式)
1.4.4 VHDL(硬件描述語(yǔ)言)
1.5 什么是VHDL
第2章 VHDL語(yǔ)言的餓程序結(jié)構(gòu)及保留字
2.1 VHDL語(yǔ)言的程序結(jié)構(gòu)
2.2 注釋Comment欄
2.3 庫(kù)程序(library)
2.4 實(shí)體(entity)
2.5 端口(port)
2.5.1 輸入(in)
2.5.2 輸出(out)
2.5.3 輸入輸出雙向(inout)
2.5.4 緩沖器(Buffer)
2.6 架構(gòu)(architecture)
2.7 架構(gòu)的描述方式
2.8 完整的VHDL程序的要素
2.9 標(biāo)識(shí)符(Identifier)及大小寫
第3章 數(shù)據(jù)對(duì)象和數(shù)據(jù)類型
3.1 數(shù)據(jù)類型(Data type)
3.2 預(yù)定義數(shù)據(jù)類型
3.2.1 位(Bit)
3.2.2 字符(Character)
3.2.3 位向量(Bit-Vector)
3.2.4 字符串(String)
3.2.5 整形(Integer)
3.2.6 實(shí)形(Real)
3.2.7 自然數(shù)(Natural)
3.2.8 正數(shù)(Positive)
3.2.9 布爾(Boolean)
3.2.10 時(shí)間(Time)
3.2.11 預(yù)定義數(shù)據(jù)類型的使用
3.3 自定義數(shù)據(jù)類型
3.3.1 枚舉(Enumeration)
3.3.2 子數(shù)據(jù)類型(Svb-Type)
3.3.3 數(shù)組(Array)
3.3.4 記錄(Record)
3.3.5 物理量(Physical)
3.4 IEEE Std_logic_1164程序包
3.5 數(shù)據(jù)對(duì)象(Data object)
3.5.1 常量(Constant)
3.5.2 信號(hào)(Signal)
3.5.3 變量(Variable)
3.5.4 別名(Alias)
3.6 運(yùn)算符(Operator)
3.6.1 邏輯運(yùn)算(Logical Operation)
3.6.2 關(guān)系運(yùn)算(Relational)
3.6.3 算術(shù)運(yùn)算
3.6.4 數(shù)值移動(dòng)運(yùn)算
3.6.5 其他運(yùn)算
3.6.6 運(yùn)算符(Operator)的優(yōu)先率
3.7 常用符號(hào)
3.7.1 對(duì)象連接(Concatenation)“&”
3.7.2 信號(hào)設(shè)置“<=”
3.7.3 設(shè)置初值或變量?jī)?nèi)容“:=”
第4章 屬性、并發(fā)性、順序性
4.1 屬性(Attributes)
4.2 數(shù)值屬性(ValueAttributes)
4.2.1 數(shù)值類型屬性(Value Type Attribute)
4.2.2 數(shù)值數(shù)組屬性(Value Array Attribute)
4.2.3 數(shù)值塊屬性(Value Block Attribute)
4.3 函數(shù)屬性(Function Tttributes)
4.3.1 函數(shù)類型屬性(FunctionType Attribute)
4.3.2 函數(shù)數(shù)組屬性(Function Array Attribute)
4.3.3 函數(shù)信號(hào)屬性(Function Signal Attribute)
4.4 信號(hào)屬性(Signal Attributes)
4.5 類型屬性(Type Attributes)
4.6 范圍屬性(Range Attributes)
4.7 電路架構(gòu)的描述(Architecture Descriptiop)
4.7.1 數(shù)據(jù)流描述(Data Flow Declaration)
4.7.2 行為描述(Behavior Declaration)
4.7.3 結(jié)構(gòu)描述(Structure Declaration)
4.7.4 元件聲明(Component Declaration)
4.7.5 元件連線映射(Mapping)
4.7.6 名稱映射(Mapping By Name)
4.7.7 位置影射(Mapping By Position)
第5章 以數(shù)據(jù)流風(fēng)格來(lái)描述架構(gòu)
5.1 并發(fā)性語(yǔ)句(Concurrentstatement)
5.1.1 程序A
5.1.2 程序B
5.2 直接式信號(hào)設(shè)定<=
5.3 條件式信號(hào)設(shè)定when…else
5.3.1 單行語(yǔ)句條件式信號(hào)設(shè)定
5.3.2 多行語(yǔ)句(Multiple statement)條件式信號(hào)設(shè)定
5.4 選擇性信號(hào)設(shè)定with…select…when
第6章 以行為風(fēng)格來(lái)描述架構(gòu)
6.1 process語(yǔ)句
6.2 if語(yǔ)句
6.2.1 if…then…end if
6.2.2 if…then…else…end if
6.2.3 if…then…elsif…end if
6.2.4 if…then…elsif…else…end if
6.2.5 嵌套式if語(yǔ)句
6.3 case…is…when語(yǔ)句
6.4 循環(huán)語(yǔ)句(loop)
6.4.1 for…loop…end loop
6.4.2 while…loop…end loop
6.4.3 loop…end loop
6.4.4 next
6.4.5 exit
6.4.6 null
6.5 等待語(yǔ)句(wait)
6.5.1 wait until
6.5.2 wait on
6.5.3 wait for時(shí)間
6.5.4 assert
6.6 結(jié)論
第7章 以結(jié)構(gòu)風(fēng)格來(lái)描述架構(gòu)
7.1 方塊(Block)
7.2 元件(Component)
7.2.1 元件的設(shè)計(jì)和聲明
7.2.2 元件連線映射(Mapping)
7.2.3 名稱映射(Mapping By name)
7.2.4 位置映射(Mapping By position)
7.3 參數(shù)化元件
7.4 參數(shù)化重復(fù)性元件
7.4.1 重復(fù)性生成語(yǔ)句(forgenerate)
7.4.2 條件式生成語(yǔ)句(ifgenerate)
第8章 函數(shù)、過程和程序包
8.1 函數(shù)(function)
8.1.8 函數(shù)的聲明
8.1.2 函數(shù)的主體(即函數(shù)的定義)
8.2 過程(procedure)
8.2.1 過程的聲明
8.2.2 過程的主題(即過程的定義)
8.3 程序包(Package)
8.3.1 程序包的聲明(Package Declaration)
8.3.2 程序包的主體(Package Body)
第9章 狀態(tài)機(jī)、計(jì)數(shù)器、移位寄存器
9.1 Moore狀態(tài)機(jī)
9.2 Mealy狀態(tài)機(jī)
9.3 計(jì)數(shù)器(Counter)
9.3.1 無(wú)規(guī)則計(jì)數(shù)器
9.3.2 有規(guī)則計(jì)數(shù)器
9.4 移位寄存器(Shift Register)
附錄A VHDL的保留字
附錄B 完整的系統(tǒng)操作流程
附錄C 命令文件內(nèi)常用的命令
附錄D 國(guó)內(nèi)外電氣圖形符號(hào)對(duì)照表

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)