注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)教育/教材/教輔教輔大學(xué)教輔數(shù)字集成電路教程(電子信息類(lèi)21世紀(jì)高等院校教材)

數(shù)字集成電路教程(電子信息類(lèi)21世紀(jì)高等院校教材)

數(shù)字集成電路教程(電子信息類(lèi)21世紀(jì)高等院校教材)

定 價(jià):¥27.00

作 者: 龍忠琪,賈立新等編著
出版社: 科學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 集成電路

ISBN: 9787030091239 出版時(shí)間: 2001-01-01 包裝: 平裝
開(kāi)本: 26cm 頁(yè)數(shù): 283 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)是為面向21世紀(jì)素質(zhì)教育而專(zhuān)門(mén)組織編寫(xiě)的,可作為高等院校電子技術(shù)課程數(shù)字電路部分的選用教材。全書(shū)共13章,分為6個(gè)部分:數(shù)字電路分析設(shè)計(jì)基礎(chǔ)、組合邏輯電路、時(shí)序邏輯電路、數(shù)-模和模-數(shù)轉(zhuǎn)換電路、邏輯電路的機(jī)助設(shè)計(jì)、基礎(chǔ)練習(xí)題與思考題。其中刪除了落后的電路內(nèi)容,重點(diǎn)介紹高速和超高速CMOS、BiCMOS及LSTTL數(shù)字集成電路芯片的原理、應(yīng)用和基本理論方法,包括PLD器件的原理和應(yīng)用、數(shù)字電路CAD設(shè)計(jì)技術(shù)等。本書(shū)理論和實(shí)踐并重,內(nèi)有大量集成芯片應(yīng)用實(shí)例。

作者簡(jiǎn)介

暫缺《數(shù)字集成電路教程(電子信息類(lèi)21世紀(jì)高等院校教材)》作者簡(jiǎn)介

圖書(shū)目錄

前言
第一部分 數(shù)字電路分析設(shè)計(jì)基礎(chǔ)
1 緒論
1.1 數(shù)字電路、數(shù)字信號(hào)與數(shù)字系統(tǒng)
1.1.1 數(shù)字電路與數(shù)字信號(hào)
1.1.2 數(shù)字系統(tǒng)
1.2 數(shù)字電子技術(shù)的發(fā)展與應(yīng)用
1.3 數(shù)字系統(tǒng)中的信息表征
1.3.1 數(shù)值信息的表示方法
1.3.2 非數(shù)值信息的表示方法
2 邏輯代數(shù)基礎(chǔ)
2.1 概述
2.2 邏輯代數(shù)中的基本運(yùn)算
2.2.1 與運(yùn)算
2.2.2 或運(yùn)算
2.2.3 非運(yùn)算
2.2.4 復(fù)合邏輯運(yùn)算
2.3 邏輯代數(shù)中的基本公式
2.4 邏輯代數(shù)中的基本定理
2.4.1 代入定理
2.4.2 對(duì)偶定理
2.4.3 山農(nóng)定理
2.4.4 展開(kāi)定理
2.5 邏輯函數(shù)及其表示方法
2.5.1 邏輯函數(shù)的表達(dá)式表示法
2.5.2 邏輯函數(shù)的真值表表示法
2.5.3 邏輯函數(shù)的邏輯圖表示法
2.5.4 邏輯函數(shù)的卡諾圖表示法
2.6 邏輯函數(shù)的化簡(jiǎn)
2.6.1 邏輯函數(shù)化簡(jiǎn)的意義及其最簡(jiǎn)形式
2.6.2 邏輯函數(shù)的公式化簡(jiǎn)法
2.6.3 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
2.6.4 任意項(xiàng)及其在邏輯函數(shù)化簡(jiǎn)中的應(yīng)用
2.6.5 邏輯函數(shù)的列表化簡(jiǎn)法和PetriCk算法
2.6.6 邏輯函數(shù)的機(jī)助化簡(jiǎn)
2.7 本章小結(jié)
第二部分 組合邏輯電路
3 邏輯門(mén)電路
3.1 概述
3.2 MOS門(mén)電路
3.2.1 CMOS門(mén)電路
3.2.2 CMOS門(mén)電路的外特性
3.2.3 高速和超高速CMOS電路
3.3 雙極型門(mén)電路
3.3.1 概述
3.3.2 LSTTL門(mén)電路
3.3.3 LSTTL門(mén)電路的外特性
3.3.4 其他TTL門(mén)電路
3.4 BiCMOS電路
3.4.1 BiCMOS門(mén)電路
3.4.2 BiCMOS反相器的外特性
3.5 本章小結(jié)
4 組合邏輯電路的組成及其分析設(shè)計(jì)方法
4.1 組合邏輯電路的組成
4.2 組合邏輯電路的分析方法
4.3 組合邏輯電路的設(shè)計(jì)方法
4.4 組合邏輯電路中的險(xiǎn)象
4.4.1 組合邏輯電路中的競(jìng)爭(zhēng)與險(xiǎn)象
4.4.2 組合邏輯電路中的險(xiǎn)象判別方法
4.4.3 組合邏輯電路中的險(xiǎn)象消除方法
5 常用中大規(guī)模組合邏輯電路
5.1 編碼器
5.1.1 二進(jìn)制編碼器
5.1.2 BCD碼編碼器
5.2 譯碼器
5.2.1 二進(jìn)制譯碼器
5.2.2 MSIBCD碼譯碼器
5.2.3 顯示譯碼器
5.3 數(shù)據(jù)選擇器
5.3.1 工作原理和電路構(gòu)成
5.3.2 MSI數(shù)據(jù)選擇器
5.4 運(yùn)算電路
5.4.1 數(shù)值比較器
5.4.2 加法器
5.4.3 乘法器
5.4.4 算術(shù)邏輯單元(ALU)
5.5 只讀存儲(chǔ)器(ROM)
5.5.1 固定ROM
5.5.2 可編程ROM、EPROM和E2PROM
5.6 MSI/LSI組合電路芯片的位擴(kuò)展
5.6.1 編碼器的位擴(kuò)展
5.6.2 譯碼器的位擴(kuò)展
5.6.3 數(shù)據(jù)選擇器的位擴(kuò)展
5.6.4 數(shù)值比較器的位擴(kuò)展
5.6.5 ROM的宇位擴(kuò)展
5.7 用MSI/LSI標(biāo)準(zhǔn)電路芯片設(shè)計(jì)組合電路
5.8 本章小結(jié)
6 可編程組合邏輯器件
6.1 可編程邏輯器件概述
6.2 PLA(可編程邏輯陣列)
6.3 PAL
6.3.1 PAL的基本組成
6.3.2 PAL的輸出結(jié)構(gòu)
6.3.3 用PAL設(shè)計(jì)組合電路
6.4 用FPLA設(shè)計(jì)組合邏輯電路
第三部分 時(shí)序邏輯電路
7 觸發(fā)器
7.1 RS觸發(fā)器
7.1.1 基本RS觸發(fā)器
7.1.2 同步RS觸發(fā)器
7.1.3 主從RS觸發(fā)器
7.1.4 用RS觸發(fā)器組成其他功能的觸發(fā)器
7.2 D觸發(fā)器
7.2.1 維持阻塞D觸發(fā)器
7.2.2 主從D觸發(fā)器
7.3 JK觸發(fā)器
7.3.1 主從JK觸發(fā)器
7.3.2 邊沿JK觸發(fā)器
7.4 施密特觸發(fā)器
7.4.1 用門(mén)電路構(gòu)成的施密特觸發(fā)器
7.4.2 施密特觸發(fā)器的應(yīng)用
7.5 單穩(wěn)態(tài)觸發(fā)器
7.5.1 用門(mén)電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
7.5.2 集成單穩(wěn)態(tài)觸發(fā)器
7.5.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
7.6 555定時(shí)器
7.6.1 用555定時(shí)器構(gòu)成施密特觸發(fā)器
7.6.2 用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器
7.6.3 用555定時(shí)器構(gòu)成無(wú)穩(wěn)態(tài)電路
7.7 本章小結(jié)
8 常用MSI/LSI時(shí)序邏輯電路
8.1 時(shí)序邏輯電路的組成及功能描述方法
8.2 寄存器和移位寄存器
8.2.1 寄存器
8.2.2 移位寄存器
8.2.3 移位寄存器的應(yīng)用
8.3 計(jì)數(shù)器
8.3.1 計(jì)數(shù)器功能及其組成
8.3.2 觸發(fā)器及時(shí)鐘電路
8.3.3 進(jìn)位鏈接及輸出電路
8.3.4 借位鏈接及輸出電路
8.3.5 預(yù)置數(shù)和清零電路
8.3.6 MSI計(jì)數(shù)器電路
8.4 可讀/寫(xiě)存儲(chǔ)器
8.4.1 隨機(jī)讀/寫(xiě)存儲(chǔ)器(RAM)
8.4.2 順序存取存儲(chǔ)器(SAM)
9 時(shí)序邏輯電路的分析與綜合
9.1 時(shí)序邏輯電路的分析
9.2 用SSI電路芯片設(shè)計(jì)時(shí)序電路
9.2.1 穆?tīng)枺∕oore)型時(shí)序電路設(shè)計(jì)
9.2.2 米里(Mealy)型時(shí)序電路設(shè)計(jì)
9.3 用MSI/LSI電路芯片設(shè)計(jì)時(shí)序電路
9.3.1 任意進(jìn)制計(jì)數(shù)/分頻器的設(shè)計(jì)
9.3.2 信號(hào)發(fā)生器的設(shè)計(jì)
9.3.3 其他常用時(shí)序電路設(shè)計(jì)舉例
10 可編程時(shí)序邏輯器件
10.1 寄存可編程邏輯陣列(RPLA)
10.1.1 RPLA的組成
10.1.2 FPLS
10.1.3 RPAL
10.2 通用陣列邏輯(GAL)
10.2.1 GAL的電路組成
10.2.2 OLMC
10.2.3 GAL器件應(yīng)用舉例及使用注意事項(xiàng)
10.2.4 ispGAL
10.3 FPGA
10.3.1 概述
10.3.2 FPGA的結(jié)構(gòu)組成
10.4 用PLD器件設(shè)計(jì)時(shí)序電路及PLD器件的選用
10.4.1 用PLD器件設(shè)計(jì)時(shí)序電路
10.4.2 PLD器件的選用
10.5 本章小結(jié)
第四部分 數(shù)-模和模-數(shù)轉(zhuǎn)換電路
11 D/A轉(zhuǎn)換電路
11.1 基本DAC電路
11.1.1 權(quán)電流型DAC
11.1.2 倒T型R-2R網(wǎng)絡(luò)DAC
11.2 常用DAC芯片及其應(yīng)用舉例
11.3 DAC的主要性能參數(shù)及芯片選用方法
11.3.1 主要性能參數(shù)
11.3.2 集成DAC芯片的選用
12 A/D轉(zhuǎn)換電路
12.1 A/D轉(zhuǎn)換的基本概念
12.2 基本ADC電路
12.2.1 逐次逼近型ADC
12.2.2 雙積分型ADC
12.3 常用ADC芯片及其典型應(yīng)用舉例
12.4 ADC的主要性能參數(shù)及芯片選用
第五部分 邏輯電路的機(jī)助設(shè)計(jì)
13 數(shù)字電路CAD
13.1 數(shù)字電路CAD設(shè)計(jì)流程
13.2 數(shù)字電路的建模
13.2.1 行為模型
13.2.2 結(jié)構(gòu)模型
13.2.3 混合模型
13.3 設(shè)計(jì)綜合
13.3.1 設(shè)計(jì)綜合過(guò)程
13.3.2 電路圖生成
13.4 設(shè)計(jì)仿真
13.4.1 測(cè)試輸入選擇及表征
13.4.2 元件延遲模型
13.5 模塊系統(tǒng)CAD
13.6 時(shí)序電路CAD
13.6.1 設(shè)計(jì)綜合
13.6.2 分析驗(yàn)證
13.7 PLD電路CAD
13.7.1 常用PLD電路CAD工具
13.7.2 PLD電路CAD設(shè)計(jì)過(guò)程
13.7.3 數(shù)字電路的PDL表征
13.7.4 PLD電路CAD設(shè)計(jì)舉例
13.8 本章小結(jié)
第六部分 基礎(chǔ)練習(xí)題與思考題
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)