注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)計算機/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用VLSI測試方法學和可測性設(shè)計

VLSI測試方法學和可測性設(shè)計

VLSI測試方法學和可測性設(shè)計

定 價:¥29.80

作 者: 雷紹充,邵志標,梁峰著
出版社: 電子工業(yè)出版社
叢編項:
標 簽: VLSI設(shè)計

ISBN: 9787121003790 出版時間: 2005-01-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 286 字數(shù):  

內(nèi)容簡介

  本書系統(tǒng)介紹超大規(guī)模集成電路(VLSI)的測試方法學和的可測性設(shè)計,為讀者進行更深層次的電路設(shè)計、模擬、測試和分析打下良好的基礎(chǔ),也為電路(包括電路級、芯片級和系統(tǒng)級)的設(shè)計、制造、測試和應(yīng)用之間建立一個相互交流的平臺。 本書主要內(nèi)容為電路測試、分析的基本概念和理論,數(shù)字電路的描述和模擬方法,組合電路和時序電路的測試生成方法,專用可測性設(shè)計,掃描和邊界掃描理論,IDDQ測試,隨機和偽隨機測試原理,各種測試生成電路結(jié)構(gòu)及其生成序列之間的關(guān)系,與MY鄧列相關(guān)的其他測試生成方法,內(nèi)建自測度原理,各種數(shù)據(jù)壓縮結(jié)構(gòu)和壓縮關(guān)系,專用電路Memory和SoC等的可測性設(shè)計方法。 本書既可作為人一集成電路設(shè)計、制造、測試、應(yīng)用,EDA和ATE專業(yè)人員的參考用書,也可作為高等院校高年級學生和研究生的專業(yè)課程教材。

作者簡介

暫缺《VLSI測試方法學和可測性設(shè)計》作者簡介

圖書目錄

第0章概述
0.1研究意義
0.2章節(jié)安排
0.3常用術(shù)語
第1章電路分析基礎(chǔ)
1.1驗證、模擬和測試
1.1.1驗證
1.1.2產(chǎn)品測試
1.2故障及故障檢測
1.2.1故障檢測的基本原理
1.2.2測試圖形生成
1.3缺陷、失效和故障
1.3.1物理缺陷
1.3.2失效方式
1.3.3故障
1.3.4故障、失效和缺陷的關(guān)系
1.4故障模型
1.4.1SSA故障
1.4.2MSA故障
1.4.3橋接故障
1.4.4短路與開路故障
1.4.5延遲故障
1.4.6暫時失效
1.5故障的等效、支配和故障冗余
1.5.1故障表
1.5.2故障等效
1.5.3故障支配
1.5.4故障表化簡
1.5.5故障冗余
1.6可控性、可觀性及可測性
1.6.1CAMELOT可測性值計算方法
1.6.2基于概率法的可測性值計算
1.7數(shù)字電路的各種模型和描述方法
1.7.1開關(guān)函數(shù)
1.7.2邏輯函數(shù)的異或表達
1.7.3圖
1.7.4BDD圖
第2章模擬
2.1大規(guī)模設(shè)計模擬
2.1‘1Testbench
2.1.2基于設(shè)計階段的模擬
2.2邏輯模擬
2.2.1編譯模擬
2.2.2事件驅(qū)動模擬
2.2.3延遲模型
2.3故障模擬
2.3.1并行故障模擬
2.3.2演繹故障模擬
2.3.3并發(fā)性故障模擬
2.3.4故障模型結(jié)果分析
第3章組合電路的測試
3.1簡介
3.2異或法
3.2.1異或法
3.2.2不可檢測故障
3.2.3多輸出電路
3.3布爾差分
3.3.1對原始輸入節(jié)點的布爾差分
3.3.2布爾差分的性質(zhì)
3.3.3對電路內(nèi)部節(jié)點的布爾差分
3.4路徑敏化法
3.4.1確定性算法的基本過程
3.4.2無扇出分支的路徑敏化法
3.4.3有扇出分支的路徑敏化法
3.5D算法
3.5.1D算法關(guān)鍵術(shù)語
3.5.2D算法的基本步驟
3.5.3D算法舉例
3.6PODEM算法
3.6.1PODEM算法思路
3.6.2PODEM算法流程
3.6.3PODEM算法舉例
3.7其他測試生成算法
3.7.1FAN算法
3.7.2其他算法
第4章時序電路的測試
4.1時序電路測試的概念
4.2時序電路的功能測試
4.2.1時序電路的檢查序列
4.2.2時序電路功能測試
4.3時序電路的確定性測試生成
4.3.1Et寸序電路的模型
4.3.2時序電路的測試生成模型
4.3.3擴展的向后驅(qū)趕算法
’4.3.4擴展的向后驅(qū)趕算法舉例
4.4時序電路的其他測試生成方法
4.4.1FASTEST算法
4.4.2CONTEST算法
第5章專用可測性設(shè)計
5.1概述
5.2可測性分析
5.2.1可控性值的估計
5.2.2可觀性值
5.2.3SCOAP算法描述
5.2.4可測性度量的應(yīng)用
5.3可測性的改善方法
5.3.1插入測試點
5.3.2電路分塊
5.4容易測試的電路
5.4.1C可測性
5.4.2變長測試
5.5組合電路的可測性設(shè)計
5.5.1用Reed-Muller模式設(shè)計組合電路
5.5.2異或門插人法
5.5.3組合電路的其他可測性設(shè)計方法
5.6時序電路可測性設(shè)計中的問題
5.6.1時序電路的初始化設(shè)計問題
5.6.2時間延遲效應(yīng)的最小化
5.6.3邏輯冗余問題
5.6.4避免設(shè)計中非法狀態(tài)
5.6.5增加邏輯以控制振蕩
第6章掃描路徑法
6.1簡介
6.2掃描路徑設(shè)計
6.2.1基本的掃描路徑設(shè)計
6.2.2部分掃描設(shè)計
6.2.3隔離的串行掃描設(shè)計
6.2.4非串行的掃描設(shè)計
6.3掃描路徑的測試方法
6.3.1組合電路部分的測試生成
6.3.2測試施加
6.3.3掃描路徑測試舉例
6.4掃描路徑設(shè)計及測試舉例
6.5掃描路徑的結(jié)構(gòu)
6.5.1XXffl觸發(fā)器和電平敏化鎖存器
6.5.2電平敏化掃描設(shè)計
6.5.3隨機編址的存儲單元
第7章邊界掃描法
7.1邊界掃描法的基本結(jié)構(gòu)
7.2測試存取通道及控制
7.2.1測試存取通道的信號
7.2.2TAP控制器
7.2.3TAP控制器的操作
7.3寄存器及指令
7.3.1指令寄存器
7.3.2測試數(shù)據(jù)寄存器
7.3.3指令
7.4操作方式
7.4.1正常操作
7.4.2測試方式操作
7.4.3測試邊界掃描寄存器
7.5邊界掃描描述語言
7.5.1主體
7.5.2BSDL描述器件舉例
第8章隨機測試和偽隨機測試
8.1隨機測試
8.1.1隨機測試的概念
8.1.2故障檢測率的估算
8.1.3測試圖形長度的計算
8.1:4輸入變量的優(yōu)化
8.2偽隨機序列
8.2.1同余偽隨機序列
8.2.2反饋移位寄存器和異或門構(gòu)成的偽隨機序列生成電路
8.3LFSR的數(shù)學基礎(chǔ)
8.3.1根據(jù)本原多項式優(yōu)化偽隨機序列發(fā)生電路
8.3.2LFSR的運算
8.3.3M序列的特性
8:4偽隨機測試序列生成電路
8.4.1外接型PRSG
8.4.2內(nèi)接型PRSG
8.4.3混合連接型PRSG
8.5與M序列相關(guān)的序列的生成方法
8.5.1Ford序列
8.5.2DeBmijn序列
8.6低功耗測試序列
8.6.1RSIC序列生成原理
8.6.2RSIC序列的數(shù)學表達
8.6.3RSIC序列的特性
第9章內(nèi)建自測試
9.1內(nèi)建自測試的概念
9.1.1內(nèi)建自測試簡介
9.1.2內(nèi)建自測試的結(jié)構(gòu)
9.1.3內(nèi)建自測試的測試生成
9.2向應(yīng)數(shù)據(jù)壓縮
9.2.1奇偶測試
9.2.2“1”計數(shù)
9.2.3跳變次數(shù)壓縮
9.3特征分析法
9.3.1特征分析原理
9.3.2串行輸人特征寄存器
9.3.3多輸入的特征分析
9.4內(nèi)建自測試的結(jié)構(gòu)
9.4.1內(nèi)建自測試
9.4.2自動測試
9.4.3循環(huán)內(nèi)建自測試
9.4.4內(nèi)建邏輯塊觀測器
9.4.5隨機測試組合塊
9.4.6STUMPS
第10章電流測試
10.1簡介
10.21Db0測試機理
10.2.1基本概念
10.2.2無故障電路的電流分析
10.2.3轉(zhuǎn)換延遲
10.31DDQ測試方法
10.3.1片外測試
10.3.2片內(nèi)測試
10.4故障檢測
10.4.1橋接
10.4.2柵氧
10.4.3開路故障
10.4.4泄漏故障
10.4.5延遲故障
10.5測試圖形生成
10.5.1基于電路級模型的測試圖形生成
10.5.2基于泄漏故障模型的測試圖形生成
10.6深亞微米技術(shù)對電流測試的影響
第11章存儲器測試
11.1存儲器電路模型
11.1.1功能模型
11.1.2存儲單元
11.1.3RAM組成
11.2存儲器的缺陷和故障模型
11.2.1缺陷
11.2.2陣列故障模型
11,2.3周邊邏輯
11.3存儲器測試的類型
11.3.1性能測試
11.3.2特征測試
11.3.3功能測試
11.3.4電流測試
11.4存儲器測試算法
11.4.1MSCAN算法
11.4.2GALPAT算法
11.4.3算法型測試序列
11.4.4Checkerboard測試
11.4.5Marching圖形序列
11.4.6March測試的表達方法
11.4.7各種存儲器測試算法的分析
11.5存儲器測試方法
11.5.1存儲器直接存取測試
11.5.2存儲器內(nèi)建自測試
11.5.3宏測試
11.5.4各種存儲器測試方法比較
11.6存儲器的冗余和修復
第12章SoC測試
12.1SoC測試的基本問題
12.1.1SoC核的分類
12.1.2SoC測試問題
12.1.3存取、控制和隔離
12.2概念性的SoC測試結(jié)構(gòu)
12.2.1測試源和測試收集
12.2.2測試存取機構(gòu)
12.2.3測試殼
12.3測試策略
12.3.1核的非邊界掃描測試
12.3.2核的邊界掃描測試策略
12.41EEEPl500標準
12.5SoC測試再探索

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號