注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)軟件與程序設(shè)計(jì)程序設(shè)計(jì)綜合EDA技術(shù)入門與提高

EDA技術(shù)入門與提高

EDA技術(shù)入門與提高

定 價(jià):¥25.00

作 者: 王行,李衍編著
出版社: 西安電子科技大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: Protel/EDA

ISBN: 9787560615035 出版時(shí)間: 2005-05-01 包裝: 平裝
開本: 26cm 頁(yè)數(shù): 251 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書通過大量實(shí)例,系統(tǒng)地介紹了應(yīng)用EDA技術(shù)進(jìn)行FPGA/CPLD器件的數(shù)字電路系統(tǒng)仿真設(shè)計(jì)的方法和技巧。本書主要包括如下內(nèi)容:EDA技術(shù)概述,可編程邏輯器件,使用MAX+PLUSⅡ10.2進(jìn)行數(shù)字電路系統(tǒng)設(shè)計(jì)和仿真的方法,VHDL硬件描述語(yǔ)言,有限狀態(tài)機(jī)以及FPGA/CPLD器件的硬件連接等。本書內(nèi)容全面,敘述清晰,既可以作為學(xué)習(xí)EDA技術(shù)應(yīng)用的基礎(chǔ)教材,也可以作為電子類工程技術(shù)人員的參考書。

作者簡(jiǎn)介

暫缺《EDA技術(shù)入門與提高》作者簡(jiǎn)介

圖書目錄

第1章 EDA技術(shù)概述 1
1.1 EDA技術(shù)發(fā)展史 1
1.2 應(yīng)用EDA技術(shù)的設(shè)計(jì)特點(diǎn) 3
1.3 EDA工具軟件結(jié)構(gòu) 4
1.3.1 設(shè)計(jì)輸入模塊 5
1.3.2 HDL綜合器 5
1.3.3 仿真器 5
1.3.4 適配器(布局布線器) 6
1.3.5 下載器(編程器) 6 
第2章 可編程邏輯器件 7
2.1 可編程邏輯器件概述 7
2.2 Altera可編程邏輯器件 9
2.2.1 MAX系列 9
2.2.2 FLEX系列 11
2.2.3 Cyclone系列 13
2.2.4 ACEX1K系列 13
2.2.5 Stratix GX系列 14
2.2.6 Stratix系列 15
2.2.7 Excalibur系列 16
2.3 其他可編程邏輯器件 16
2.3.1 Xilinx公司產(chǎn)品 16
2.3.2 Lattice公司產(chǎn)品 17
第3章 MAX+PLUSⅡ10.2簡(jiǎn)介 19
3.1 MAX+PLUSⅡ10.2設(shè)計(jì)步驟介紹 19
3.2 MAX PLUSⅡ10.2的安裝 20
3.2.1 MAX+PLUSⅡ10.2的分類 20
3.2.2 MAX+PLUSⅡ10.2的安裝要求 20
3.2.3 MAX+PLUSⅡ10.2的安裝過程 21
3.2.4 第一次運(yùn)行MAX+PLUSⅡ 26
3.3 MAX+PLUSⅡ10.2的結(jié)構(gòu)及工作環(huán)境 28
3.3.1 MAX+PLUSⅡ10.2的結(jié)構(gòu) 28
3.3.2 MAX+PLUSⅡ10.2的工作環(huán)境 28
第4章 圖形輸入設(shè)計(jì)方法 33
4.1 四位加法器設(shè)計(jì)實(shí)例 33
4.1.1 四位加法器邏輯設(shè)計(jì) 33
4.1.2 半加器模塊設(shè)計(jì)過程 35
4.1.3 全加器模塊設(shè)計(jì)過程 43
4.1.4 四位加法器的設(shè)計(jì)過程 44
4.1.5 四位加法器設(shè)計(jì)分析 51
4.1.6 設(shè)計(jì)文件介紹 55
4.2 宏功能模塊及其使用 63
4.2.1 時(shí)序電路宏模塊 64
4.2.2 運(yùn)算電路宏模塊 71
4.2.3 2位十進(jìn)制數(shù)字位移測(cè)量?jī)x設(shè)計(jì)實(shí)例 74
4.3 LPM宏模塊及其使用 86
4.3.1 參數(shù)化時(shí)序單元宏模塊 86
4.3.2 參數(shù)化運(yùn)算單元宏模塊 90
4.3.3 參數(shù)化存儲(chǔ)器宏模塊 95
4.3.4 其他模塊 102
4.3.5 參數(shù)化宏模塊的使用方法 102
4.4 波形輸入設(shè)計(jì)方法 106
第5章 文本輸入設(shè)計(jì)方法 109
5.1 文本輸入界面 109
5.2 用VHDL實(shí)現(xiàn)四位加法器設(shè)計(jì) 111
第6章 VHDL入門 116
6.1 VHDL語(yǔ)言結(jié)構(gòu) 116
6.1.1 實(shí)體定義 117
6.1.2 結(jié)構(gòu)體 119
6.1.3 VHDL庫(kù) 121
6.1.4 VHDL程序包 123
6.1.5 配置 126
6.2 VHDL語(yǔ)言的詞法元素 127
6.2.1 分界符 127
6.2.2 標(biāo)識(shí)符 127
6.2.3 注釋 129
6.2.4 字符文字 130
6.3 VHDL語(yǔ)言的數(shù)據(jù)對(duì)象 132
6.4 VHDL語(yǔ)言的數(shù)據(jù)類型 133
6.4.1 VHDL標(biāo)準(zhǔn)程序包STANDARD中定義的數(shù)據(jù)類型 134
6.4.2 用戶定義的數(shù)據(jù)類型 136
6.4.3 IEEE預(yù)定義邏輯矢量位與矢量 140
6.4.4 數(shù)據(jù)類型轉(zhuǎn)換 141
6.5 VHDL運(yùn)算操作符 142
6.5.1 邏輯(LOGICAL)運(yùn)算符 142
6.5.2 算術(shù)(ARITHMETIC)運(yùn)算符 143
6.5.3 關(guān)系(RELATIONAL)運(yùn)算符 144
6.5.4 并置運(yùn)算符 145
6.5.5 運(yùn)算操作符的優(yōu)先級(jí) 146
6.6 VHDL語(yǔ)法基礎(chǔ) 146
6.6.1 并行語(yǔ)句 146
6.6.2 順序語(yǔ)句 163
第7章 常見邏輯單元的VHDL描述 177
7.1 組合邏輯單元的VHDL描述 177
7.1.1 基本邏輯門的VHDL描述 177
7.1.2 編碼器、譯碼器和多路選通器的VHDL描述 181
7.1.3 加法器和求補(bǔ)器的VHDL描述 185
7.1.4 三態(tài)門及總線緩沖器 188
7.2 時(shí)序電路的VHDL描述 191
7.2.1 時(shí)鐘信號(hào)和復(fù)位信號(hào) 191
7.2.2 觸發(fā)器 194
7.2.3 寄存器 198
7.2.4 計(jì)數(shù)器 203
7.3 存儲(chǔ)器的VHDL描述 210
7.3.1 存儲(chǔ)器的數(shù)據(jù)初始化 210
7.3.2 ROM(只讀存儲(chǔ)器)的VHDL描述 211
7.3.3 RAM(隨機(jī)存儲(chǔ)器)的VHDL描述 212
7.3.4 先進(jìn)先出堆棧FIFO的VHDL描述 214
第8章 有限狀態(tài)機(jī)設(shè)計(jì) 217
8.1 狀態(tài)機(jī)的優(yōu)點(diǎn)及其轉(zhuǎn)移圖描述 217
8.1.1 狀態(tài)機(jī)的特點(diǎn) 217
8.1.2 有限狀態(tài)機(jī)的轉(zhuǎn)移圖描述 218
8.2 狀態(tài)機(jī)的VHDL描述 219
8.2.1 狀態(tài)說明部分 220
8.2.2 主控時(shí)序進(jìn)程 220
8.2.3 主控組合進(jìn)程 221
8.2.4 輔助進(jìn)程 222
8.3 狀態(tài)機(jī)編碼 223
8.3.1 狀態(tài)位直接輸出型編碼 223
8.3.2 順序編碼 225
8.3.3 一位熱碼編碼(One Hot Encoding) 225
8.4 狀態(tài)機(jī)剩余狀態(tài)碼的處理 226
8.5 狀態(tài)機(jī)設(shè)計(jì)實(shí)例 227
第9章 設(shè)計(jì)中的常見問題 232
9.1 信號(hào)毛刺的產(chǎn)生及消除 232
9.1.1 信號(hào)毛刺的產(chǎn)生 232
9.1.2 信號(hào)毛刺的解決方法 234
9.2 時(shí)鐘問題 237
9.2.1 信號(hào)的建立和保持時(shí)間 237
9.2.2 全局時(shí)鐘 238
9.2.3 門控時(shí)鐘 238
9.2.4 多時(shí)鐘系統(tǒng) 239
9.3 復(fù)位和清零信號(hào) 240
第10章 FPGA/CPLD器件的硬件連接 242
10.1 編程工藝及方式介紹 242
10.2 ByteBlaster下載電纜 242
10.3 JTAG方式編程和配置 244
10.4 PS配置方式 246
10.5 使用專用配置器件配置FPGA 250 

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)