注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)工業(yè)技術(shù)自動(dòng)化技術(shù)、計(jì)算技術(shù)數(shù)字電子技術(shù)學(xué)習(xí)輔導(dǎo)及習(xí)題詳解

數(shù)字電子技術(shù)學(xué)習(xí)輔導(dǎo)及習(xí)題詳解

數(shù)字電子技術(shù)學(xué)習(xí)輔導(dǎo)及習(xí)題詳解

定 價(jià):¥38.00

作 者: 高吉祥 主編
出版社: 電子工業(yè)出版社
叢編項(xiàng): 高等學(xué)校理工科電子信息類課程學(xué)習(xí)輔導(dǎo)叢書
標(biāo) 簽: 數(shù)字電子技術(shù)

ISBN: 9787121009044 出版時(shí)間: 2005-02-01 包裝: 膠版紙
開(kāi)本: 小16開(kāi) 頁(yè)數(shù): 450 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  內(nèi)容簡(jiǎn)介目錄本書是為高等學(xué)校電子類、計(jì)算機(jī)類、自動(dòng)化類、電氣類及相近專業(yè)而編寫的教材。本書分為兩篇。第一篇主要介紹了數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖信號(hào)的產(chǎn)生與整形、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件、數(shù)/模轉(zhuǎn)換與模/數(shù)轉(zhuǎn)換和數(shù)字系統(tǒng)的EDA設(shè)計(jì)的教學(xué)基本要求、內(nèi)容綜述、典型題精解及習(xí)題。第二篇主要介紹了模擬考題、近幾年來(lái)全國(guó)重點(diǎn)大學(xué)部分高校研究生入學(xué)考題和綜合設(shè)計(jì)。根據(jù)教育部高等教育教學(xué)大綱的要求和多年來(lái)教育實(shí)踐的體會(huì),以及研究生入學(xué)考試和各類大學(xué)生電子設(shè)計(jì)競(jìng)賽的需要,本書不僅包括了《數(shù)字電子技術(shù)》教科書的基本知識(shí)和基本技能的訓(xùn)練,而且還編著了研究生入學(xué)考試模擬題、近幾年來(lái)全國(guó)重點(diǎn)大學(xué)部分入學(xué)考試試題及全國(guó)大學(xué)生電子設(shè)計(jì)競(jìng)賽題。本書可作為報(bào)考理工科碩士研究生的考生考前復(fù)習(xí)用書,也可作為大學(xué)生、??粕鷮W(xué)習(xí)課程的輔導(dǎo)教材,還可以作為大學(xué)生參加各類電子設(shè)計(jì)制作大賽和電子類工程技術(shù)人員設(shè)計(jì)各類產(chǎn)品的參考書。 本書是為國(guó)防科技大學(xué)和南華大學(xué)聯(lián)合編著的《數(shù)字電子技術(shù)》相配套而編寫的. 但是, 本書的出版, 不僅可為考研人員備考《數(shù)字電子技術(shù)》. 《數(shù)字電子技術(shù)基礎(chǔ)》. 《電子技術(shù)基礎(chǔ)的數(shù)字部分》一類課程提供一本實(shí)用的復(fù)習(xí)指導(dǎo)書, 也可為在校大學(xué)生. 廣大自考人員學(xué)習(xí)和掌握這類課程的基本知識(shí). 基本技能和精髓, 提供一本不可多得的教學(xué)輔導(dǎo)書和自學(xué)指南, 同時(shí)還為參加全國(guó)大學(xué)生電子設(shè)計(jì)競(jìng)賽的師生和工程技術(shù)人員提供一本有益的參考書. 本書分為解析篇和實(shí)戰(zhàn)篇兩大部分. 解析篇分為十章, 它與高吉祥主編的《數(shù)字電子技術(shù)》一書相配套, 每章的內(nèi)容均與之相呼應(yīng). 各章內(nèi)容包括教學(xué)基本要求. 內(nèi)容綜述. 典型題精解及習(xí)題四部分. 教學(xué)對(duì)各章涵蓋的主要知識(shí)點(diǎn)分熟練掌握. 正確理解和一般了解三個(gè)層次給出了基本要求, 并指明了重點(diǎn)和難點(diǎn), 內(nèi)容綜述中對(duì)各章的主要教學(xué)內(nèi)容, 特別是要求熟練掌握. 正確理解的重點(diǎn)內(nèi)容進(jìn)行了概括和論述, 實(shí)際上是教材內(nèi)容的濃縮, 典型題精解則是在認(rèn)真分析各院校多年來(lái)考研試卷及相關(guān)教材習(xí)題的基礎(chǔ)上, 綜合歸納. 安排了各章訓(xùn)練題型并給予解答, 習(xí)題部分是在教材習(xí)題和參考書習(xí)題的基礎(chǔ)上編寫的. 實(shí)戰(zhàn)篇分為三章, 第11章是模擬試題, 第12章是全國(guó)重點(diǎn)大學(xué)近幾年來(lái)碩士研究生入考題精選, 由于篇幅有限, 只精選出10套, 第13章是綜合設(shè)計(jì)題, 精選出2001年和2003年兩屆全國(guó)大學(xué)生電子設(shè)計(jì)競(jìng)賽題8個(gè). 這些競(jìng)賽題均與數(shù)字電子技術(shù)密切相關(guān), 并給出了設(shè)計(jì)方法和實(shí)驗(yàn)結(jié)果. 經(jīng)過(guò)幾年的努力, 《數(shù)字電子技術(shù)》課程已形成了配套, 包括主教材. 學(xué)習(xí)輔導(dǎo)及習(xí)題詳解書. 實(shí)驗(yàn)與課程設(shè)計(jì)課本及多媒體教學(xué)課件四大部分, 在此一一列出. 1.高吉祥主編, 朱榮輝副主編, 黃智偉, 丁文霞編著《數(shù)字電子技術(shù)》由電子工業(yè)出版社于2004年6月出版, 2.高吉祥主編, 丁文霞, 陳忠澤, 黃智偉編著《數(shù)字電子技術(shù)學(xué)習(xí)輔導(dǎo)及習(xí)題詳解》由電子工業(yè)出版社于2005年1月出版, 3.高吉祥主編, 易凡副主編, 丁文霞, 陸珉, 劉安芝編著《電子技術(shù)基礎(chǔ)實(shí)驗(yàn)與課程設(shè)計(jì)》(第二版)由電子工業(yè)出版社于2005年1月出版, 4.高吉祥主編, 丁文霞, 張晉民, 許晶, 蔡熙, 周雷, 翁微, 田丹丹共同開(kāi)發(fā)的《制作數(shù)字電子技術(shù)多媒體課件》由電子工業(yè)出版于2004年8月出版, 本書由國(guó)防科技大學(xué). 南華大學(xué)聯(lián)合編寫. 參加編寫工作的有高吉祥. 丁文霞. 黃智偉. 陳忠澤等人, 高吉祥擔(dān)任主編. 第1. 6. 7. 11. 12. 13章由高吉祥. 王彥執(zhí)筆, 第2. 3章由陳忠澤執(zhí)筆, 第4. 5章由丁文霞執(zhí)筆, 第8. 10章由黃智偉執(zhí)筆, 第9章由高勐執(zhí)筆. 書在編寫過(guò)程中得到南華大學(xué)凌校長(zhǎng)和國(guó)防科技大學(xué)電子科學(xué)與工程學(xué)院唐朝京副院長(zhǎng)大力支持和具體指導(dǎo). 本書由唐朝京教授主審. 盧啟中. 陳志勇. 王浩宇. 王新林. 唐東. 朱衛(wèi)華. 羅君萍. 陸珉. 劉安芝. 余麗. 唐小妹. 關(guān)永峰. 宿紹瑩. 武濤. 馮超. 陳一平. 蔣元軍. 呂喜在. 范世. 張清明. 田丹丹. 方艾. 曹學(xué)科等人為教材的編寫做了大量的工作, 在此表示感謝. 編者 2004年12月于長(zhǎng)沙 第一篇解析篇 第1章數(shù)字邏輯基礎(chǔ) 1.1教學(xué)內(nèi)容及要求 1.2內(nèi)容綜述 1.2.1數(shù)制與編碼 1.2.2邏輯代數(shù) 1.2.3邏輯函數(shù)化簡(jiǎn) 1.3典型題型及例題精解 1.4自測(cè)習(xí)題 第2章邏輯門電路 2.1教學(xué)內(nèi)容及要求 2.2內(nèi)容綜述 2.2.1半導(dǎo)體二極管. 三極管的開(kāi)關(guān)特性 2.2.2分立元件門電路 2.2.3集成TTL與非門電路 2.2.4常用的基本邏輯門電路 2.2.5TTL電路與CMOS電路的輸入/輸出特性參數(shù)比較 2.2.6TTL門與CMOS門電路的接口 2.3典型題型及例題精解 2.4自測(cè)習(xí)題 第3章組合邏輯電路 3.1教學(xué)內(nèi)容及要求 3.2內(nèi)容綜述 3.2.1組合邏輯電路的邏輯功能特點(diǎn)和結(jié)構(gòu)特點(diǎn) 3.2.2組合邏輯電路的分析方法 3.2.3組合邏輯電路的設(shè)計(jì)方法 3.2.4若干常用的組合邏輯電路 3.3典型題型及例題精解 3.4自測(cè)習(xí)題 第4章觸發(fā)器 4.1教學(xué)內(nèi)容及要求 4.2內(nèi)容綜述 4.2.1觸發(fā)器的基本特點(diǎn) 4.2.2觸發(fā)器的電路結(jié)構(gòu)與動(dòng)作特點(diǎn) 4.2.3觸發(fā)器的邏輯功能及其描述方法 4.2.4觸發(fā)器邏輯功能的轉(zhuǎn)換 4.2.5觸發(fā)器的電路結(jié)構(gòu)與邏輯功能的關(guān)系 4.2.6觸發(fā)器的動(dòng)態(tài)特性 4.3典型題型及例題精解 4.4自測(cè)習(xí)題 第5章時(shí)序邏輯電路 5.1教學(xué)內(nèi)容及要求 5.2內(nèi)容綜述 5.2.1時(shí)序邏輯電路的功能特點(diǎn)和電路結(jié)構(gòu) 5.2.2時(shí)序邏輯電路的分析方法 5.2.3時(shí)序邏輯電路的設(shè)計(jì)方法 5.2.4若干常用的時(shí)序邏輯電路 5.3典型題型及例題精解 5.4自測(cè)習(xí)題 第6章脈沖信號(hào)的產(chǎn)生與整形 6.1教學(xué)內(nèi)容及要求 6.2內(nèi)容綜述 6.2.1時(shí)基電路 6.2.2施密特觸發(fā)器 6.2.3單穩(wěn)態(tài)觸發(fā)器 6.2.4多諧振蕩器 6.3典型題型及例題精解 6.4自測(cè)習(xí)題 第7章半導(dǎo)體存儲(chǔ)器 7.1教學(xué)內(nèi)容及要求 7.2內(nèi)容綜述 7.2.1只讀存儲(chǔ)器(ROM) 7.2.2隨機(jī)存取存儲(chǔ)器(RAM) 7.2.3存儲(chǔ)器容量的擴(kuò)展 7.2.4用存儲(chǔ)器實(shí)現(xiàn)組合邏輯函數(shù) 7.3典型題型及例題精解 7.4自測(cè)習(xí)題 第8章可編程邏輯器件 8.1教學(xué)內(nèi)容及要求 8.2內(nèi)容綜述 8.2.1可編程邏輯器件的種類 8.2.2可編程邏輯器件的基本結(jié)構(gòu) 8.2.3PLD電路的表示方法 8.2.4可編程陣列邏輯(PAL) 8.2.5可編程通用陣列邏輯(GAL) 8.2.6復(fù)雜可編程邏輯器件(CPLD) 8.2.7現(xiàn)場(chǎng)可編程門陣列(FPGA) 8.2.8在系統(tǒng)可編程邏輯器件(ISP-PLD) 8.3典型題型及例題精解 8.4自測(cè)習(xí)題 第9章數(shù)/模轉(zhuǎn)換與模/數(shù)轉(zhuǎn)換 9.1教學(xué)內(nèi)容及要求 9.2內(nèi)容綜述 9.2.1數(shù)/模轉(zhuǎn)換技術(shù) 9.2.2模/數(shù)轉(zhuǎn)換技術(shù) 9.3典型題型及例題精解 9.4自測(cè)習(xí)題 第10章數(shù)字系統(tǒng)的EDA設(shè)計(jì) 10.1教學(xué)內(nèi)容及要求 10.2內(nèi)容綜述 10.2.1EDA技術(shù)的內(nèi)涵與特征 10.2.2現(xiàn)代數(shù)字系統(tǒng)的設(shè)計(jì)方法 10.2.3可編程邏輯器件的一般設(shè)計(jì)流程 10.2.4基于MAX+PlusⅡ的設(shè)計(jì)流程 10.2.5基于QuartusⅡ的設(shè)計(jì)流程 10.2.6基于ISE的設(shè)計(jì)流程 10.2.7嵌入PowerPc405微處理器的FPGA設(shè)計(jì)流程 10.3典型題型及例題精解 10.4自測(cè)習(xí)題 第二篇實(shí)戰(zhàn)篇 第11章模擬試題 11.1模擬試題(一) 11.2模擬試題(二) 11.3模擬試題(三) 11.4模擬試題(四) 11.5模擬試題(五) 11.6模擬試題(六) 第12章全國(guó)重點(diǎn)大學(xué)近年考研試卷精選 12.1國(guó)防科技大學(xué)2000年碩士生入學(xué)考試試題 12.2國(guó)防科技大學(xué)2001年碩士生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分, 50分) 12.3北京理工大學(xué)1999年研究生入學(xué)考試試題模擬與數(shù)字電路(數(shù)字電路部分) 12.4北京航空航天大學(xué)1999年研究生入學(xué)考試試題(數(shù)字電路部分) 12.5上海交通大學(xué)1999年研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分) 12.6同濟(jì)大學(xué)1999年研究生入學(xué)考試試題(數(shù)字電路部分) 12.7西安交通大學(xué)1999年研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分) 12.8上海交通大學(xué)2000年研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分, 40分) 12.9浙江大學(xué)2000年研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分, 60分) 12.10北京理工大學(xué)2000年碩士研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分, 50分) 第13章綜合設(shè)計(jì) 13.1波形發(fā)生器設(shè)計(jì) 13.2簡(jiǎn)易數(shù)字存儲(chǔ)示波器設(shè)計(jì) 13.3數(shù)據(jù)采集與傳輸系統(tǒng)設(shè)計(jì) 13.4低頻數(shù)字式相位測(cè)量?jī)x設(shè)計(jì) 13.5簡(jiǎn)易邏輯分析儀設(shè)計(jì) 參考文獻(xiàn)

作者簡(jiǎn)介

暫缺《數(shù)字電子技術(shù)學(xué)習(xí)輔導(dǎo)及習(xí)題詳解》作者簡(jiǎn)介

圖書目錄

第一篇  解析篇
第1章  數(shù)字邏輯基礎(chǔ)    1.1  教學(xué)內(nèi)容及要求    1.2  內(nèi)容綜述        1.2.1  數(shù)制與編碼        1.2.2  邏輯代數(shù)        1.2.3  邏輯函數(shù)化簡(jiǎn)    1.3  典型題型及例題精解    1.4  自測(cè)習(xí)題第2章  邏輯門電路    2.1  教學(xué)內(nèi)容及要求    2.2  內(nèi)容綜述        2.2.1  半導(dǎo)體二極管、三極管的開(kāi)關(guān)特性        2.2.2  分立元件門電路        2.2.3  集成TTL與非門電路        2.2.4  常用的基本邏輯門電路        2.2.5  TTL電路與CMOS電路的輸入/輸出特性參數(shù)比較        2.2.6  TTL門與CMOS門電路的接口    2.3  典型題型及例題精解    2.4  自測(cè)習(xí)題第3章  組合邏輯電路    3.1  教學(xué)內(nèi)容及要求    3.2  內(nèi)容綜述        3.2.1  組合邏輯電路的邏輯功能特點(diǎn)和結(jié)構(gòu)特點(diǎn)        3.2.2  組合邏輯電路的分析方法        3.2.3  組合邏輯電路的設(shè)計(jì)方法        3.2.4  若干常用的組合邏輯電路    3.3  典型題型及例題精解    3.4  自測(cè)習(xí)題第4章  觸發(fā)器    4.1  教學(xué)內(nèi)容及要求    4.2  內(nèi)容綜述        4.2.1  觸發(fā)器的基本特點(diǎn)        4.2.2  觸發(fā)器的電路結(jié)構(gòu)與動(dòng)作特點(diǎn)        4.2.3  觸發(fā)器的邏輯功能及其描述方法        4.2.4  觸發(fā)器邏輯功能的轉(zhuǎn)換        4.2.5  觸發(fā)器的電路結(jié)構(gòu)與邏輯功能的關(guān)系        4.2.6  觸發(fā)器的動(dòng)態(tài)特性    4.3  典型題型及例題精解    4.4  自測(cè)習(xí)題第5章  時(shí)序邏輯電路    5.1  教學(xué)內(nèi)容及要求    5.2  內(nèi)容綜述        5.2.1  時(shí)序邏輯電路的功能特點(diǎn)和電路結(jié)構(gòu)        5.2.2  時(shí)序邏輯電路的分析方法        5.2.3  時(shí)序邏輯電路的設(shè)計(jì)方法        5.2.4  若干常用的時(shí)序邏輯電路    5.3  典型題型及例題精解    5.4  自測(cè)習(xí)題第6章  脈沖信號(hào)的產(chǎn)生與整形    6.1  教學(xué)內(nèi)容及要求    6.2  內(nèi)容綜述        6.2.1  時(shí)基電路        6.2.2  施密特觸發(fā)器        6.2.3  單穩(wěn)態(tài)觸發(fā)器        6.2.4  多諧振蕩器    6.3  典型題型及例題精解    6.4  自測(cè)習(xí)題第7章  半導(dǎo)體存儲(chǔ)器    7.1  教學(xué)內(nèi)容及要求    7.2  內(nèi)容綜述        7.2.1  只讀存儲(chǔ)器(ROM)        7.2.2  隨機(jī)存取存儲(chǔ)器(RAM)        7.2.3  存儲(chǔ)器容量的擴(kuò)展        7.2.4  用存儲(chǔ)器實(shí)現(xiàn)組合邏輯函數(shù)    7.3  典型題型及例題精解    7.4  自測(cè)習(xí)題第8章  可編程邏輯器件    8.1  教學(xué)內(nèi)容及要求    8.2  內(nèi)容綜述        8.2.1  可編程邏輯器件的種類        8.2.2  可編程邏輯器件的基本結(jié)構(gòu)        8.2.3  PLD電路的表示方法        8.2.4  可編程陣列邏輯(PAL)        8.2.5  可編程通用陣列邏輯(GAL)        8.2.6  復(fù)雜可編程邏輯器件(CPLD)        8.2.7  現(xiàn)場(chǎng)可編程門陣列(FPGA)        8.2.8  在系統(tǒng)可編程邏輯器件(ISP-PLD)    8.3  典型題型及例題精解    8.4  自測(cè)習(xí)題第9章  數(shù)/模轉(zhuǎn)換與模/數(shù)轉(zhuǎn)換    9.1  教學(xué)內(nèi)容及要求    9.2  內(nèi)容綜述        9.2.1  數(shù)/模轉(zhuǎn)換技術(shù)        9.2.2  模/數(shù)轉(zhuǎn)換技術(shù)    9.3  典型題型及例題精解    9.4  自測(cè)習(xí)題第10章  數(shù)字系統(tǒng)的EDA設(shè)計(jì)    10.1  教學(xué)內(nèi)容及要求    10.2  內(nèi)容綜述        10.2.1  EDA技術(shù)的內(nèi)涵與特征        10.2.2  現(xiàn)代數(shù)字系統(tǒng)的設(shè)計(jì)方法        10.2.3  可編程邏輯器件的一般設(shè)計(jì)流程        10.2.4  基于MAX+PlusⅡ的設(shè)計(jì)流程        10.2.5  基于QuartusⅡ的設(shè)計(jì)流程        10.2.6  基于ISE的設(shè)計(jì)流程        10.2.7  嵌入PowerPc405微處理器的FPGA設(shè)計(jì)流程    10.3  典型題型及例題精解    10.4  自測(cè)習(xí)題                           第二篇  實(shí)戰(zhàn)篇第11章  模擬試題    11.1  模擬試題(一)    11.2  模擬試題(二)    11.3  模擬試題(三)    11.4  模擬試題(四)    11.5  模擬試題(五)    11.6  模擬試題(六)第12章  全國(guó)重點(diǎn)大學(xué)近年考研試卷精選    12.1  國(guó)防科技大學(xué)2000年碩士生入學(xué)考試試題    12.2  國(guó)防科技大學(xué)2001年碩士生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分,50分)    12.3  北京理工大學(xué)1999年研究生入學(xué)考試試題模擬與數(shù)字電路(數(shù)字電路部分)    12.4  北京航空航天大學(xué)1999年研究生入學(xué)考試試題(數(shù)字電路部分)    12.5  上海交通大學(xué)1999年研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分)    12.6  同濟(jì)大學(xué)1999年研究生入學(xué)考試試題(數(shù)字電路部分)    12.7  西安交通大學(xué)1999年研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分)    12.8  上海交通大學(xué)2000年研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分,40分)    12.9  浙江大學(xué)2000年研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分,60分)    12.10  北京理工大學(xué)2000年碩士研究生入學(xué)考試試題電子技術(shù)基礎(chǔ)(數(shù)字電路部分,50分)第13章  綜合設(shè)計(jì)13.1  波形發(fā)生器設(shè)計(jì)13.2  簡(jiǎn)易數(shù)字存儲(chǔ)示波器設(shè)計(jì)13.3  數(shù)據(jù)采集與傳輸系統(tǒng)設(shè)計(jì)13.4  低頻數(shù)字式相位測(cè)量?jī)x設(shè)計(jì)13.5  簡(jiǎn)易邏輯分析儀設(shè)計(jì)參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)