注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)工業(yè)技術(shù)自動(dòng)化技術(shù)、計(jì)算技術(shù)數(shù)字電路與邏輯設(shè)計(jì)教程

數(shù)字電路與邏輯設(shè)計(jì)教程

數(shù)字電路與邏輯設(shè)計(jì)教程

定 價(jià):¥21.00

作 者: 謝聲斌編
出版社: 清華大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 數(shù)字電路

ISBN: 9787302092223 出版時(shí)間: 2004-10-01 包裝: 平裝
開(kāi)本: 16 頁(yè)數(shù): 245 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  全書共分10章,內(nèi)容包括數(shù)字電路的基礎(chǔ)知識(shí),組合邏輯電路的分析與設(shè)計(jì)、組合集成電路、時(shí)序電路的分析與設(shè)計(jì)、集成時(shí)序電路、存儲(chǔ)器和可編程邏輯器件、脈沖信號(hào)的產(chǎn)生與整形、A/D與D/A轉(zhuǎn)換等。本書精簡(jiǎn)扼要,并深入淺出地闡述了數(shù)字、邏輯電路的工作原理和分析、設(shè)計(jì)方法。加強(qiáng)了對(duì)目前數(shù)字系統(tǒng)中常用的中、大規(guī)模集成部件的工作原理和應(yīng)用的介紹。本書可作為高等學(xué)校計(jì)算機(jī)、通信類專業(yè)的教材,也可作為工科院校通信類、計(jì)算機(jī)類、無(wú)線電類、自動(dòng)化類等專業(yè)的教材,同時(shí)也可供有關(guān)工程技術(shù)人員學(xué)習(xí)和參考。本書是根據(jù)吉林大學(xué)教學(xué)大綱并結(jié)合近年來(lái)的教學(xué)實(shí)踐編寫的。在編寫過(guò)程中盡量做到文字?jǐn)⑹鐾ㄋ滓锥?、邏輯性?qiáng),內(nèi)容安排由淺入深、循序漸近、理論聯(lián)系實(shí)際,習(xí)題與課程內(nèi)容相匹配,以便于自學(xué)。本書共分、10章,除介紹最基礎(chǔ)的理論知識(shí)外,重點(diǎn)介紹了中、大規(guī)模集成電路。第1章一第3章介紹了基礎(chǔ)知識(shí)。內(nèi)容包括數(shù)字與編碼、邏輯代數(shù)和邏輯門電路。這些知識(shí)是進(jìn)一步研究數(shù)字邏輯電路的組成和應(yīng)用所必備的。第4章是組合邏輯電路。主要介紹了分析和設(shè)計(jì)方法及常見(jiàn)的各種中規(guī)模集成電路的特性及應(yīng)用。第5章一第?章為時(shí)序電路。主要介紹了同步和異步電路的分析方法和設(shè)計(jì)方法。還介紹了各種常見(jiàn)的集成電路。第8章介紹存儲(chǔ)器和可編程邏輯器件??删幊唐骷≒ID)是近十年來(lái)發(fā)展起來(lái)的新型集成電路。一片PLD可代替幾十、幾百甚至上千個(gè)邏輯門,是集成電路的重要分支。第9章介紹脈沖信號(hào)的產(chǎn)生與整形。第10章介紹A/D和D/A變換。全書采用國(guó)家標(biāo)準(zhǔn)的圖形符號(hào)。本書第1章由徐淳寧編寫,第2章一第4章由黃玉蘭編寫,第9章和第10章由王凱編寫,其余部分由謝聲斌編寫。全書由謝聲斌負(fù)責(zé)統(tǒng)編定稿。由于作者學(xué)識(shí)有限,書中必然存在不足和錯(cuò)誤,敬請(qǐng)讀者批評(píng)指正。

作者簡(jiǎn)介

暫缺《數(shù)字電路與邏輯設(shè)計(jì)教程》作者簡(jiǎn)介

圖書目錄

第1章 數(shù)制與編碼
1.1 數(shù)制
1.2 編碼
第2章 邏輯代數(shù)
2.1 邏輯代數(shù)的基本運(yùn)算.
2.2 邏輯代數(shù)的基本定律和規(guī)則
2.3 邏輯函數(shù)的標(biāo)準(zhǔn)形式
2.4 邏輯函數(shù)的代數(shù)化簡(jiǎn)法
2.5 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
第3章 邏輯門電路
3.1 雙極型晶體管開(kāi)關(guān)特性
3.2 三極管--三極管邏輯門電路(TTL
3.3 MOS邏輯門電路
3.4 COMS邏輯電路
3.5 正負(fù)邏輯問(wèn)題
3.6 不同邏輯系列的配合問(wèn)題
第4章 組合邏輯電路
4.1 組合邏輯電路的分析
4.2 組合邏輯電路的設(shè)計(jì)
4.3 組合邏輯電路中的競(jìng)爭(zhēng)和冒險(xiǎn)
4.4 組合邏輯中規(guī)模集成電路
第5章 時(shí)序邏輯電路引論
5.1 概述
5.2 記憶元件--觸發(fā)器
第6章 同步時(shí)序邏輯電路的分析與設(shè)計(jì)
6.1 同步時(shí)序電路的分析
6.2 同步計(jì)數(shù)器
6.3 同步時(shí)序電路設(shè)計(jì)
6.4 反饋式移位寄存器
第7章 異步時(shí)序電路的分析與設(shè)計(jì)
7.1 異步時(shí)序電路的分析
7.2 異步時(shí)序電路的設(shè)計(jì)
第8章 存儲(chǔ)器和可編程邏輯器件
8.1 存儲(chǔ)器
8.2 可編程邏輯器件
第9章 脈沖信號(hào)的產(chǎn)生與整形
9.1 集成定時(shí)器CC755
9.2 施密特觸發(fā)器
9.3 單穩(wěn)態(tài)觸發(fā)器
9.4 多諧振蕩器
第10章 A/D與D/A變換
10.1 D/A轉(zhuǎn)換器
10.2 A/D轉(zhuǎn)換器
附錄A 常用基本邏輯單元國(guó)標(biāo)符號(hào)與非國(guó)標(biāo)符號(hào)對(duì)照表
附錄B 半導(dǎo)體集成電路型號(hào)命名法
附錄C 常用中、小規(guī)模集成電路產(chǎn)品型號(hào)索引
【媒體評(píng)論】

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)