注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用EDA技術(shù)及可編程器件應(yīng)用實(shí)訓(xùn)

EDA技術(shù)及可編程器件應(yīng)用實(shí)訓(xùn)

EDA技術(shù)及可編程器件應(yīng)用實(shí)訓(xùn)

定 價:¥34.00

作 者: 沈明山
出版社: 科學(xué)出版社
叢編項(xiàng): 應(yīng)用型本科人才培養(yǎng)創(chuàng)新教材出版工程
標(biāo) 簽: Protel/EDA

ISBN: 9787030144003 出版時間: 2004-12-07 包裝: 平裝
開本: B5 頁數(shù): 398 字?jǐn)?shù):  

內(nèi)容簡介

  《EDA技術(shù)及可編程器件應(yīng)用實(shí)訓(xùn)》從教學(xué)和實(shí)用角度出發(fā),闡述了EDA技術(shù)的主要應(yīng)用領(lǐng)域及可編程邏輯器件原理與編程應(yīng)用技術(shù)等主要內(nèi)容。包括EDA技術(shù)概述、可編程邏輯器件基本原理及編程開發(fā)技術(shù)、數(shù)字系統(tǒng)EDA開發(fā)軟件MAX+PluslI使用技術(shù)、硬件描述語言原理和應(yīng)用范例、EDA開發(fā)軟件使用及設(shè)計進(jìn)階、EDA設(shè)計實(shí)踐、EDA教學(xué)實(shí)驗(yàn)箱的原理等?!禘DA技術(shù)及可編程器件應(yīng)用實(shí)訓(xùn)》可作為高等院校電子電氣信息類、儀器儀表類、自動化類及其他相近專業(yè)本、專科生電子技術(shù)綜合實(shí)踐與EDA課程教材或教學(xué)參考書,也可作為相關(guān)專業(yè)的工程技術(shù)人員學(xué)習(xí)EDA技術(shù)的參考用書,還可供各種EDA技術(shù)培訓(xùn)班使用?!禘DA技術(shù)及可編程器件應(yīng)用實(shí)訓(xùn)》同時是信息產(chǎn)業(yè)部“CEAC國家信息化培訓(xùn)認(rèn)證管理辦公室”電子工程師認(rèn)證課程體系的指定教材。

作者簡介

暫缺《EDA技術(shù)及可編程器件應(yīng)用實(shí)訓(xùn)》作者簡介

圖書目錄

第1章 電子系統(tǒng)及電子系統(tǒng)設(shè)計概論
1. 1 電子系統(tǒng)
1. 1. 1 什么叫電子系統(tǒng)
1. 1. 2 電子系統(tǒng)設(shè)計自動化
1. 2 VLSI器件
1. 2. 1 VLSI的分類和芯片布圖模式
1. 2. 2 可編程邏輯器件 PLD
1. 3 數(shù)字電子系統(tǒng)設(shè)計的流程
1. 3. 1 設(shè)計方法之一 自頂向下設(shè)計法Top-Down Design
1. 3. 2 設(shè)計方法之二 自底向上設(shè)計法Bottom-Up Design
1. 3. 3 設(shè)計方法之三
1. 4 EDA的主要領(lǐng)域
1. 4. 1 硬件描述語言
1. 4. 2 模擬驗(yàn)證
1. 4. 3 綜合技術(shù)
1. 4. 4 測試診斷
1. 4. 5 邏輯設(shè)計形式驗(yàn)證
1. 4. 6 工程實(shí)現(xiàn)
1. 5 EDA系統(tǒng)的構(gòu)成
1. 6 未來EDA技術(shù)
思考題
第2章 可編程邏輯器件及編程開發(fā)技術(shù)
2. 1 可編程邏輯器件概述
2. 2 可編程邏輯器件基本結(jié)構(gòu)
2. 2. 1 組合邏輯和時序邏輯的邏輯函數(shù)表示式
2. 2. 2 PLD器件基本模型
2. 3 PAL和GAL器件基本結(jié)構(gòu)
2. 3. 1 PAL器件的基本結(jié)構(gòu)
2. 3. 2 GAL器件的基本結(jié)構(gòu)
2. 4 CPLD基本結(jié)構(gòu)
2. 4. 1 Xilinx公司XC7300系列器件結(jié)構(gòu)
2. 4. 2 Altera公司MAX7000系列器件結(jié)構(gòu)
2. 4. 3 Lattice公司pLSI/ispLSI1000系列器件結(jié)構(gòu)
2. 5 FPGA基本結(jié)構(gòu)
2. 5. 1 Altera公司FLEXl0K系列FPGA器件結(jié)構(gòu)
2. 5. 2 Xilinx公司XCA000系列FPGA器件基本結(jié)構(gòu)
2. 6 CPLD和FPGA器件的編程與適配技術(shù)
2. 6. 1 編程與適配
2. 6. 2 在系統(tǒng)編程技術(shù)
2. 6. 3 IEEE邊界掃描測試標(biāo)準(zhǔn)及編程標(biāo)準(zhǔn)
思考題
第3章 數(shù)字系統(tǒng)EDA開發(fā)工具軟件
3. 1 MAX PlusⅡ概述
3. 1. 1 MAX PlusⅡ簡介
3. 1. 2 MAX PlusⅡ的工具菜單及快捷按鈕
3. 2 MAX PlusⅡ的基本操作
3. 2. 1 MAX PlusⅡ的安裝及初次設(shè)置
3. 2. 2 MAX PlusⅡ的設(shè)計流程
3. 3 MAX PlusⅡ的原理圖輸入設(shè)計法
3. 3. 1 設(shè)計項(xiàng)目的建立一頂層采用原理圖設(shè)計輸入法
3. 3. 2 設(shè)計項(xiàng)目的編譯與適配
3. 3. 3 設(shè)計項(xiàng)目的仿真與時序分析
3. 3. 4 設(shè)計項(xiàng)目編程/適配 下載到器件
3. 4 MAX PlusⅡ文本輸入設(shè)計法
3. 5 MAX PlusⅡ的波形輸入設(shè)計法
3. 6 MAX PlusⅡ的層次化設(shè)計
3. 7 從符號編輯人手的設(shè)計法 原理圖法的從上到下設(shè)計法
3. 8 ispLSI開發(fā)軟件
3. 8. 1 LatticeispEXPERT的安裝
3. 8. 2 LatticeispEXPERT的原理圖輸入設(shè)計法
3. 8. 3 LatticeispEXPERT下VHDL語言和電路圖混合輸入
3. 8. 4 LatticeispEXPERT下宏調(diào)用的VHDL設(shè)計法
3. 8. 5 在VHDL文本中鎖定引腳設(shè)計法舉例
思考題
第4章 硬件描述語言VHDL
4. 1 硬件描述語言概述
4. 2 VHDL程序基本結(jié)構(gòu)
4. 2. 1 VHDL程序的基本結(jié)構(gòu)與程序設(shè)計舉例
4. 2. 2 實(shí)體 Entity
4. 2. 3 結(jié)構(gòu)體 Architecture
4. 2. 4 配置 Configuration
4. 3 VHDL的基本數(shù)據(jù)類型及運(yùn)算操作符
4. 3. 1 標(biāo)識符
4. 3. 2 數(shù)據(jù)對象
4. 3. 3 數(shù)據(jù)類型
4. 3. 4 屬性
4. 3. 5 運(yùn)算符
4. 4 VHDL中的順序語句
4. 4. 1 變量賦值語句
4. 4. 2 信號賦值語句
4. 4. 3 if語句
4. 4. 4 case語句
4. 4. 5 loop語句
4. 4. 6 next語句
4. 4. 7 exit語句
4. 4. 8 null語句
4. 4. 9 wait語句
4. 4. 10 report語句
4. 4. 11 assert語句
4. 5 VHDL中的并行語句
4. 5. 1 進(jìn)程語句PROCESS
4. 5. 2 并行信號賦值語句
4. 5. 3 元件聲明/元件例化語句
4. 5. 4 塊語句
4. 5. 5 GENERATE生成語句
4. 6 程序包與庫
4. 6. 1 程序包
4. 6. 2 設(shè)計庫
4. 7 類屬
4. 8 子程序
4. 8. 1 函數(shù)
4. 8. 2 過程
4. 8. 3 類型轉(zhuǎn)換與重載
4. 9 描述風(fēng)格
4. 10 基本邏輯電路設(shè)計
4. 10. 1 組合邏輯電路設(shè)計
4. 10. 2 時序邏輯電路設(shè)計
4. 11 狀態(tài)機(jī)的VHDL設(shè)計
4. 11. 1 狀態(tài)機(jī)的基本結(jié)構(gòu)和功能
4. 11. 2 狀態(tài)機(jī)的VHDL設(shè)計
思考題
第5章 設(shè)計進(jìn)階
5. 1 在MAX Plus II中的一題多解
5. 1. 1 純狀態(tài)轉(zhuǎn)移描述法
5. 1. 2 編碼精簡計數(shù)式狀態(tài)機(jī)描述法
5. 1. 3 VHDL文本描述法完成設(shè)計
5. 2 CIC_310智能型數(shù)字開發(fā)系統(tǒng)中的多任務(wù)電路結(jié)構(gòu)重配置設(shè)計
5. 2. 1 原理圖法作一個門電路的設(shè)計 任務(wù)一
5. 2. 2 可預(yù)置-加/減可逆16位二進(jìn)制計數(shù)器的設(shè)計 任務(wù)二
5. 2. 3 多任務(wù)電路結(jié)構(gòu)重配置 對同一個可編程器件
5. 3 MAX Plus II中的器件庫和IP核的使用
5. 3. 1 基本元件庫
5. 3. 2 參數(shù)化兆功能模塊庫
5. 3. 3 參數(shù)化兆功能模塊的使用
思考題
第6章 EDA設(shè)計實(shí)踐
6. 1 邏輯功能部件設(shè)計實(shí)踐
6. 1. 1 用庫元件設(shè)計電路
6. 1. 2 實(shí)用計數(shù)器
6. 2 ASM圖與交通燈控制器
6. 2. 1 ASM圖
6. 2. 2 交通燈控制器
6. 3 彩燈控制器
6. 4 音樂發(fā)生及及簡易電子琴的設(shè)計
6. 5 數(shù)字電子鐘
6. 6 多波形發(fā)生器的設(shè)計
6. 7 模擬電壓信號的檢測
6. 8 設(shè)計課題布置
6. 8. 1 點(diǎn)陣式彩燈控制器的設(shè)計
6. 8. 2 數(shù)字顯示頻率計的設(shè)計
6. 8. 3 電子數(shù)字式跑表的設(shè)計
6. 8. 4 數(shù)字顯示電子鬧鐘的設(shè)計
6. 8. 5 數(shù)字萬年歷的設(shè)計
6. 8. 6 數(shù)顯式電阻阻值測試儀的設(shè)計
6. 8. 7 數(shù)顯式NPN晶體管 值測試儀的設(shè)計
6. 8. 8 可控多波形發(fā)生器的設(shè)計
6. 8. 9 數(shù)字顯示模擬電壓表的設(shè)計
6. 8. 10 數(shù)字顯示帶定時的4路輸入搶答器的設(shè)計
6. 8. 11 數(shù)字密碼鎖的設(shè)計
6. 8. 12 汽車尾燈控制系統(tǒng)的設(shè)計
6. 8. 13 自動售貨機(jī)控制系統(tǒng)
6. 8. 14 NRZ碼到HDB3碼的變換
6. 8. 15 對交通燈控制系統(tǒng)作出改進(jìn)性的設(shè)計
思考題
第7章 教學(xué)實(shí)驗(yàn)箱的原理
7. 1 EDA實(shí)驗(yàn)開發(fā)系統(tǒng)的基本硬件配置
7. 2 配套開發(fā)軟件資源
7. 3 理工達(dá)盛實(shí)驗(yàn)儀部分硬件接口板原理
7. 3. 1 ispLSI1032-70LJ84芯片適配器接口板
7. 3. 2 下載電纜安全使用
7. 3. 3 芯片適配器接口EPM7128SLC84-15及EPF10K10LC84-4
7. 3. 4 8位數(shù)碼管及16X16點(diǎn)陣管顯示接口板
7. 3. 5 16×16 色點(diǎn)陣管的原理
7. 3. 6 顯示漢字原理
7. 3. 7 按鍵接口板
7. 3. 8 撥碼開關(guān)接口板
7. 3. 9 發(fā)光二極管顯示接口板
7. 3. 10 蜂鳴器接口板
7. 3. 11 AD558數(shù)/模轉(zhuǎn)換器和LM358N單電源雙運(yùn)放接口板
7. 3. 12 時鐘源接口板
7. 3. 13 理工達(dá)盛實(shí)驗(yàn)箱部分重要的中小規(guī)模IC芯片
7. 4 掌宇CIC_310實(shí)驗(yàn)儀硬件電路原理
7. 4. 1 CIC_310實(shí)驗(yàn)箱EPFl0K10LC84-4下載板
7. 4. 2 CIC_310實(shí)驗(yàn)箱EPF8282ALC84-4下載板
7. 4. 3 CIC_310實(shí)驗(yàn)箱箱座I/O板
7. 4. 4 以EPF8282ALC84-4為基準(zhǔn)的各種別的下載板引腳對照表
7. 4. 5 EPF8282ALC84-4下載板電路圖
7. 4. 6 EPF8282ALC84-4下載板面板圖及EPF10K10LC84-4下載板面板圖
7. 4. 7 CIC_310實(shí)驗(yàn)儀的I/O實(shí)驗(yàn)板
7. 4. 8 邏輯輸入開關(guān) Logic Input Switch
7. 4. 9 輸人輸出檢測用LED顯示器 Logic Led Display
7. 4. 10 并列或串行之六位數(shù)七段LED顯示 Parallel Serial 7-Seg-ment Display
7. 4. 11 脈沖信號產(chǎn)生器
7. 4. 12 矩陣式鍵盤的原理及用法
7. 5 部分芯片功能引腳圖
7. 6 設(shè)計指導(dǎo)與注意事項(xiàng)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號