注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)硬件、外部設(shè)備與維護(hù)計(jì)算機(jī)組成原理實(shí)踐教材:基于EDA平臺(tái)

計(jì)算機(jī)組成原理實(shí)踐教材:基于EDA平臺(tái)

計(jì)算機(jī)組成原理實(shí)踐教材:基于EDA平臺(tái)

定 價(jià):¥16.00

作 者: 易小琳等編著
出版社: 北京航空航天大學(xué)出版社
叢編項(xiàng): 基于EDA平臺(tái)/高等學(xué)校通用教材
標(biāo) 簽: 計(jì)算機(jī)體系結(jié)構(gòu) 教材

ISBN: 9787810778534 出版時(shí)間: 2006-05-01 包裝: 簡(jiǎn)裝本
開本: 16開 頁(yè)數(shù): 122 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

這是一本將計(jì)算機(jī)組成原理實(shí)踐和EDA設(shè)計(jì)方法有機(jī)整合在一起的教材。本書首先介紹EDA平臺(tái)、MAX+plusⅡ及QuartusⅡ設(shè)計(jì)軟件的使用方法;然后通過(guò)實(shí)例設(shè)計(jì),介紹利用Verilog HDL進(jìn)行硬件系統(tǒng)設(shè)計(jì)的方法;最后介紹計(jì)算機(jī)主機(jī)系統(tǒng)總體結(jié)構(gòu)、指令系統(tǒng)及主機(jī)系統(tǒng)各大部件的設(shè)計(jì)原理、實(shí)現(xiàn)及調(diào)試方法。本書結(jié)合實(shí)例講解設(shè)計(jì)原理,既適合教學(xué)使用,也適合讀者自學(xué)。書中給出的許多實(shí)例可以作為讀者開發(fā)類似應(yīng)用的模板或原型。附錄中給出了主機(jī)系統(tǒng)各大部件的詳細(xì)設(shè)計(jì)圖、常用邏輯電路圖及功能表,供讀者參考使用。 本書可作為計(jì)算機(jī)、電子工程、自動(dòng)控制和機(jī)械電子等相關(guān)專業(yè)本科生計(jì)算機(jī)組成原理實(shí)踐的通用教材,也可供相關(guān)專業(yè)研究生、工程技術(shù)人員參考。

作者簡(jiǎn)介

暫缺《計(jì)算機(jī)組成原理實(shí)踐教材:基于EDA平臺(tái)》作者簡(jiǎn)介

圖書目錄

第1章 緒論
 1.1 實(shí)踐內(nèi)容
  1.1.1 計(jì)算機(jī)組成原理實(shí)驗(yàn)
  1.1.2 計(jì)算機(jī)主機(jī)系統(tǒng)設(shè)計(jì)
 1.2 實(shí)踐環(huán)境
第2章 計(jì)算機(jī)組成原理實(shí)踐基礎(chǔ)平臺(tái)
 2.1 基于MAX+plusⅡ平臺(tái)的計(jì)算機(jī)主機(jī)系統(tǒng)設(shè)計(jì)
  2.1.1 MAX+plusⅡ平臺(tái)簡(jiǎn)介
  2.1.2 MAX+plusⅡ平臺(tái)的安裝與配置
  2.1.3 MAX+plusⅡ在計(jì)算機(jī)主機(jī)系統(tǒng)設(shè)計(jì)中的應(yīng)用
  2.1.4 系統(tǒng)設(shè)計(jì)正確性驗(yàn)證
 2.2 基于QuartusⅡ平臺(tái)的計(jì)算機(jī)系統(tǒng)設(shè)計(jì)
  2.2.1 QuartusⅡ平臺(tái)簡(jiǎn)介
  2.2.2 QuartusⅡ平臺(tái)的安裝與配置
  2.2.3 QuartusⅡ在計(jì)算機(jī)主機(jī)系統(tǒng)設(shè)計(jì)中的應(yīng)用
  2.2.4 系統(tǒng)設(shè)計(jì)正確性驗(yàn)證
第3章 基于Verjlog HDL的主機(jī)系統(tǒng)設(shè)計(jì)
 3.1 Verilog HDL基本架構(gòu)
  3.1.1 Verilog HDL模塊的結(jié)構(gòu)
  3.1.2 邏輯功能定義
 3.2 數(shù)據(jù)類型及運(yùn)算符
  3.2.1 常量
  3.2.2 變量
  3.2.3 運(yùn)算符
 3.3 常用語(yǔ)句
  3.3.1 賦值語(yǔ)句
  3.3.2 條件語(yǔ)句
  3.3.3 循環(huán)語(yǔ)句
  3.3.4 結(jié)構(gòu)說(shuō)明語(yǔ)句
  3.3.5 編譯預(yù)處理語(yǔ)句
 3.4 Verilog HDL設(shè)計(jì)數(shù)字電路實(shí)例
  3.4.1 時(shí)序發(fā)生器的設(shè)計(jì)
  3.4.2 運(yùn)算器的設(shè)計(jì)
  3.4.3 Verilog HDL設(shè)計(jì)主機(jī)系統(tǒng)
第4章 運(yùn)算器功能部件設(shè)計(jì)與調(diào)試范例
 4.1 運(yùn)算器功能部件的設(shè)計(jì)
  4.1.1 運(yùn)算器功能部件的總體設(shè)計(jì)
  4.1.2 運(yùn)算器功能部件的詳細(xì)設(shè)計(jì)
 4.2 運(yùn)算器功能部件的調(diào)試與封裝
  4.2.1 運(yùn)算器功能部件的調(diào)試
  4.2.2 運(yùn)算器功能部件的封裝
第5章 計(jì)算機(jī)主機(jī)系統(tǒng)基本部件的設(shè)計(jì)及實(shí)驗(yàn)
 5.1 利用MAX+plusⅡ及QuartusⅡ設(shè)計(jì)基本部件
  5.1.1 時(shí)序發(fā)生器的設(shè)計(jì)
  5.1.2 存儲(chǔ)器的設(shè)計(jì)
  5.1.3 運(yùn)算器的設(shè)計(jì)
  5.1.4 程序計(jì)數(shù)器的設(shè)計(jì)
  5.1.5 暫存器的設(shè)計(jì)
  5.1.6 寄存器組的設(shè)計(jì)
 5.2 計(jì)算機(jī)組成原理實(shí)驗(yàn)
  5.2.1 實(shí)驗(yàn)1:16位并行進(jìn)位運(yùn)算器功能部件的設(shè)計(jì)與實(shí)現(xiàn)
  5.2.2 實(shí)驗(yàn)2:帶字位擴(kuò)展存儲(chǔ)器功能部件的設(shè)計(jì)與實(shí)現(xiàn)
  5.2.3 實(shí)驗(yàn)3:寄存器組及具有移位功能暫存器的設(shè)計(jì)與實(shí)現(xiàn)
  5.2.4 實(shí)驗(yàn)4:運(yùn)算器、存儲(chǔ)器功能部件與寄存器組之間數(shù)據(jù)傳輸方式的設(shè)計(jì)與實(shí)現(xiàn)
第6章 計(jì)算機(jī)主機(jī)系統(tǒng)設(shè)計(jì)
 6.1 計(jì)算機(jī)主機(jī)系統(tǒng)設(shè)計(jì)的目標(biāo)及要求
  6.1.1 系統(tǒng)設(shè)計(jì)目標(biāo)
  6.1.2 系統(tǒng)設(shè)計(jì)要求
 6.2 計(jì)算機(jī)主機(jī)系統(tǒng)總體結(jié)構(gòu)設(shè)計(jì)
  6.2.1 微型計(jì)算機(jī)主機(jī)系統(tǒng)設(shè)計(jì)示例
  6.2.2 主機(jī)系統(tǒng)總體結(jié)構(gòu)設(shè)計(jì)要求
 6.3 指令系統(tǒng)設(shè)計(jì)
  6.3.1 指令格式設(shè)計(jì)
  6.3.2 操作碼結(jié)構(gòu)設(shè)計(jì)
  6.3.3 地址碼結(jié)構(gòu)設(shè)計(jì)
  6.3.4 指令助記符與機(jī)器指令代碼
 6.4 控制部件設(shè)計(jì)原理
  6.4.1 微程序控制部件設(shè)計(jì)原理
  6.4.2 組合邏輯控制部件設(shè)計(jì)原理
 6.5 微程序控制部件的設(shè)計(jì)與調(diào)試
  6.5.1 微指令與控制信號(hào)的設(shè)計(jì)
  6.5.2 微程序設(shè)計(jì)
  6.5.3 微程序控制部件的調(diào)試與封裝
 6.6 組合邏輯控制部件的設(shè)計(jì)與調(diào)試
  6.6.1 時(shí)序系統(tǒng)的設(shè)計(jì)
  6.6.2 指令流程與微操作時(shí)間表的設(shè)計(jì)
  6.6.3 微命令的邏輯綜合與實(shí)現(xiàn)
  6.6.4 組合邏輯控制部件的調(diào)試與封裝
 6.7 計(jì)算機(jī)主機(jī)系統(tǒng)的調(diào)試
  6.7.1 取指令功能的調(diào)試
  6.7.2 通用寄存器組輸入/輸出功能的調(diào)試
  6.7.3 存儲(chǔ)器功能部件的調(diào)試
  6.7.4 運(yùn)算器功能部件的調(diào)試
  6.7.5 指令系統(tǒng)功能及尋址方式正確性測(cè)試
  6.7.6 調(diào)試程序的編制及主機(jī)系統(tǒng)的調(diào)試
第7章 計(jì)算機(jī)組成原理實(shí)踐報(bào)告要求
 7.1 計(jì)算機(jī)組成原理實(shí)驗(yàn)報(bào)告要求
 7.2 計(jì)算機(jī)主機(jī)系統(tǒng)設(shè)計(jì)報(bào)告要求
附錄
 附錄A 基本部件詳細(xì)設(shè)計(jì)圖
 附錄B 集成電路芯片簡(jiǎn)介
 附錄C 設(shè)計(jì)調(diào)試過(guò)程中的注意事項(xiàng)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)