注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)軟件與程序設(shè)計(jì)XILINX數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù)

XILINX數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù)

XILINX數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù)

定 價(jià):¥33.00

作 者: 朱明程
出版社: 東南大學(xué)出版社
叢編項(xiàng): 數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù)叢書(shū)
標(biāo) 簽: 數(shù)字系統(tǒng)設(shè)計(jì)

ISBN: 9787810508483 出版時(shí)間: 2001-10-01 包裝: 簡(jiǎn)裝本
開(kāi)本: 小16開(kāi) 頁(yè)數(shù): 365 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)系統(tǒng)介紹了FPGA(用戶現(xiàn)場(chǎng)可編程門(mén)陣列)集成電路的發(fā)明者——美國(guó)Xilinx公司的FPGA、CPLD器件產(chǎn)品的結(jié)構(gòu)原理、功能特征及應(yīng)用設(shè)計(jì)技術(shù)。.本書(shū)第1章,提出了現(xiàn)代數(shù)字系統(tǒng)單片化實(shí)現(xiàn)以工藝集成和現(xiàn)場(chǎng)集成來(lái)分類(lèi)的新概念,闡述了數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù)的重要性;第2、3章介紹了Xilinx的主流FPGA、CPLD器件的結(jié)構(gòu)原理、功能特征、開(kāi)發(fā)工具及設(shè)計(jì)流程;第4章介紹了現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)的主流方式——VHDL設(shè)計(jì)技術(shù),系統(tǒng)歸納了VHDL硬件描述語(yǔ)言結(jié)構(gòu)、語(yǔ)法規(guī)則及電路設(shè)計(jì)方法;第5、6章針對(duì)數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成設(shè)計(jì)中的技術(shù)特征,介紹了有關(guān)的電路設(shè)計(jì)技巧、器件選擇原則及系統(tǒng)性能改進(jìn)方法,并給出了若干典型的應(yīng)用設(shè)計(jì)實(shí)例。..本書(shū)內(nèi)容豐富,技術(shù)新穎,實(shí)用性強(qiáng)。對(duì)于通信技術(shù)、計(jì)算機(jī)應(yīng)用、航空航天儀器儀表、自動(dòng)化應(yīng)用領(lǐng)域從事數(shù)字系統(tǒng)設(shè)計(jì)及單片化集成的設(shè)計(jì)工程師、科研人員、大專(zhuān)院校相關(guān)專(zhuān)業(yè)的研究生、高年級(jí)本科生,都是一本具有指導(dǎo)和實(shí)用價(jià)值的技術(shù)參考書(shū)。本書(shū)可作為高等院校信息工程類(lèi)等相關(guān)專(zhuān)業(yè)的高年級(jí)本科生及研究生的《數(shù)字系統(tǒng)設(shè)計(jì)技術(shù)》課程教材,也可作為工程師繼續(xù)教育的培訓(xùn)用書(shū)。...

作者簡(jiǎn)介

暫缺《XILINX數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù)》作者簡(jiǎn)介

圖書(shū)目錄

1 概述
  1.1 數(shù)字系統(tǒng)與專(zhuān)用集成電路(ASIC)
  1.2 數(shù)字系統(tǒng)的工藝集成技術(shù)與現(xiàn)場(chǎng)集成技術(shù)
2 Xilinx現(xiàn)場(chǎng)可編程邏輯器件的結(jié)構(gòu)原理
  2.1 Xilinx可編程邏輯器件的分類(lèi)
  2.2 Xilinx低成本普及型FPGA的結(jié)構(gòu)及工作原理
  2.3 Xilinx高密度系統(tǒng)級(jí)FPGA的結(jié)構(gòu)與工作原理
  2.4 Xilinx CPLD的基本結(jié)構(gòu)與工作原則
3 開(kāi)發(fā)系統(tǒng)與設(shè)計(jì)流程
  3.1 概述
  3.2 FPGA現(xiàn)場(chǎng)集成的設(shè)計(jì)流程
  3.3 Foundation開(kāi)發(fā)系統(tǒng)
  3.4 開(kāi)發(fā)系統(tǒng)的環(huán)境設(shè)定
  3.5 IP Core資源的使用及Core Generator工具
  3.6 設(shè)計(jì)實(shí)例
  3.7 ISE開(kāi)發(fā)系統(tǒng)
4 VHDL設(shè)計(jì)方法
  4.1 概述
  4.2 VHDL的模型結(jié)構(gòu)
  4.3 VHDL語(yǔ)言的基本要素
  4.4 VHDL基本描述語(yǔ)句
  4.5 VHDL設(shè)計(jì)的庫(kù)、程序包和配置
  4.6 VHDL的基本設(shè)計(jì)
5 數(shù)字系統(tǒng)設(shè)計(jì)與現(xiàn)場(chǎng)集成技巧
  5.1 同步電路設(shè)計(jì)技巧
  5.2 多級(jí)邏輯設(shè)計(jì)技巧
  5.3 數(shù)字系統(tǒng)的FPGA現(xiàn)場(chǎng)集成設(shè)計(jì)中的基本問(wèn)題
  5.4 FPGA應(yīng)用設(shè)計(jì)中的技巧
  5.5 高速電路設(shè)計(jì)
6 現(xiàn)場(chǎng)集成技術(shù)的應(yīng)用
  6.1 鎖相環(huán)技術(shù)在現(xiàn)場(chǎng)集成設(shè)計(jì)中的應(yīng)用
  6.2 線性反饋移位寄存器LFSR的現(xiàn)場(chǎng)集成設(shè)計(jì)
  6.3 PCI總線接口的現(xiàn)場(chǎng)集成設(shè)計(jì)
  6.4 1.6GB/s DDR SDRAM控制器的現(xiàn)場(chǎng)集成設(shè)計(jì)
附錄
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)