注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)計算機(jī)輔助設(shè)計與工程計算其他相關(guān)軟件EDA技術(shù)與VHDL(第2版)

EDA技術(shù)與VHDL(第2版)

EDA技術(shù)與VHDL(第2版)

定 價:¥33.00

作 者: 潘松、黃繼業(yè)
出版社: 清華大學(xué)出版社
叢編項: 高等學(xué)校電子科學(xué)與工程教材
標(biāo) 簽: Protel/EDA

ISBN: 9787302143574 出版時間: 2007-01-01 包裝: 平裝
開本: 16 頁數(shù): 401 字?jǐn)?shù):  

內(nèi)容簡介

  本書系統(tǒng)地介紹了EDA技術(shù)和VHDL硬件描述語言,將VHDL的基礎(chǔ)知識、編程技巧和實用方法與實際工程開發(fā)技術(shù)在先進(jìn)的EDA設(shè)計平臺——Quartus Ⅱ上很好地結(jié)合起來,使讀者能通過本書的學(xué)習(xí)迅速了解并掌握EDA技術(shù)的基本理論和工程開發(fā)實用技術(shù),并為后續(xù)的深入學(xué)習(xí)和發(fā)展打下堅實的理論與實踐基礎(chǔ)。.依據(jù)高校課堂教學(xué)和實驗操作的規(guī)律與要求,并以提高學(xué)生的實際工程設(shè)計能力和自主創(chuàng)新能力為目的,全書內(nèi)容作了恰當(dāng)?shù)木幣?,共?個部分:EDA技術(shù)的概述;FPGA/CPLD器件的結(jié)構(gòu)原理;VHDL實用技術(shù);Quartus Ⅱ及IP核的詳細(xì)使用方法;基于VHDL的16位CPU設(shè)計技術(shù);基于MATLAB和DSP Builder平臺的詳細(xì)的EDA設(shè)計技術(shù)和大量實用系統(tǒng)設(shè)計示例。除個別章節(jié)外,各章都安排了相應(yīng)的習(xí)題和針對性強(qiáng)的實驗和設(shè)計示例。書中列舉的VHDL示例,都經(jīng)編譯通過或經(jīng)硬件測試。..本書主要面向高等院校本、??艵DA技術(shù)和VHDL語言基礎(chǔ)課,推薦作為電子工程、通信、工業(yè)自動化、計算機(jī)應(yīng)用技術(shù)、電子對抗、儀器儀表、數(shù)字信號或圖像處理等學(xué)科專業(yè)與相關(guān)的實驗指導(dǎo)課的授課教材或主要參考書,同時也可作為電子設(shè)計競賽、FPGA開發(fā)應(yīng)用的自學(xué)參考書。對于授課教師還能獲贈本書CAI教學(xué)課件與實驗指導(dǎo)課件。...

作者簡介

暫缺《EDA技術(shù)與VHDL(第2版)》作者簡介

圖書目錄

第1章 概述
1.1 電子設(shè)計自動化技術(shù)及其發(fā)展
1.2 電子設(shè)計自動化應(yīng)用對象
1.3 VHDL
1.4 EDA的優(yōu)勢
1.5 面向FPGA的開發(fā)流程
1.6 QuartusⅡ概述
1.7 IP核
1.8 EDA技術(shù)的發(fā)展趨勢

第2章 PLD硬件特性與編程技術(shù)
2.1 PLD概述
2.2 低密度PLD可編程原理
2.3 CPLD的結(jié)構(gòu)與可編程原理 
2.4 FPGA的結(jié)構(gòu)與可編程原理
2.5 硬件測試技術(shù)
2.6 FPGA/CDLD產(chǎn)品概述
2.7 編程與配置

第3章 VHDL基礎(chǔ)
3.1 VHDL基本語法
3.2 時序電路描述
3.3 全加器的VHDL描述
3.4 計數(shù)器設(shè)計
3.5 一般計數(shù)器的VHDL設(shè)計方法
3.6 數(shù)據(jù)對象
3.7 IF語句概述
3.8 進(jìn)程語句歸納
3.9 并行賦值語句概述
3.10 雙向和三態(tài)電路信號賦值
3.11 仿真延時

第4章 QuartusⅡ使用方法
4.1 QuartusⅡ設(shè)計流程
4.2 嵌入式邏輯分析儀
4.3 編輯SignalTapⅡ的觸發(fā)信號
4.4 LPM_ROM宏模塊使用
4.5 In-System Memory Content Editor應(yīng)用
4.6 LPM_RAM/FIFO的定制與應(yīng)用
4.7 LPM嵌入式鎖相環(huán)調(diào)用
4.8 IP核NCO使用方法
4.9 原理圖設(shè)計方法
4.10 流水線乘法器的混合輸入設(shè)計

第5章 VHCL狀態(tài)機(jī)
7.1 狀態(tài)機(jī)設(shè)計相關(guān)語句
7.2 Moore狀態(tài)機(jī)
7.3 Mealy狀態(tài)機(jī)
7.4 狀態(tài)編碼
7.5 非法狀態(tài)處理

第6章 16位CISC CPU設(shè)計
6.1 頂層系統(tǒng)設(shè)計
6.2 CPU基本部件設(shè)計
6.3 CPU的時序仿真與實現(xiàn)
6.4 應(yīng)用程序設(shè)計實例

第7章 VHDL語句
7.1 順序語句
7.2 并行語句
7.3 屬性描述與定義語句
7.4 直接數(shù)字合成器設(shè)計
7.5 等精度頻率/相位計設(shè)計

第8章 VHDL結(jié)構(gòu)
8.1 VHDL實體
8.2 VHDL結(jié)構(gòu)體
8.3 VHDL子程序
8.4 VHDL庫
8.5 VHDL程序包
8.6 VHDL配置
8.7 VHDL文字規(guī)則
8.8 VHDL數(shù)據(jù)類型
8.9 VHDL操作符
8.10 VGA彩條信號顯示控制器設(shè)計
8.11 VGA圖像顯示控制器設(shè)計

第9章 DSP Builder設(shè)計初步
9.1 MATLAB/DSP Builder及其設(shè)計流程
9.2 正弦信號發(fā)生器設(shè)計
9.3 DSP Builder層次化設(shè)計
9.4 基于DSP Builder 的DDS設(shè)計
9.5 數(shù)字編碼與譯碼器設(shè)計
9.6 硬件環(huán)HIL仿真設(shè)計
9.7 DSP Builder的狀態(tài)機(jī)設(shè)計

第10章 DSP Builder設(shè)計深入
10.1 FIR數(shù)字濾波器設(shè)計
10.2 VHDL模塊插入仿真與設(shè)計
10.3 正交幅度調(diào)制與解調(diào)模型設(shè)計
10.4 NCO IP核應(yīng)用
10.5 基于IP的數(shù)字編譯碼器設(shè)計

參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號