注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)現(xiàn)代計(jì)算機(jī)組成原理

現(xiàn)代計(jì)算機(jī)組成原理

現(xiàn)代計(jì)算機(jī)組成原理

定 價(jià):¥33.00

作 者: 潘松,潘明 編著
出版社: 科學(xué)出版社
叢編項(xiàng): 普通高等教育"十一五"國(guó)家級(jí)規(guī)劃教材
標(biāo) 簽: 計(jì)算機(jī)理論

ISBN: 9787030184498 出版時(shí)間: 2007-02-01 包裝: 膠版紙
開本: 16開 頁(yè)數(shù): 411 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材:現(xiàn)代計(jì)算機(jī)組成原理》提供了基于VHDL和EDA技術(shù)的關(guān)于CPU和計(jì)算機(jī)系統(tǒng)的設(shè)計(jì)理論和設(shè)計(jì)技術(shù)方面較完整和豐富的內(nèi)容。其中有基于微程序控制模式的8位CISC模型CPU設(shè)計(jì)技術(shù);基于狀態(tài)機(jī)控制模式的16位CISC CPU設(shè)計(jì)技術(shù);MCS51系列單片機(jī)兼容型單片機(jī)IP軟核系統(tǒng)設(shè)計(jì)方法;基于流水線技術(shù)的16位RISC CPU設(shè)計(jì)技術(shù),以及基于SOPC技術(shù)的32位NiosⅡ軟核嵌入式系統(tǒng)軟硬件設(shè)計(jì)技術(shù)。從授課內(nèi)容到實(shí)驗(yàn)形式都能與目前國(guó)外計(jì)算機(jī)組成原理與計(jì)算機(jī)體系結(jié)構(gòu)等同類課程的教學(xué)和實(shí)驗(yàn)有較好的接軌。全書內(nèi)容新穎實(shí)用,吸收了歐美許多高校的計(jì)算機(jī)組成原理同類課程教學(xué)和實(shí)驗(yàn)方面的基本內(nèi)容。書中每一章中都安排了對(duì)應(yīng)的習(xí)題和實(shí)驗(yàn),首次為國(guó)內(nèi)高校就這一課程的教學(xué)改革和相關(guān)實(shí)驗(yàn)內(nèi)容的延拓提供了實(shí)用的教材。《普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材:現(xiàn)代計(jì)算機(jī)組成原理》可作為計(jì)算機(jī)專業(yè)的本科生、研究生的教科書,或是作為傳統(tǒng)的計(jì)算機(jī)組成原理課的教學(xué)與實(shí)驗(yàn)的補(bǔ)充資料,也可作為電子類各專業(yè)高年級(jí)本科生、研究生系統(tǒng)設(shè)計(jì)參考教材,或相關(guān)領(lǐng)域工程技術(shù)人員基于EDA技術(shù)的片上系統(tǒng)開發(fā)應(yīng)用的參考書。

作者簡(jiǎn)介

暫缺《現(xiàn)代計(jì)算機(jī)組成原理》作者簡(jiǎn)介

圖書目錄

第1章 概述
1.1 現(xiàn)代計(jì)算機(jī)組成原理課的任務(wù)
1.1.1 問題的提出
1.1.2 探索解決問題的方法
1.2 EDA技術(shù)
1.3 FPGA器件
1.3.1 FPGA的發(fā)展歷程
1.3.2 Cyclone系列FPGA
1.4 硬件描述語(yǔ)言VHDL
1.5 EDA設(shè)計(jì)流程
1.6 QuartusⅡ簡(jiǎn)介
1.7 CISC和RISC處理器
1.8 FPGA在現(xiàn)代計(jì)算機(jī)領(lǐng)域中的應(yīng)用
第2章 VHDL與Quartusll應(yīng)用
2.1 VHDL基本語(yǔ)句語(yǔ)法
2.1.1 組合電路的VHDL描述
2.1.2 VHDL語(yǔ)句結(jié)構(gòu)
2.2 時(shí)序電路描述
2.2.1 D觸發(fā)器描述
2.2.2 時(shí)序描述相關(guān)語(yǔ)法規(guī)則
2.2.3 實(shí)現(xiàn)時(shí)序電路的VHDL不同表述
2.3 全加器描述及相關(guān)語(yǔ)法
2.3.1 半加器描述
2.3.2 CASE語(yǔ)句
2.3.3 例化語(yǔ)句
2.4 計(jì)數(shù)器設(shè)計(jì)及相關(guān)語(yǔ)法
2.5 一般計(jì)數(shù)器設(shè)計(jì)
2.5.1 相關(guān)語(yǔ)法說明
2.5.2 程序功能和語(yǔ)法分析
2.5.3 含并行置位的移位寄存器設(shè)計(jì)
2.6 Quartusll6.0使用向?qū)?br />2.6.1 建立工作庫(kù)文件夾和編輯設(shè)計(jì)文件
2.6.2 創(chuàng)建工程
2.6.3 編譯前設(shè)置
2.6.4 全程編譯
2.6.5 時(shí)序仿真
2.6.6 應(yīng)用RTL電路圖觀察器
2.6.7 引腳鎖定設(shè)置和下載
2.6.8 配置文件下載
2.6.9 AS模式和JTAG間接模式編程配置器件
2.7 嵌入式邏輯分析儀使用方法
2.8 原理圖輸入設(shè)計(jì)方法
習(xí)題
實(shí)驗(yàn)與設(shè)計(jì)
2.1 組合電路的設(shè)計(jì)
2.2 時(shí)序電路的設(shè)計(jì)
2.3 含異步清零和同步時(shí)鐘使能的加法計(jì)數(shù)器的設(shè)計(jì)
2.4 用原理圖輸入法設(shè)計(jì)8位全加器
第3章 VHDL深入
3.1 數(shù)據(jù)對(duì)象
3.1.1 常數(shù)
3.1.2 變量
3.1.3 信號(hào)
3.1.4 進(jìn)程中的信號(hào)賦值與變量賦值
3.2 IF語(yǔ)句概述
3.3 進(jìn)程語(yǔ)句歸納
3.3.1 進(jìn)程語(yǔ)句格式
3.3.2 進(jìn)程結(jié)構(gòu)組成
3.3.3 進(jìn)程要點(diǎn)
3.4 并行語(yǔ)句例解
3.5 仿真延時(shí)
3.5.1 固有延時(shí)
3.5.2 傳輸延時(shí)
3.5.3 仿真6
3.6 有限狀態(tài)機(jī)
3.6.1 數(shù)據(jù)類型定義語(yǔ)句
3.6.2 一般有限狀態(tài)機(jī)的設(shè)計(jì)
3.6.3 Moore型狀態(tài)機(jī)
3.6.4 Mealy型狀態(tài)機(jī)
3.7 雙向和三態(tài)電路信號(hào)賦值
3.7.1 三態(tài)門設(shè)計(jì)
3.7.2 雙向端口設(shè)計(jì)
3.7.3 三態(tài)總線電路設(shè)計(jì)
習(xí)題
實(shí)驗(yàn)與設(shè)計(jì)
3.1 7段數(shù)碼顯示譯碼器設(shè)計(jì)
3.2 數(shù)控分頻器的設(shè)計(jì)
3.3 8位十六進(jìn)制頻率計(jì)設(shè)計(jì)
3.4 ADC0809采樣控制電路實(shí)現(xiàn)
3.5 序列檢測(cè)器設(shè)計(jì)
第4章 CPU功能模塊設(shè)計(jì)
4.1 8位CPU功能與結(jié)構(gòu)
4.2 CPU中的基本部件
4.2.1 算術(shù)邏輯單元
4.2.2 數(shù)據(jù)緩沖寄存器
4.2.3 移位運(yùn)算器
4.2.4.程序存儲(chǔ)器與數(shù)據(jù)存儲(chǔ)器
4.2.5 先進(jìn)先出存儲(chǔ)器FIFO
4.2.6 流水線乘法累加器
4.2.7 程序計(jì)數(shù)器與地址寄存器
4.2.8 指令寄存器
4.2.9 指令譯碼器與控制器
4.2.10 時(shí)序產(chǎn)生器
4.3 數(shù)據(jù)通路設(shè)計(jì)
4.3.1 模型機(jī)的數(shù)據(jù)通路
4.3.2 模型機(jī)的電路結(jié)構(gòu)
4.4 在系統(tǒng)存儲(chǔ)器數(shù)據(jù)讀寫編輯器應(yīng)用
4.5 嵌入式鎖相環(huán)調(diào)用
4.5.1 建立嵌入式鎖相環(huán)元件
4.5.2 測(cè)試鎖相環(huán)
習(xí)題
實(shí)驗(yàn)與設(shè)計(jì)
4.1 算術(shù)邏輯運(yùn)算單元ALU設(shè)計(jì)實(shí)驗(yàn)
4.2 帶進(jìn)位算術(shù)邏輯運(yùn)算單元ALU設(shè)計(jì)實(shí)驗(yàn)
4.3 移位運(yùn)算器設(shè)計(jì)實(shí)驗(yàn)
4.4 LPM—ROM實(shí)驗(yàn)
4.5 LPM—RAM實(shí)驗(yàn)
4.6 LPM—FIFO實(shí)驗(yàn)
4.7 FPGA與外部16位:RAM接口實(shí)驗(yàn)
4.8 微控制器實(shí)驗(yàn)1:節(jié)拍脈沖發(fā)生器時(shí)序電路實(shí)驗(yàn)
4.9 微控制器實(shí)驗(yàn)2:程序計(jì)數(shù)器PC與地址寄存器AR實(shí)驗(yàn)
4.10 微控制器實(shí)驗(yàn)3:微控制器組成實(shí)驗(yàn)
4.11 正弦信號(hào)發(fā)生器設(shè)計(jì)
第5章 8位CISC計(jì)算機(jī)設(shè)計(jì)
5.1 8位CPU結(jié)構(gòu)
5.2 指令系統(tǒng)的結(jié)構(gòu)及功能的確定
5.3 8位CPU的硬件系統(tǒng)設(shè)計(jì)
5.4 具有移位功能的CPU設(shè)計(jì)
5.5 含更多指令的CPU模型機(jī)設(shè)計(jì)
5.6 8051單片機(jī)IP軟核應(yīng)用系統(tǒng)構(gòu)建
習(xí)題
實(shí)驗(yàn)與設(shè)計(jì)
第6章 16位CISC CPU設(shè)計(jì)
6.1 頂層系統(tǒng)設(shè)計(jì)
6.2 CPU基本部件設(shè)計(jì)
6.3 CPU的時(shí)序仿真與實(shí)現(xiàn)
6.4 應(yīng)用程序設(shè)計(jì)實(shí)例
習(xí)題
實(shí)驗(yàn)與設(shè)計(jì)
第7章 流水線結(jié)構(gòu)RISC CPU設(shè)計(jì)
7.1 流水線的一般概念
7.2 流水線中的主要問題及處理
7.3 流水線的性能評(píng)價(jià)
習(xí)題
實(shí)驗(yàn)與設(shè)計(jì)
第8章 16位流水線CPU設(shè)計(jì)
8.1 流水線CPU的結(jié)構(gòu)
8.2 指令系統(tǒng)設(shè)計(jì)
8.3 數(shù)據(jù)通路設(shè)計(jì)
8.4 流水線各段設(shè)計(jì)和功能描述
習(xí)題
實(shí)驗(yàn)與設(shè)計(jì)
第9章 32位IP軟核嵌入式系統(tǒng)
9.1 Nios/NiosⅡ軟核處理器
9.2 Nios軟核處理器及其設(shè)計(jì)流程
9.3 32位NiosⅡ系統(tǒng)設(shè)計(jì)
9.4 自定制Avalon總線外設(shè)
9.5 DMA
9.6 自定制硬件指令
第10章 NiosⅡ嵌入式系統(tǒng)軟硬件設(shè)計(jì)
10.1 NiosⅡ基本硬件系統(tǒng)構(gòu)建
10.2 NiosⅡ軟件設(shè)計(jì)與運(yùn)行流程
10.3 加入用戶自定義組件設(shè)計(jì)
10.4 加入用戶自定義指令設(shè)計(jì)
10.5 Flash編程下載
習(xí)題
實(shí)驗(yàn)與設(shè)計(jì)
附錄 GW48-CP+實(shí)驗(yàn)系統(tǒng)相關(guān)資料
一、GW48-CP+系統(tǒng)實(shí)驗(yàn)信號(hào)名與芯片引腳對(duì)照表
二、實(shí)驗(yàn)電路結(jié)構(gòu)圖
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)