注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡計算機科學理論與基礎知識數(shù)字邏輯

數(shù)字邏輯

數(shù)字邏輯

定 價:¥27.00

作 者: 武慶生,鄧建 編著
出版社: 機械工業(yè)出版社
叢編項: 21世紀重點大學規(guī)劃教材
標 簽: 基本電子電路

ISBN: 9787111223030 出版時間: 2007-09-01 包裝: 平裝
開本: 16開 頁數(shù): 260 字數(shù):  

內(nèi)容簡介

  “數(shù)字邏輯”是計算機專業(yè)本科學生的一門必修課程。它是“計算機組成原理”、“計算機接口技術”、“單片機及接口技術”等課程的先修課程之一。本課程的目的主要是使學生學習到從了解數(shù)字系統(tǒng)開始,直到能使用數(shù)字集成電路實現(xiàn)工程所需邏輯設計為止的完整過程。《21世紀重點大學規(guī)劃教材:數(shù)字邏輯》根據(jù)《計算機學科教學計劃》大綱編寫,全書共8章,分別介紹了數(shù)字與編碼、邏輯代數(shù)、集成門電路、組合邏輯電路、觸發(fā)器、同步時序邏輯電路、異步時序邏輯電路、可編程邏輯電路等八個方面?!?1世紀重點大學規(guī)劃教材:數(shù)字邏輯》不僅介紹了經(jīng)典的數(shù)字邏輯分析設計方法,而且還介紹了數(shù)字電路與邏輯設計的一些最新內(nèi)容。全書體系新穎,取材科學,內(nèi)容精煉,文字流暢,例題豐富?!?1世紀重點大學規(guī)劃教材:數(shù)字邏輯》可作為高等院校計算機、信息、電子工程、自動控制、通信等專業(yè)的教材,也可作為成人教育相關課程的教材,并可作為相關專業(yè)科技人員的參考書。

作者簡介

暫缺《數(shù)字邏輯》作者簡介

圖書目錄

出版說明前言第1章 數(shù)制與碼制 1.1 數(shù)制 1.1.1 進位計數(shù)制 1.1.2 二進制 1.1.3 任意進制數(shù)轉(zhuǎn)換為十進制數(shù) 1.1.4 十進制數(shù)轉(zhuǎn)換為任意進制數(shù) 1.2 帶符號數(shù)的表示 1.2.1 原碼及其運算 1.2.2 反碼及其運算 1.2.3 補碼及其運算 1.2.4 符號位擴展 1.3 數(shù)的浮點表示 1.4 數(shù)和字符的編碼 1.4.1 BCD編碼 1.4.2 格雷碼 1.4.3 字符編碼 1.4.4 奇偶校驗碼 1.5 習題第2章 邏輯代數(shù) 2.1 基本概念 2.1.1 邏輯代數(shù)的定義 2.1.2 邏輯代數(shù)的基本運算 2.1.3 邏輯代數(shù)的復合運算 2.2 重要規(guī)則 2.3 邏輯函數(shù)的表達形式 2.4 邏輯函數(shù)的基本形式和標準形式 2.5 代數(shù)化簡法 2.6 卡諾圖化簡法 2.6.1 卡諾圖的結(jié)構 2.6.2 卡諾圖的填入 2.6.3 卡諾圖的性質(zhì) 2.6.4 用卡諾圖化簡邏輯函數(shù) 2.6.5 含有無關項的化簡 2.7 習題第3章 集成門電路 3.1 正邏輯和負邏輯 3.2 TTL門電路 3.2.1 TTL與非門 3.2.2 TTL邏輯門的外特性 3.2.3 集電極開路輸出門(OC門)和三態(tài)輸出門(TS門) 3.3 CMOS集成邏輯門電路 3.3.1 CMOS反相器(非門) 3.3.2 CMOS與非門 3.3.3 CMOS或非門 3.3.4 CMOS三態(tài)門 3.3.5 CMOS漏極開路輸出門(OD門) 3.3.6 CMOS傳輸門 3.4 習題第4章 組合邏輯電路 4.1 組合邏輯電路的分析 4.1.1 組合電路的分析步驟 4.1.2 組合電路的分析舉例 4.2 組合邏輯電路設計 4.2.1 設計步驟 4.2.2 設計舉例 4.3 加法器 4.3.1 半加器和全加器 4.3.2 加法器模塊 4.3.3 加法器的應用 4.4 數(shù)值比較器 4.4.1 一位數(shù)值比較器 4.4.2 四位數(shù)值比較器 4.4.3 集成比較器的應用 4.5 編碼器和譯碼器 4.5.1 編碼器 4.5.2 譯碼器 4.6 數(shù)據(jù)選擇器和數(shù)據(jù)分配器 4.6.1 數(shù)據(jù)選擇器 4.6.2 數(shù)據(jù)分配器 4.7 組合邏輯電路中的競爭與冒險 4.7.1 競爭和冒險現(xiàn)象 4.7.2 怎樣判定電路中有無險象 4.7.3 險象的消除和減弱 4.8 習題第5章 觸發(fā)器 5.1 基本RS觸發(fā)器 5.1.1 用與非門構成的基本RS觸發(fā)器 5.1.2 用或非門構成的基本RS觸發(fā)器 5.2 鐘控觸發(fā)器(鎖存器) 5.2.1 鐘控RS觸發(fā)器 5.2.2 鐘控(電平型)D觸發(fā)器 5.3 主從觸發(fā)器 5.3.1 主從RS觸發(fā)器 5.3.2 主從JK觸發(fā)器 5.4 邊沿觸發(fā)器 5.4.1 邊沿(維持-阻塞)D觸發(fā)器 5.4.2 邊沿JK觸發(fā)器 5.5 集成觸發(fā)器 5.5.1 集成D觸發(fā)器 5.5.2 集成JK觸發(fā)器 5.6 其他功能的觸發(fā)器 5.6.1 T觸發(fā)器 5.6.2 T’觸發(fā)器(翻轉(zhuǎn)觸發(fā)器) 5.7 各類觸發(fā)器的相互轉(zhuǎn)換 5.7.1 JK觸發(fā)器轉(zhuǎn)換為D、T、T’和RS觸發(fā)器 5.7.2 D觸發(fā)器轉(zhuǎn)換為JK、T、T’和RS觸發(fā)器 5.8 觸發(fā)器的應用 5.8.1 消顫開關 5.8.2 分頻和雙相時鐘的產(chǎn)生 5.8.3 異步脈沖同步化 5.9 集成觸發(fā)器的參數(shù) 5.9.1 觸發(fā)器的靜態(tài)參數(shù) 5.9.2 觸發(fā)器的動態(tài)參數(shù) 5.10 習題第6章 同步時序邏輯電路 6.1 時序邏輯電路的結(jié)構和類型 6.1.1 時序邏輯電路的結(jié)構和特點 6.1.2 時序邏輯電路分類 6.2 同步時序邏輯電路的分析 6.2.1 分析步驟 6.2.2 分析舉例 6.3 同步時序邏輯電路的設計 6.3.1 設計步驟 6.3.2 建立原始狀態(tài)圖(或狀態(tài)表) 6.3.3 狀態(tài)化簡 6.3.4 狀態(tài)分配 6.3.5 同步時序電路設計舉例 6.4 計數(shù)器及其應用 6.4.1 計數(shù)器的特點和分類 6.4.2 n位二進制計數(shù)器 6.4.3 十進制計數(shù)器 6.4.4 利用反饋歸零法和反饋置數(shù)法構成任意進制計數(shù)器 6.4.5 計數(shù)器容量的擴展 6.5 寄存器 6.5.1 鎖存器 6.5.2 基本寄存器 6.5.3 移位寄存器 6.5.4 移位寄存器型計數(shù)器 6.6 習題第7章 異步時序邏輯電路 7.1 脈沖異步時序邏輯電路 7.1.1 脈沖異步時序邏輯電路的分析 7.1.2 脈沖異步時序邏輯電路的設計 7.2 電平異步時序電路 7.2.1 電平異步電路的分析 7.2.2 電平異步電路中的競爭與險象 7.2.3 電平異步時序電路設計 7.3 中規(guī)模異步計數(shù)器的原理與應用 7.4 習題第8章 可編程邏輯電路 8.1 概述 8.2 只讀存儲器 8.3 可編程邏輯陣列 8.4 可編程陣列邏輯 8.5 通用陣列邏輯 8.6 現(xiàn)場可編程門陣列 8.7 復雜可編程邏輯器件 8.8 硬件描述語言 8.8.1 ABEL硬件描述語言 8.8.2 Verilog HDL硬件描述語言 8.8.3 VHDL硬件描述語言 8.9 習題 第9章 脈沖波形的產(chǎn)生與整形 9.1 概述 9.2 555定時器 9.2.1 555定時器內(nèi)部結(jié)構 9.2.2 555定時器基本功能 9.3 用555構成自激多諧振蕩器 9.3.1 電路結(jié)構 9.3.2 工作原理 9.4 用邏輯門構成的自激多諧振蕩器 9.5 石英晶體振蕩器 9.6 單穩(wěn)態(tài)觸發(fā)器 9.6.1 用555構成的單穩(wěn)態(tài)觸發(fā)器 9.6.2 集成單穩(wěn)態(tài)觸發(fā)器 9.6.3 單穩(wěn)態(tài)觸發(fā)器的應用 9.7 施密特觸發(fā)器 9.7.1 用555構成施密特觸發(fā)器 9.7.2 施密特觸發(fā)器的應用 9.8 習題

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號