注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識數(shù)字電路的邏輯分析與設(shè)計(jì)

數(shù)字電路的邏輯分析與設(shè)計(jì)

數(shù)字電路的邏輯分析與設(shè)計(jì)

定 價(jià):¥28.00

作 者: 彭建朝
出版社: 北京工業(yè)大學(xué)出版社
叢編項(xiàng): 高等工科院校計(jì)算機(jī)專業(yè)系列教材
標(biāo) 簽: 數(shù)字電路 基本電子電路 電子與通信

ISBN: 9787563918225 出版時間: 2007-09-01 包裝: 平裝
開本: 16開 頁數(shù): 277 字?jǐn)?shù):  

內(nèi)容簡介

  《數(shù)字電路的邏輯分析與設(shè)計(jì)》結(jié)合現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)技術(shù)的發(fā)展,系統(tǒng)地介紹了數(shù)字電路邏輯分析與設(shè)計(jì)的基本理論、基本方法以及基于硬件描述語言Verilog HDL的建模技術(shù)等。全書共有8章。第1章~第3章講述數(shù)字邏輯的理論基礎(chǔ),包括數(shù)制、碼制、邏輯代數(shù)基礎(chǔ)以及硬件描述語言基礎(chǔ)等;第4章介紹了組合電路中常用邏輯功能電路的設(shè)計(jì)思想、分析方法、Verilog HDL建模方法以及MSI器件的應(yīng)用;第5章~第8章在分析鎖存器、觸發(fā)器工作原理和邏輯特性的基礎(chǔ)上,討論了同步時序電路的分析方法與設(shè)計(jì)技術(shù),特別是同步時序電路的Verilog HDL建模技術(shù)?!稊?shù)字電路的邏輯分析與設(shè)計(jì)》可作為計(jì)算機(jī)科學(xué)與技術(shù)、自動控制、電子信息等專業(yè)的本科生教材,也可作為數(shù)字系統(tǒng)設(shè)計(jì)相關(guān)技術(shù)人員學(xué)習(xí)Verilog HDL建模方法的參考書。

作者簡介

暫缺《數(shù)字電路的邏輯分析與設(shè)計(jì)》作者簡介

圖書目錄

第1章 數(shù)制和碼制
1.1 進(jìn)位計(jì)數(shù)制
1.2 常用進(jìn)位制之間的轉(zhuǎn)換
1.2.1 其他進(jìn)制向十進(jìn)制的轉(zhuǎn)換
1.2.2 十進(jìn)制向其他進(jìn)制的轉(zhuǎn)換
1.2.3 進(jìn)制與八進(jìn)制之間的轉(zhuǎn)換
1.2.4 二進(jìn)制與十六進(jìn)制之間的轉(zhuǎn)換
1.3 帶符號二進(jìn)制數(shù)的代碼表示
1.3.1 真值與機(jī)器數(shù)
1.3.2 原碼
1.3.3 反碼
1.3.4 補(bǔ)碼
1.3.5 模和同余的概念
1.3.6 真值、原碼、反碼、補(bǔ)碼之間的關(guān)系
1.4 編碼
1.4.1 自然二進(jìn)制代碼
1.4.2 十進(jìn)制數(shù)字符號的常用代碼
1.4.3 可靠性代碼
1.4.4 字符代碼
本章小結(jié)
思考題
習(xí)題
第2章 邏輯代數(shù)基礎(chǔ)
2.1 邏輯代數(shù)中的基本概念
2.2 邏輯代數(shù)的基本運(yùn)算
2.2.1 與運(yùn)算
2.2.2 或運(yùn)算
2.2.3 非運(yùn)算
2.3 邏輯代數(shù)的基本公理、定理及規(guī)則
2.3.1 巴輯代數(shù)的基本公理
2.3.2 邏輯代數(shù)的基本定理
2.3.3 乏輯代數(shù)的三個基本規(guī)則
2.4 邏輯函數(shù)的性質(zhì)
2.4.1 復(fù)合邏輯
2.4.2 邏輯函數(shù)的基本表達(dá)式
2.4.3 邏輯函數(shù)的標(biāo)準(zhǔn)表達(dá)式
2.5 邏輯函數(shù)的化簡
2.5.1 邏輯函數(shù)的代數(shù)化簡法
2.5.2 邏輯函數(shù)的卡諾圖化簡法
2.5.3 具有無關(guān)項(xiàng)的邏輯函數(shù)及其化簡
2.5.4 具有多個輸出的邏輯函數(shù)的化簡
2.5.5 輸入無反變量的邏輯函數(shù)的化簡
2.5.6 幾種典型邏輯函數(shù)的卡諾圖表示
本章小結(jié)
思考題
習(xí)題
第3章 硬件描述語言基礎(chǔ)
3.1 概述
3.2 Verilog HDL模塊的概念和結(jié)構(gòu)
3.3 Verilog HDL基礎(chǔ)知識
3.3.1 數(shù)字常量
3.3.2 標(biāo)志符
3.3.3 關(guān)鍵字
3.4 Verilog HDL的數(shù)據(jù)類型
3.4.1 連線型數(shù)據(jù)
3.4.2 寄存器型數(shù)據(jù)
3.5 Verilog HDL的運(yùn)算符
3.5.1 算術(shù)運(yùn)算符
3.5.2 邏輯運(yùn)算符
3.5.3 位運(yùn)算符
3.5.4 關(guān)系運(yùn)算符
3.5.5 等式運(yùn)算符
3.5.6 歸約運(yùn)算符
3.5.7 移位運(yùn)算符
3.5.8 條件運(yùn)算符
3.5.9 拼接運(yùn)算符
3.5.1 0運(yùn)算符的優(yōu)先級
3.6 Verilog HDL模塊的門級描述方式
3.6.1 結(jié)構(gòu)描述的概念
3.6.2 Verilog HDL內(nèi)置門級元件
3.6.3 Verilog HDL內(nèi)置基本門元件的調(diào)用
3.6.4 Verilog HDL門級描述模型
3.7 Verilog HDL模塊的數(shù)據(jù)流描述方式
3.7.1 數(shù)據(jù)流描述的概念
3.7.2 Verilog HDL的數(shù)據(jù)流描述模型
3.7.3 Verilog HDL的數(shù)據(jù)流描述設(shè)計(jì)舉例
3.8 Verilog HDL模塊的行為描述方式
3.8.1 行為描述的概念
3.8.2 Verilog HDL的行為描述模型
3.8.3 Verilog HDL行為語句——過程賦值語句
3.8.4 Verilog HDL行為語句——if…else條件語句
3.8.5 Verilog HDL行為語句——case分支控制語句
3.8.6 Verilog HDL行為語句——for循環(huán)語句
本章小結(jié)
思考題
習(xí)題
第4章 組合電路的邏輯分析與設(shè)計(jì)
4.1 概述
4.1.1 邏輯門符號標(biāo)準(zhǔn)
4.1.2 邏輯門的等效符號
4.1.3 信號名及有效電平
4.1.4 引端的有效電平
4.1.5 引端有效電平的變換(混合邏輯變換)
4.2 組合電路的邏輯分析
4.3 組合電路的設(shè)計(jì)
4.4 編碼器
4.4.1 普通編碼器
4.4.2 優(yōu)先權(quán)編碼器
4.5 譯碼器
4.5.1 二進(jìn)制譯碼器
4.5.2 BCD譯碼器
4.5.3 BCD-七段數(shù)字顯示譯碼器
4.6 數(shù)據(jù)分配器
4.7 數(shù)據(jù)選擇器
4.8 三態(tài)緩沖器
4.9 數(shù)值比較電路
4.10 加法器
4.10.1 串行進(jìn)位加法器
4.10.2 超前進(jìn)位加法器
4.11 奇偶校驗(yàn)電路
4.12 組合電路中的競爭與險(xiǎn)象
4.12.1 競爭與險(xiǎn)象
4.12.2 險(xiǎn)象的分類
4.12.3 邏輯險(xiǎn)象的判斷
4.12.4 邏輯險(xiǎn)象的消除
本章小結(jié)
思考題
習(xí)題
第5章 鎖存器與觸發(fā)器
5.1 概述
5.2 基本RS鎖存器
5.3 帶使能端的RS鎖存器
5.4 D鎖存器
5.5 JK鎖存器
5.6 主從JK觸發(fā)器
5.7 負(fù)邊沿JK觸發(fā)器
5.8 正邊沿D觸發(fā)器
5.9 T觸發(fā)器和T觸發(fā)器
5.10 不同類型觸發(fā)器之間的轉(zhuǎn)換
5.11 觸發(fā)器的Verilog HDL模型
本章小結(jié)
思考題
習(xí)題
第6章 同步時序電路的分析
6.1 概述
6.1.1 時序電路的基本結(jié)構(gòu)
6.1.2 時序電路的分類
6.1.3 時序電路的描述方法
6.2 同步時序電路的分析方法與步驟
6.3 同步時序電路分析舉例
6.4 同步時序電路中的“掛起”現(xiàn)象
本章小結(jié)
思考題
習(xí)題
第7章 典型同步時序電路的設(shè)計(jì)與應(yīng)用
7.1 概述
7.2 計(jì)數(shù)器
7.2.1 二進(jìn)制同步計(jì)數(shù)器的設(shè)計(jì)與描述
7.2.2 多種編碼十進(jìn)制計(jì)數(shù)器的Verilog HDL模型
7.2.3 基于MSI計(jì)數(shù)器7 4 LS1 6 3 的電路分析與應(yīng)用
7.2.4 其他類型的MSI計(jì)數(shù)器簡介
7.2.5 任意模數(shù)加1 計(jì)數(shù)器的Verilog HDL模型
7.3 寄存器
7.4 移位寄存器_
7.4.1 串行輸入一串行輸出結(jié)構(gòu)的移位寄存器
7.4.2 串行輸入一并行輸出結(jié)構(gòu)的移位寄存器
7.4.3 并行輸入一串行輸出結(jié)構(gòu)的移位寄存器
7.4.4 多功能移位寄存器7 4 LS1 9 4
7.5 移位寄存器型計(jì)數(shù)器
7.5.1 環(huán)形計(jì)數(shù)器
7.5.2 扭環(huán)形計(jì)數(shù)器
7.5.3 最大長度移位型計(jì)數(shù)器
7.6 節(jié)拍分配器
7.6.1 移位型節(jié)拍(脈沖)分配器
7.6.2 計(jì)數(shù)型節(jié)拍(脈沖)分配器
7.7 序列信號發(fā)生器
本章小結(jié)
思考題
習(xí)題
第8章 一般同步時序電路的設(shè)計(jì)
8.1 原始狀態(tài)圖(表)的建立
8.2 狀態(tài)化簡
8.3 狀態(tài)分配
8.4 一般同步時序電路設(shè)計(jì)舉例
本章小結(jié)
思考題
習(xí)題
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號