注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用VHDL基礎(chǔ)及經(jīng)典實(shí)例開(kāi)發(fā)

VHDL基礎(chǔ)及經(jīng)典實(shí)例開(kāi)發(fā)

VHDL基礎(chǔ)及經(jīng)典實(shí)例開(kāi)發(fā)

定 價(jià):¥42.00

作 者: 孟慶海,張洲 編著
出版社: 西安交通大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 行業(yè)軟件及應(yīng)用

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787560525631 出版時(shí)間: 2008-04-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 419 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  隨著半導(dǎo)體技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,集成電路的設(shè)計(jì)方法發(fā)生了深刻的變化。硬件描述語(yǔ)言應(yīng)運(yùn)而生,它的出現(xiàn)標(biāo)志電路設(shè)計(jì)領(lǐng)域的一次重大的變革。目前,硬件描述語(yǔ)言種類(lèi)繁多,百花齊放。作為國(guó)際標(biāo)準(zhǔn)的經(jīng)典硬件描述語(yǔ)言,VHDL無(wú)疑是其中的佼佼者。本書(shū)內(nèi)容豐富,側(cè)重實(shí)戰(zhàn),經(jīng)典新穎實(shí)例兼而有之。全書(shū)共14章。第1-2章主要介紹VHDL的基礎(chǔ)知識(shí),目的是使初學(xué)者對(duì)VHDL產(chǎn)生系統(tǒng)的認(rèn)識(shí),有一定開(kāi)發(fā)經(jīng)驗(yàn)的讀者可以跳過(guò)這部分;第3-14章主要介紹12個(gè)大型復(fù)雜數(shù)字系統(tǒng)的VHDL設(shè)計(jì)實(shí)例,書(shū)中列舉的大量實(shí)例都經(jīng)過(guò)精心設(shè)計(jì),包含了自頂向下的設(shè)計(jì)思想,模塊化和層次化的設(shè)計(jì)方式,全部實(shí)例都經(jīng)過(guò)軟件仿真驗(yàn)證或硬件實(shí)際測(cè)試。本書(shū)的特點(diǎn)是講述清楚、注重實(shí)用、由淺入深,書(shū)中的實(shí)例具有很高的參考價(jià)值和實(shí)用價(jià)值,能夠使讀者掌握較多的實(shí)戰(zhàn)技能和經(jīng)驗(yàn)。它既可作為高等院校計(jì)算機(jī)、通信、電子類(lèi)專(zhuān)業(yè)的研究生、本科生的教材和參考書(shū),也可以作為廣大ASIC設(shè)計(jì)人員和電子電路設(shè)計(jì)人員的工具書(shū)。

作者簡(jiǎn)介

暫缺《VHDL基礎(chǔ)及經(jīng)典實(shí)例開(kāi)發(fā)》作者簡(jiǎn)介

圖書(shū)目錄

第1章 VHDL概述
1.1 硬件描述語(yǔ)言
1.1.1 硬件描述語(yǔ)言的產(chǎn)生
1.1.2 硬件描述語(yǔ)言的種類(lèi)
1.2 VHDL硬件描述語(yǔ)言
1.2.1 VHDL的特點(diǎn)
1.2.2 VHDL設(shè)計(jì)流程
第2章 VHDL硬件描述語(yǔ)言
2.1 VHDL的基本元素
2.1.1 標(biāo)識(shí)符
2.1.2 數(shù)據(jù)對(duì)象
2.1.3 數(shù)據(jù)類(lèi)型
2.1.4 運(yùn)算符和操作符
2.2 VHDL程序的基本結(jié)構(gòu)
2.2.1 實(shí)體說(shuō)明
2.2.2 結(jié)構(gòu)體
2.2.3 程序包
2.2.4 庫(kù)
2.3 VHDL的主要語(yǔ)句
2.3.1 進(jìn)程語(yǔ)句
2.3.2 信號(hào)賦值語(yǔ)句
2.3.3 順序描述語(yǔ)句
2.3.4 并行描述語(yǔ)句
2.3.5 GENERIC語(yǔ)句
2.3.6 GENERATE語(yǔ)句
2.3.7 BLOCK語(yǔ)句
2.3.8 過(guò)程及函數(shù)
2.4 VHDL的屬性描述
2.4.1 值類(lèi)屬性
2.4.2 函數(shù)類(lèi)屬性
2.4.3 信號(hào)類(lèi)屬性
2.4.4 數(shù)據(jù)類(lèi)型類(lèi)屬性
2.4.5 數(shù)據(jù)范圍類(lèi)屬性
第3章 數(shù)字鐘設(shè)計(jì)
3.1 設(shè)計(jì)任務(wù)
3.2 系統(tǒng)設(shè)計(jì)
3.3 模塊實(shí)現(xiàn)
3.3.1 計(jì)時(shí)模塊
3.3.2 校時(shí)模塊
3.3.3 顯示模塊
第4章 通用串并乘法器設(shè)計(jì)
4.1 串并乘法器原理
4.2 系統(tǒng)設(shè)計(jì)
4.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
4.3.1 全加器模塊
4.3.2 流水線單元模塊
4.3.3 其他簡(jiǎn)單模塊
第5章 串行通信接口SCI設(shè)計(jì)
5.1 RS-232串行通信簡(jiǎn)介
5.1.1 標(biāo)準(zhǔn)概述
5.1.2 協(xié)議規(guī)范
5.1.3 通信時(shí)序
5.2 系統(tǒng)設(shè)計(jì)
5.2.1 SCI內(nèi)部寄存器
5.2.2 SCI頂層設(shè)計(jì)與實(shí)現(xiàn)
5.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
5.3.1 微處理器接口模塊
5.3.2 發(fā)送模塊
5.3.3 接收模塊
5.3.4 波特率發(fā)生模塊
5.3.5 LOOPBACK模塊
5.3.6 Modem模塊
第6章 看門(mén)狗設(shè)計(jì)
6.1 設(shè)計(jì)任務(wù)
6.2 系統(tǒng)設(shè)計(jì)
6.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
6.3.1 計(jì)數(shù)比較模塊
6.3.2 分頻模塊
6.3.3 復(fù)位計(jì)時(shí)模塊
第7章 出租車(chē)計(jì)價(jià)器設(shè)計(jì)
7.1 設(shè)計(jì)任務(wù)
7.2 系統(tǒng)設(shè)計(jì)
7.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
7.3.1 計(jì)費(fèi)模塊
7.3.2 顯示模塊
第8章 高層電梯控制器設(shè)計(jì)
8.1 設(shè)計(jì)任務(wù)
8.2 系統(tǒng)設(shè)計(jì)
8.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
8.3.1 主控制器模塊
8.3.2 分控制器模塊
第9章 數(shù)字頻率計(jì)設(shè)計(jì)
9.1 計(jì)數(shù)測(cè)頻
9.1.1 設(shè)計(jì)任務(wù)
9.1.2 系統(tǒng)設(shè)計(jì)
9.1.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
9.2 等精度測(cè)頻
第10章 數(shù)字密碼鎖設(shè)計(jì)
10.1 設(shè)計(jì)任務(wù)
10.2 系統(tǒng)設(shè)計(jì)
10.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
10.3.1 控制模塊
10.3.2 計(jì)數(shù)器模塊
10.3.3 寄存器模塊
10.3.4 比較器模塊
10.3.5 編碼器模塊
第11章 I2C總線控制器設(shè)計(jì)
11.1 I2C總線概述
11.1.1 I2C總線基本概念
11.1.2 I2C數(shù)據(jù)傳輸時(shí)序
11.2 系統(tǒng)設(shè)計(jì)
11.2.1 微控制器接口
11.2.2 I2C控制器的內(nèi)部寄存器
11.2.3 頂層實(shí)體設(shè)計(jì)及實(shí)現(xiàn)
11.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
11.3.1 微控制器接口模塊
11.3.2 I2C協(xié)議控制器模塊
11.3.3 其他簡(jiǎn)單模塊
第12章 異步FIFO設(shè)計(jì)
12.1 異步FIFO原理
12.2 系統(tǒng)設(shè)計(jì)
12.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
12.3.1 空/滿(mǎn)標(biāo)志產(chǎn)生邏輯
12.3.2 格雷碼計(jì)數(shù)器
12.3.3 格雷碼-二進(jìn)制碼轉(zhuǎn)換模塊
12.3.4 存儲(chǔ)器設(shè)計(jì)
第13章 數(shù)字直接頻率合成設(shè)計(jì)
13.1 DDS原理
13.2 系統(tǒng)設(shè)計(jì)
13.3 模塊設(shè)計(jì)與實(shí)現(xiàn)
13.3.1 微控制器接口模塊
13.3.2 比例乘法器模塊
13.3.3 相位累加器模塊
13.3.4 雙端口RAM模塊
第14章 基于FPGA的虛擬邏輯分析儀設(shè)計(jì)
14.1 虛擬儀器概述
14.1.1 虛擬儀器的發(fā)展
14.1.2 虛擬儀器的特點(diǎn)
14.1.3 虛擬邏輯分析儀
14.2 系統(tǒng)設(shè)計(jì)
14.2.1 人機(jī)界面設(shè)計(jì)
14.2.2 頂層設(shè)計(jì)及實(shí)現(xiàn)
14.3 模塊設(shè)計(jì)及實(shí)現(xiàn)
14.3.1 觸發(fā)模塊
14.3.2 采樣存儲(chǔ)模塊
14.3.3 其他簡(jiǎn)單模塊
附錄1 保留字
附錄2 一些有用的網(wǎng)址
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)