注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)計算機(jī)科學(xué)理論與基礎(chǔ)知識EDA技術(shù)與Verilog設(shè)計

EDA技術(shù)與Verilog設(shè)計

EDA技術(shù)與Verilog設(shè)計

定 價:¥40.00

作 者: 王金明、冷自強(qiáng)
出版社: 科學(xué)出版社
叢編項: 高等院校信息與電子技術(shù)類規(guī)劃教材
標(biāo) 簽: 工科

ISBN: 9787030224866 出版時間: 2008-08-01 包裝: 平裝
開本: 16開 頁數(shù): 427 字?jǐn)?shù):  

內(nèi)容簡介

  《高等院校信息與電子技術(shù)規(guī)劃教材·EDA技術(shù)與Verilog設(shè)計》系統(tǒng)介紹EDA與FPGA設(shè)計技術(shù),主要內(nèi)容包括EDA設(shè)計流程與典型設(shè)計工具、FPGA/CPLD器件、Verilog硬件描述語言等?!陡叩仍盒P畔⑴c電子技術(shù)規(guī)劃教材·EDA技術(shù)與Verilog設(shè)計》以Quartus Ⅱ、Synplify Pro/Synplify軟件為平臺,以Verilog-1995和Verilog-2001為語言標(biāo)準(zhǔn),以可綜合的設(shè)計為重點,以大量經(jīng)過驗證的數(shù)字設(shè)計實例為依據(jù),系統(tǒng)地闡述了EDA設(shè)計方法與設(shè)計技術(shù),深入討論了設(shè)計優(yōu)化的問題?!陡叩仍盒P畔⑴c電子技術(shù)規(guī)劃教材·EDA技術(shù)與Verilog設(shè)計》的特點是:著眼于實用,緊密聯(lián)系教學(xué)實際,實例豐富。全書深入淺出,概念清晰,語言流暢。

作者簡介

暫缺《EDA技術(shù)與Verilog設(shè)計》作者簡介

圖書目錄

第1章 EDA技術(shù)概述
 1.1 EDA技術(shù)及其發(fā)展
 1.2 Top-down設(shè)計與IP核設(shè)計
  1.2.1 Top-down設(shè)計
  1.2.2、Bottom-up設(shè)計
  1.2.3 IP復(fù)用技術(shù)與SOC
 1.3 EDA設(shè)計的流程
  1.3.1輸入
  1.3.2綜合
  1.3.3適配
  1.3.4仿真
  1.3.5編程
 1.4 常用的EDA軟件工具
 1.5 EDA技術(shù)的發(fā)展趨勢
 習(xí)題
第2章 PLD器件
 2.1 概述
 2.2 PLD的分類
  2.2.1 按集成度分類
  2.2.2 按編程特點分類
  2.2.3 按結(jié)構(gòu)特點分類
 2.3 PLD的基本原理與結(jié)構(gòu)
 2.4 低密度PLD的原理與結(jié)構(gòu)
 2.5 CPLD的原理與結(jié)構(gòu)
  2.5.1 宏單元結(jié)構(gòu)
  2.5.2 典型CPLD的結(jié)構(gòu)
 2.6 FPGA的原理與結(jié)構(gòu)
  2.6.1 查找表結(jié)構(gòu)
  2.6.2 典型FPGA的結(jié)構(gòu)
 2.7 PLD器件的編程元件
  2.7.1 熔絲型開關(guān)
  2.7.2 反熔絲型開關(guān)
  2.7.3 浮柵編程元件
  2.7.4 基于SRAM的編程元件
 2.8 邊界掃描測試技術(shù)
 2.9 在系統(tǒng)編程
 2.10 FPGA/CPLD器件概述
  2.10.1 Lattice的FPGA/CPLD
  2.10.2 Xilinx的FPGA/CPLD
  2.10.3 Altera的FPGA/CPLD
 2.11 PLD的發(fā)展趨勢
  習(xí)題
第3章 典型FPGA/CPLD的結(jié)構(gòu)與配置
 3.1 Stratix高端FPGA系列
  3.1.1 Stratix器件
  3.1.2 StratixIl器件
 3.2 Cyclone低成本FPGA系列
  3.2.1 Cyclone器件
  3.2.2 Cyclone Ⅱ器件
 3.3 ACEX 1K器件
 3.4典型CPLD器件
  3.4.1 MAX?、蚱骷?br />  3.4.2 MAX 7000器件
 3.5 FPGA/CPLD的配置
  3.5.1 CPLD器件的配置
  3.5.2 FPGA器件的配置
 習(xí)題
第4章 QuartusⅡ集成開發(fā)工具
 4.1 Quartus Ⅱ原理圖設(shè)計
  4.1.1 半加器原理圖輸入
  4.1.2 半加器編譯與仿真
  4.1.3 全加器設(shè)計與仿真
 4.2 QuartusⅡ文本設(shè)計
  4.2.1 創(chuàng)建工程文件
  4.2.2 編譯與仿真
 4.3 QuartusⅡ的優(yōu)化設(shè)置
  4.3.1 Setting設(shè)置
  4.3.2 分析與綜合設(shè)置
  4.3.3 優(yōu)化布局布線
  4.3.4 設(shè)計可靠性檢查
 4.4 QuartusⅡ的時序分析
 ……
第5章 Verilog初步設(shè)計
第6章 Verilog設(shè)計進(jìn)階
第7章 Verilog設(shè)計的層次與風(fēng)格
第8章 宏功能模塊設(shè)計
第9章 Verilog數(shù)字電路設(shè)計
第10章 設(shè)計的優(yōu)化
第11章 仿真
第12章 Verilog語言的發(fā)展
第13章 數(shù)字設(shè)計實例
附錄A 有關(guān)術(shù)語與縮略語
附錄B Verilog HDL(IEEE Std 1364-1995)關(guān)鍵字
附錄C Verilog HDL(IEEE Std 1364-2001)關(guān)鍵字
附錄D Quartus Ⅱ支持的Verilog結(jié)構(gòu)
附錄E Synplify Pro/Synplify可綜合的Verilog結(jié)構(gòu)
附錄F EDA實驗系統(tǒng)簡介
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號