注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡計算機組織與體系結構基于ARM嵌入式系統(tǒng)接口技術

基于ARM嵌入式系統(tǒng)接口技術

基于ARM嵌入式系統(tǒng)接口技術

定 價:¥39.80

作 者: 李巖,韓勁松,孟曉英,王宏欣 等編著
出版社: 清華大學出版社
叢編項:
標 簽: 計算機體系結構

ISBN: 9787302188087 出版時間: 2009-01-01 包裝: 平裝
開本: 16開 頁數(shù): 394 字數(shù):  

內(nèi)容簡介

  書主要介紹嵌入式系統(tǒng)設計方法、ARM處理器體系結構及匯編語言編程、ARM芯片硬件結構及時序等,以實際的開發(fā)板為線索,詳細論述了嵌入式存儲器接口、中斷接口、DMA接口、IIC總線接口、通用I/O接口、定時器接口、串行接口、高級音頻接口和網(wǎng)絡接口等各種外圍接口電路原理和設計,并給出了調試通過的接口程序。特別是對高級音頻接口和網(wǎng)絡接口電路設計和編程的詳細介紹,在網(wǎng)絡信息技術和消費類電子應用技術飛速發(fā)展的今天,具有重要的意義。本書結構參照了早期周明德教授和王長胤教授編寫的8位Z80微機接口技術書籍的結構,也參照了后期編寫的16位8086微機接口技術書籍的結構,既繼承了經(jīng)過幾十年形成的微機接口技術的基本原理和基本方法,去掉了目前很少使用的處理器接口芯片(如8255、8259、8251、8279、8253等),又融入了32位ARM嵌入式新技術新接口,比較適合當今計算機應用的需要,便于廣大讀者或教師完成由8/16位微處理器接口向32位微處理器接口的過渡。本書內(nèi)容豐富,輔以圖表,使講解更為清楚直觀,易于理解,并且配有齊全的實例程序和完備的程序注釋,具有較強的實踐性和應用性。本書配套資源豐富,建有精品課程網(wǎng)站(http://www1.hrbust.edu.cn/ xueyuan/com/embedded/),可作為有關嵌入式教學的本科生或研究生的教材使用,也可供嵌入式愛好者、從業(yè)人員和高等院校師生開發(fā)使用。對于網(wǎng)絡軟件開發(fā)人員理解底層網(wǎng)絡通信機理,開發(fā)出更好的軟件也有很大的幫助。

作者簡介

暫缺《基于ARM嵌入式系統(tǒng)接口技術》作者簡介

圖書目錄

第1章 嵌入式系統(tǒng)導論
1.1 概述
1.1.1 什么是嵌入式系統(tǒng)
1.1.2 嵌入式系統(tǒng)的特點及分類
1.2 嵌入式微處理器和嵌入式操作系統(tǒng)
1.2.1 嵌入式微處理器
1.2.2 嵌入式操作系統(tǒng)
1.3 嵌入式系統(tǒng)設計過程
1.3.1 需求分析
1.3.2 規(guī)格說明
1.3.3 體系結構設計
1.3 4 設計硬件構件和軟件構件
1.3.5 系統(tǒng)集成
1.3.6 系統(tǒng)測試
1.4 小結
1.5 習題
第2章 ARM/Thumb微處理器結構及指令系統(tǒng)
2.1 ARM微處理器概述
2.1.1 ARM處理器系列
2.1.2 RISC體系結構
2.1.3 ARM和Thumb狀態(tài).
2.1.4 寄存器
2.1.5 ARM指令集概述
2.1.6 Thumb指令集概述
2.2 ARM微處理器體系結構
2.2.1 數(shù)據(jù)類型
2.2.2 ARM微處理器的工作狀態(tài)
2.2.3 ARM體系結構的存儲器格式
2.2.4 ARM微處理器模式
2.2.5 寄存器組織
2.2.6 異常
2.3 ARM/Thumb指令系統(tǒng)
2.3.1 ARM處理器尋址方式
2.3.2 刪指令集介紹
2.3.3 Thumb指令集介紹
2.4.GNUGCC簡介
2.4.1 GNU組成
2.4.2 GCC編譯程序的基本過程
2.5 匯編語言編程
2.5.1 匯編語言
2.5.2 宏語句與條件匯編
2.5.3 模塊化程序設計
2.5.4 內(nèi)存模式
2.5.5 StrongARM&ARM7
2.5.6 匯編語言簡單程序設計
2.6 小結
2.7 習題
第3章 ARM芯片CPU管理及附加電路
3.1 S3C44BOX簡介
3.2 系統(tǒng)時鐘及電源管理
3.2.1 概述
3.2.2 寄存器定義
3.2.3 時鐘與電源管理編程
3.3 CPUWapper及總線優(yōu)先級管理
3.3.1 概述
3.3.2 內(nèi)部SRAM
3.3.3 總線優(yōu)先級
3.3.4 寫緩沖區(qū)操作
3.3.5 特殊寄存器
3.4 存儲器管理及時序
3.4.1 S3C44BOX存儲系統(tǒng)的特征
3.4.2 存儲時序圖
3.5 MICETEKEV4480II開發(fā)板簡介
3.5.1 存儲地址空間分配
3.5.2 I/O端口配置
3.5.3 電源、時鐘及復位電路
3.5.4 MBL介紹
3.6 小結
3.7 習題
第4章 存儲器接口電路設計及編程
4.1 存儲器概述
4.1.1 存儲器分類
4.1.2 存儲器的層次結構
4.2 半導體存儲器
4.2.1 半導體存儲器分類及評價指標
4.2.2 半導體存儲芯片結構
4.2.3 靜態(tài)隨機存取存儲器(SRAM)
4.2.4 動態(tài)隨機存取存儲器(DRAM)
4.2.5 只讀存儲器ROM
4.2.6 FLASH存儲器接口
4.2.7 存儲器與CPU的連接
4.3 S3C44.BOX存儲系統(tǒng)實例
4.3.1 SDRAM存儲器接口及編程
4.3.2 FLASH存儲器接口及編程
4.4 小結
4.5 習題
第5章 中斷系統(tǒng)結構及編程
5.1 中斷方式原理
5.1.1 中斷操作
5.1.2 中斷源及其識別方法
5.1.3 中斷優(yōu)先級仲裁方式
5.2 S3C44BOX中斷系統(tǒng)
5.2.1 S3C44BOX中斷概述
5.2.2 中斷源及中斷模式
5.2.3 中斷請求及允許
5.2.4 中斷判優(yōu)
5.2.5 IRQ中斷響應模式
5.2.6 中斷及異常響應處理過程
5.2.7 中斷特殊寄存器
5.2.8 中斷程序應用編程
5.3 小結
5.4 習題
第6章 通用I/O接口電路設計及編程
6.1 概述
6.2 端口控制寄存器
6.3 LED接口電路設計及編程
6.3.1 LED接口電路原理
6.3.2 I/O端口與數(shù)碼管編程
6.4 鍵盤接口電路設計及編程
6.4.I按鍵識別方法
6.4.2 抖動和重鍵問題
6.4.3 鍵盤電路設計及編程
6.5 小結
6.6 習題
第7章 DMA接口電路原理及編程
7.1 DMA接口電路原理
7.1.1 DMA方式的特點
7.1.2 DMlA控制器的功能和組成
7.2 S3C44BOXDMA控制器
7.2.1 S3C44BOXDMA控制器結構
7.2.2 外部DMA請求/應答協(xié)議
7.2.3 DMA傳輸模式
7.2.4 DMA請求源的選擇
7.2.5 DMA自動重裝模式
7.2.6 S3C44:BOX芯片的DMA寄存器
7.3 S3C44BOXDMA編程
7.4 小結
7.5 習題
第8章 定時接口電路及編程
8.1 PWM定時器
8.1.1 概述
8.1.2 PWM定時器操作
8.1.3 PWM定時器控制寄存器
8.1.4 PWM定時器編程
8.2 看門狗定時器WDT
8.2.1 概述
8.2.2 WDT定時器控制寄存器
……
第9章 LCD/觸摸屏接口電路設計及編程
第10章 串行通信接口
第11章 A/D和D/A接口電路設計及編程
第12章 IIC總線接口電路設計及編程
第13章 IIS音頻接口電路設計及編程
第14章 網(wǎng)絡接口電路設計及編程
附錄A S3C44B0X特殊功能寄存器地址對應表
附錄B 系統(tǒng)的啟動
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號