注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡硬件、外部設備與維護FPGA/CPLD系統(tǒng)設計與應用案例

FPGA/CPLD系統(tǒng)設計與應用案例

FPGA/CPLD系統(tǒng)設計與應用案例

定 價:¥20.00

作 者: 朱恭生,胡冬琴 編著
出版社: 中國電力出版社
叢編項: EDA工程實踐入門叢書
標 簽: 維修

ISBN: 9787508378206 出版時間: 2009-07-01 包裝: 平裝
開本: 大32開 頁數(shù): 351 字數(shù):  

內(nèi)容簡介

  《FPGA/CPLD系統(tǒng)設計與應用案例》從數(shù)字電子技術入手,系統(tǒng)講解了組合邏輯電路及時序邏輯電路的基本知識以及常用邏輯電路運用和設計。在此基礎上以Altera公司的可編程邏輯器件、MAX+plus Ⅱ開發(fā)工具為平臺講解了可編程邏輯器件的應用設計方法,最后通過EDA工程實例將數(shù)字電子技術與EDA有機結(jié)合,講解了常用邏輯電路在可編程邏輯器件上的實現(xiàn)?!禙PGA/CPLD系統(tǒng)設計與應用案例》共分為四大部分:數(shù)字電子技術(邏輯代數(shù)、組合邏輯電路、時序邏輯電路)、可編程邏輯器件及開發(fā)工具(可編程邏輯器件、MAX+plusⅡ概述、原理圖輸入法設計、設計項目編譯、電路仿真與時序分析、其他輸入設計法和器件編程)、硬件描述語言VHDL和EDA工程實例?!禙PGA/CPLD系統(tǒng)設計與應用案例》可供計算機、電子信息、自動化等專業(yè)的高校師生學習、參考,對電子工程技術人員也有實用價值。

作者簡介

暫缺《FPGA/CPLD系統(tǒng)設計與應用案例》作者簡介

圖書目錄

前言
第一章 邏輯代數(shù)基礎
第一節(jié) 數(shù)制與編碼
一、數(shù)制
二、數(shù)制轉(zhuǎn)換
三、二進制的算術運算
四、常用編碼
第二節(jié) 邏輯運算
一、邏輯代數(shù)的基本運算
二、邏輯代數(shù)的復合運算
第三節(jié) 邏輯函數(shù)
一、邏輯函數(shù)的表示方法
二、邏輯函數(shù)表示方法的相互轉(zhuǎn)換
第四節(jié) 邏輯代數(shù)的公理、基本定律、運算規(guī)則
一、邏輯代數(shù)的公理
二、邏輯代數(shù)的基本定律
三、邏輯代數(shù)的運算規(guī)則
第五節(jié) 邏輯函數(shù)的化簡
一、公式化簡法
二、卡諾圖化簡法
第二章 組合邏輯電路
第一節(jié) 邏輯門電路
一、邏輯門電路概述
二、分立元器件門電路
三、數(shù)字集成電路
第二節(jié) 組合邏輯電路分析
一、組合邏輯電路的分析步驟
二、組合邏輯電路的分析舉例
第三節(jié) 組合邏輯電路設計
一、組合邏輯電路設計步驟
二、組合邏輯電路設計舉例
第四節(jié) 加法器
一、半加器設計
二、全加器設計
三、集成加法器
四、全加器應用
第五節(jié) 編碼器
一、普通編碼器
二、二一十進制編碼器
三、優(yōu)先編碼器
第六節(jié) 譯碼器
一、譯碼器設計
二、集成譯碼器
三、數(shù)字顯示譯碼驅(qū)動電路
第七節(jié) 數(shù)據(jù)選擇器和數(shù)值比較器
一、數(shù)據(jù)選擇器
二、數(shù)值比較器(Comparator)
第三章 時序邏輯電路
第一節(jié) 觸發(fā)器
一、觸發(fā)器的分類、特點及描述方法
二、基本RS觸發(fā)器
三、同步RS觸發(fā)器
四、邊沿觸發(fā)器
五、觸發(fā)器的相互轉(zhuǎn)換
第二節(jié) 時序邏輯電路的分析方法
一、同步時序邏輯電路的分析方法
二、異步時序邏輯電路的分析方法
第三節(jié) 計數(shù)器
一、計數(shù)器的分類
二、二進制計數(shù)器的設計
三、集成計數(shù)器
第四節(jié) 寄存器
一、數(shù)據(jù)寄存器
二、移位寄存器
三、移位寄存器的應用
第四章 可編程邏輯器件
第一節(jié) 專用集成電路ASIC
第二節(jié) FPGA/CPLD概述
第三節(jié) PLD/FPGA結(jié)構(gòu)與原理
一、基于乘積項(product-Term)的PLD結(jié)構(gòu)
二、查找表(Look-Up-Table)的原理與結(jié)構(gòu)
第四節(jié) Ahera公司的可編程邏輯器件
一、Altera公司的CPLD
二、Altera公司的FPGA
三、CPLD與FPGA的選用
第五章 MAX+plusⅡ概述
第一節(jié) MAx+plusⅡ的系統(tǒng)配置和安裝
一、推薦的系統(tǒng)配置
二、MAX+plusⅡ的安裝
第二節(jié) MAX+plusⅡ的授權(quán)
第三節(jié) 初識MAx+plusⅡ
一、管理器窗口
二、圖形編輯器
三、符號編輯器
四、文本編輯器
五、波形編輯器
六、編譯器窗口
七、仿真窗口
八、時間分析器
九、器件編程窗口
十、底層圖編輯器
第四節(jié) MAx+plusⅡ設計過程
一、設計流程
二、設計步驟
三、常用菜單簡介
第五節(jié) 用MAx+plusⅡ的設計實例
一、實例設計輸入
二、設計編譯
三、模擬仿真
四、定時分析
第六章 原理圖輸入法設計
第一節(jié) 原理圖輸入法設計
一、原理圖編輯器
二、原理圖設計流程
三、圖形符號編輯流程
第二節(jié) 器件選擇和管腳鎖定
一、器件選擇
二、管腳鎖定
……
第七章 設計項目編譯
第八章 電路仿真與時序分析
第九章 其他輸入設計法
第十章 器件編程
第十一章 硬件描述語言VHDL語言
第十二章 FPGA/CPLD綜合設計實例

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號