注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)軟件與程序設(shè)計其他編程語言/工具基于VHDL的CPLD/FPGA開發(fā)與應(yīng)用

基于VHDL的CPLD/FPGA開發(fā)與應(yīng)用

基于VHDL的CPLD/FPGA開發(fā)與應(yīng)用

定 價:¥30.00

作 者: 張丕狀,李兆光 編著
出版社: 國防工業(yè)出版社
叢編項:
標(biāo) 簽: 程序設(shè)計

ISBN: 9787118064025 出版時間: 2009-06-01 包裝: 平裝
開本: 16開 頁數(shù): 246 字?jǐn)?shù):  

內(nèi)容簡介

  《基于VHDL的CPLD/FPGA開發(fā)與應(yīng)用》以Xinlinx公司和Alter公司的CPLD/FPGA開發(fā)環(huán)境為基礎(chǔ),對VHDL硬件描述語言、CPLD/FPGA開發(fā)應(yīng)用及相關(guān)知識做了系統(tǒng)和完整的介紹,使讀者掌握CPLD/FPGA在電路設(shè)計中的基本方法及實(shí)用技術(shù)。全書共分8章。第1章介紹EDA基本概念和CPLD/FPGA開發(fā)的基本設(shè)計方法;第2章介紹幾種PLD器件的典型結(jié)構(gòu)和原理;第3章、第4‘章介紹VHDL語言的基本概念、框架和語法知識;第5章介紹典型的數(shù)字電路的VHDL參考設(shè)計;第6章介紹可編程器件的開發(fā)環(huán)境;第7章介紹片上可編程系統(tǒng)SOPC的設(shè)計入門;第8章以數(shù)據(jù)采集系統(tǒng)中控制器的設(shè)計為例,詳述了VHDL語言在實(shí)際工程設(shè)計中的應(yīng)用?!痘赩HDL的CPLD/FPGA開發(fā)與應(yīng)用》可作為高等學(xué)校電氣信息類、電子信息類及其他相近專業(yè)本科生和研究生教材,也可作為有關(guān)工程技術(shù)人員的參考書。同時,也希望對于從事數(shù)據(jù)采集技術(shù)研究的技術(shù)人員能有一定的幫助。

作者簡介

暫缺《基于VHDL的CPLD/FPGA開發(fā)與應(yīng)用》作者簡介

圖書目錄

第1章 概述
1.1 EDA技術(shù)的發(fā)展概況
1.2 EDA技術(shù)的基本內(nèi)容
1.3 可編程邏輯器件
1.4 軟件開發(fā)工具
1.5 硬件描述語言概述
1.6 基于EDA軟件的CPLD/FPGA設(shè)計流程
1.7 IP核
第2章 可編程邏輯器件
2.1 概述
2.2 簡單可編程器件
2.2.1 PLD的基本結(jié)構(gòu)
2.2.2 PLD的表示方法
2.2.3 PROM
2.2.4 PLA
2.2.5 PAL
2.2.6 GAL
2.3 CPLD
2.3.1 CPLD的基本結(jié)構(gòu)與工作原理
2.3.2 常用的CPLD器件
2.4 FPGA
2.4.1 查找表
2.4.2 FPGA的基本結(jié)構(gòu)和工作原理
2.4.3 常用的FPGA器件
2.5 CPLD與FPGA的比較
第3章 硬件描述語言VHDL的基本框架介紹
3.1 概述
3.1.1 硬件描述語言的簡介
3.1.2 VHDL與高級語言的聯(lián)系與區(qū)別
3.2 VHDL的基本結(jié)構(gòu)
3.2.1 實(shí)體說明
3.2.2 結(jié)構(gòu)體(構(gòu)造體)
3.2.3 庫、程序包及配置
3.3 VHDL語言要素
3.3.1 數(shù)據(jù)對象
3.3.2 數(shù)據(jù)類型
3.3.3 基本運(yùn)算符
3.3.4 屬性
3.4 VHDL語言的結(jié)構(gòu)體描述方式
3.4.1 行為描述方式
3.4.2 數(shù)據(jù)流描述方式
3.4.3 結(jié)構(gòu)化描述方式
第4章 VI-IDL典型語句
4.1 VHDL順序語句
4.1.1 賦值語句
4.1.2 條件控制語句
4.1.3 循環(huán)語句
4.1.4 其他順序語句
4.2 VHDL并行語句
4.2.1 進(jìn)程語句
4.2.2 并行信號賦值語句
4.2.3 元件說明與元件例化語句
4.2.4 生成語句
4.2.5 塊語句
4.3 子程序
4.3.1 函數(shù)
4.3.2 過程
4.4 程序包、配置
4.4.1 程序包
4.4.2 配置
第5章 常用數(shù)字邏輯電路與VI-IDL描述方法
5.1 組合邏輯電路的設(shè)計
5.1.1 加法器
5.1.2 編碼器、譯碼器
5.1.3 多路選擇器、多路分配器
5.1.4 三態(tài)門及數(shù)據(jù)緩沖器
5.2 時序邏輯電路
5.2.1 時鐘信號與進(jìn)程
5.2.2 觸發(fā)器的描述與置位、復(fù)位方式
5.2.3 寄存器
5.2.4 計數(shù)器
5.3 有限狀態(tài)機(jī)的設(shè)計
5.3.1 狀態(tài)轉(zhuǎn)換圖與有限狀態(tài)機(jī)
5.3.2 Moore型的有限狀態(tài)機(jī)設(shè)計
5.3.3 Mealy型的有限狀態(tài)機(jī)設(shè)計
5.4 存儲器的設(shè)計
5.4.1 只讀存儲器
5.4.2 隨機(jī)存儲器
5.4.3 FIFO(先進(jìn)先出堆棧)
5.5 仿真方法
5.5.1 測試平臺的概念
5.5.2 測試平臺的編寫
5.6 毛刺及其消除
5.6.1 毛刺及其產(chǎn)生的原因
5.6.2 毛刺的消除
5.7 CAN總線控制器
5.7.1 CAN總線協(xié)議
5.7.2 CAN通信控制器的基本框架
5.7.3 CAN通信控制器的具體實(shí)現(xiàn)
第6章 可編程器件的開發(fā)環(huán)境
6.1 QuartusⅡ使用入門
6.1.1 QuartusⅡ軟件的用戶界面
6.1.2 QuartusⅡ軟件的開發(fā)流程
6.2 XilinxISE使用入門
6.2.1 XilinxISE軟件的用戶界面
6.2.2 XilinxISE軟件的開發(fā)流程
第7章 SOPC設(shè)計入門
7.1 SOPC的基本概念
7.1.1 SOPC及其技術(shù)
7.1.2 NiosⅡ軟核SOPC系統(tǒng)及組件
7.2 SOPC的硬件開發(fā)環(huán)境及硬件開發(fā)
7.2.1 SOPCBuilder簡介
7.2.2 SOPC的硬件開發(fā)
7.3 SOPC的軟件開發(fā)環(huán)境及軟件開發(fā)
7.3.1 NiosⅡIDE軟件開發(fā)環(huán)境
7.3.2 NiosⅡ外設(shè)及其編程實(shí)例
7.4 自定義外設(shè)的開發(fā)
7.4.1 自定義外設(shè)的VHDL描述
7.4.2 封裝為SOPCBuilder組件
7.4.3 在Nios系統(tǒng)中添加組件
7.4.4 自定義外設(shè)的應(yīng)用
第8章 數(shù)據(jù)采集中的控制器設(shè)計
8.1 數(shù)據(jù)采集的基礎(chǔ)知識
8.1.1 采集速度與電路結(jié)構(gòu)的關(guān)系
8.1.2 A/D分辨率和數(shù)據(jù)輸出格式
8.1.3 信號采樣周期
8.1.4 信號處理方式
8.1.5 多通道數(shù)據(jù)采集
8.1.6 觸發(fā)方式
8.1.7 負(fù)延遲觸發(fā)
8.1.8 常見的數(shù)據(jù)采集系統(tǒng)的組織結(jié)構(gòu)
8.2 典型數(shù)據(jù)采集系統(tǒng)中的控制電路設(shè)計
8.2.1 低速多路數(shù)據(jù)采集系統(tǒng)中控制電路設(shè)計
8.2.2 帶FIFO緩沖存儲的多通道數(shù)據(jù)采集控制電路設(shè)計
8.2.3 流式信號實(shí)時處理算法的寄存器組與A/D轉(zhuǎn)換控制電路設(shè)計
8.2.4 存儲式數(shù)據(jù)采集系統(tǒng)中負(fù)延遲觸發(fā)的控制電路設(shè)計
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號