注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)嵌入式微處理器系統(tǒng)及應(yīng)用

嵌入式微處理器系統(tǒng)及應(yīng)用

嵌入式微處理器系統(tǒng)及應(yīng)用

定 價(jià):¥39.50

作 者: 陳麗蓉 等編著
出版社: 清華大學(xué)出版社
叢編項(xiàng): 21世紀(jì)高等學(xué)校嵌入式系統(tǒng)專業(yè)規(guī)劃教材
標(biāo) 簽: 計(jì)算機(jī)體系結(jié)構(gòu)

ISBN: 9787302215424 出版時(shí)間: 2010-05-01 包裝: 平裝
開本: 16開 頁(yè)數(shù): 421 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《21世紀(jì)高等學(xué)校嵌入式系統(tǒng)專業(yè)規(guī)劃教材:嵌入式微處理器系統(tǒng)及應(yīng)用》共13章,從硬件、軟件及系統(tǒng)開發(fā)等諸多方面,詳細(xì)討論嵌入式微處理器系統(tǒng)的原理、技術(shù)以及系統(tǒng)開發(fā)的方式方法,從處理器內(nèi)核到集成了豐富片內(nèi)外設(shè)的SoC系統(tǒng),從嵌入式板級(jí)開發(fā)到SoC片外擴(kuò)展的存儲(chǔ)系統(tǒng)、各種總線,《21世紀(jì)高等學(xué)校嵌入式系統(tǒng)專業(yè)規(guī)劃教材:嵌入式微處理器系統(tǒng)及應(yīng)用》均有精細(xì)解剖。全書結(jié)構(gòu)合理,內(nèi)容豐富,實(shí)例眾多,提供了大量實(shí)例程序和系統(tǒng)的開發(fā)流程及模塊化設(shè)計(jì)思路,適合高等院校的師生研讀,也可供SoC系統(tǒng)開發(fā)人員使用。

作者簡(jiǎn)介

暫缺《嵌入式微處理器系統(tǒng)及應(yīng)用》作者簡(jiǎn)介

圖書目錄

第1章 嵌入式硬件系統(tǒng)概述
 1.1 嵌入式系統(tǒng)的應(yīng)用領(lǐng)域
 1.2 嵌入式系統(tǒng)的特點(diǎn)
 1.3 嵌入式硬件系統(tǒng)的組成
 1.4 嵌入式微處理器概述
 1.5 主流的嵌入式微處理器
 1.6 嵌入式系統(tǒng)的發(fā)展趨勢(shì)
 1.7 本章小結(jié)
第2章 嵌入式微處理器核心
 2.1 ARM CPU ISA的發(fā)展歷史
 2.2 典型ARM CPU Core體系結(jié)構(gòu)
 2.3 ARM編程模型
  2.3.1 數(shù)據(jù)寬度(類型)
  2.3.2 工作狀態(tài)和工作模式
  2.3.3 寄存器
  2.3.4 中斷與異常
 2.4 內(nèi)存和I/O
  2.4.1 大小端
  2.4.2 I/O端口編址方式
 2.5 JTAG和ARM7TDMI Embedded ICE相關(guān)技術(shù)
  2.5.1 JTAG的基本原理
  2.5.2 JTAG的結(jié)構(gòu)
  2.5.3 TAP控制器的狀態(tài)機(jī)
  2.5.4 ARM7TDMI上的JTAG
 2.6 PowerPC CPU Core
 2.7 SuperH CPU Core
  2.7.1 SuperH系列嵌入式微處理器簡(jiǎn)介
  2.7.2 SuperH體系的特點(diǎn)
  2.7.3 SH3編程模型
 2.8 本章小結(jié)
第3章 ARM嵌入式微處理器指令集概覽
 3.1 ARM指令集概述
  3.1.1 ARM指令集
  3.1.2 Thumb指令集
  3.1.3 Thumb2指令集
  3.1.4 Jazelle
  3.1.5 為什么需要學(xué)習(xí)匯編指令
 3.2 ARM v4T架構(gòu)指令體系
  3.2.1 條件執(zhí)行和標(biāo)志位
  3.2.2 數(shù)據(jù)處理指令
  3.2.3 乘法和除法
  3.2.4 分支指令
  3.2.5 單寄存器數(shù)據(jù)傳輸(加載/存儲(chǔ)指令)
  3.2.6 批量加載/存儲(chǔ)指令
  3.2.7 交換(SWP)指令
  3.2.8 軟中斷指令(SWI)
  3.2.9 程序狀態(tài)寄存器訪問(wèn)指令
  3.2.10 協(xié)處理器指令
 3.3 ARM v5TE架構(gòu)指令體系
  3.3.1 前導(dǎo)0計(jì)數(shù)指令
  3.3.2 符號(hào)乘法操作指令
  3.3.3 飽和運(yùn)算指令
  3.3.4 加載/存儲(chǔ)2個(gè)寄存器指令
  3.3.5 斷點(diǎn)指令
  3.3.6 高速緩存預(yù)加載指令
 3.4 ARM v6架構(gòu)指令體系新特性
  3.4.1 打包數(shù)據(jù)類型指令
  3.4.2 字節(jié)選擇指令
  3.4.3 單指令多數(shù)據(jù)處理指令
  3.4.4 絕對(duì)差值求和指令
  3.4.5 SETEND指令
  3.4.6 字節(jié)反轉(zhuǎn)指令
  3.4.7 飽和指令
  3.4.8 排他的加載/存儲(chǔ)指令
  3.4.9 異常進(jìn)入與退出指令
 3.5 Thumb指令集
  3.5.1 v4T和v5TE的Thumb指令集
  3.5.2 v6的Thumb指令集
 3.6 本章小結(jié)
第4章 SoC嵌入式微處理器系統(tǒng)
第5章 嵌入式系統(tǒng)的片外存儲(chǔ)系統(tǒng)
第6章 32位嵌入式系統(tǒng)常用總線
第7章 嵌入式硬件系統(tǒng)開發(fā)流程
第8章 ARM7學(xué)習(xí)板核心模塊的設(shè)計(jì)
第9章 系統(tǒng)外設(shè)及接口模塊設(shè)計(jì)
第10章 電源電路設(shè)計(jì)
第11章 嵌入式系統(tǒng)啟動(dòng)程序開發(fā)
第12章 嵌入式系統(tǒng)驅(qū)動(dòng)軟件開發(fā)
第13章 嵌入式實(shí)時(shí)操作系統(tǒng)內(nèi)核硬件相關(guān)設(shè)計(jì)與代碼移植
附錄A 硬件規(guī)格書示例
附錄B 完整的硬件設(shè)計(jì)原理圖
附錄C BOM清單示例
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)