注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)軟件與程序設(shè)計其他編程語言/工具Verilog HDL數(shù)字設(shè)計教程

Verilog HDL數(shù)字設(shè)計教程

Verilog HDL數(shù)字設(shè)計教程

定 價:¥28.00

作 者: 賀敬凱 著
出版社: 西安電子科技大學(xué)出版社
叢編項:
標(biāo) 簽: 程序設(shè)計

ISBN: 9787560624143 出版時間: 2012-04-01 包裝: 平裝
開本: 16開 頁數(shù): 240 字?jǐn)?shù):  

內(nèi)容簡介

  《Verilog HDL數(shù)字設(shè)計教程》共分8章。第1章和第2章為Verilog HDL基礎(chǔ)知識;第3章從一個典型數(shù)字電路實例入手,詳細(xì)介紹了Verilog HDL的常用建模方法;第4章介紹了一些常用的組合邏輯電路和時序邏輯電路;第5章從一個典型時序邏輯電路實例入手,引入同步有限狀態(tài)機,并進一步探討了同步狀態(tài)機的特征;第6章則詳細(xì)介紹了Verilog HDL的仿真技術(shù),并對ModelSim軟件進行了介紹;第7章介紹了幾則實用的可綜合的設(shè)計;第8章詳細(xì)介紹了一個基于 Verilog狀態(tài)機控制的10位指令微處理器的設(shè)計流程。 書中的內(nèi)容全部符合IEEE 1364-2001標(biāo)準(zhǔn)。《Verilog HDL數(shù)字設(shè)計教程》可作為高等院校電子信息工程、通信、自動化、計算機應(yīng)用技術(shù)等專業(yè)Verilog HDL設(shè)計課程與相關(guān)實驗課的指導(dǎo)教材或參考書,也可作為參與電子設(shè)計競賽、FPGA開發(fā)應(yīng)用人員的參考書。

作者簡介

暫缺《Verilog HDL數(shù)字設(shè)計教程》作者簡介

圖書目錄

第1章 Verilog HDL數(shù)字設(shè)計綜述
1.1 電子系統(tǒng)設(shè)計技術(shù)的發(fā)展
1.2 數(shù)字系統(tǒng)典型設(shè)計流程
1.3 HDL的發(fā)展、特點與應(yīng)用
1.3.1 什么是HDL
1.3.2 Verilog HDL的特點
1.3.3 Verilog HDL的功能
1.4 Quartus Ⅱ概述
1.5 硬件描述語言的發(fā)展趨勢
1.6 小結(jié)
習(xí)題1
第2章 Verilog HDL基本概念
2.1 編寫并運行一個簡單的Verilog HDL程序
2.1.1 編寫一個簡單的Verilog HDL程序
2.1.2 Verilog HDL程序開發(fā)環(huán)境——Quartus Ⅱ 6.0
2.2 層次建模
2.3 Verilog HDL的數(shù)據(jù)類型及常量和變量
2.3.1 變量及其數(shù)據(jù)類型
2.3.2 常量及其數(shù)據(jù)類型
2.4 編譯預(yù)處理
2.4.1 宏定義define
2.4.2 “文件包含”處理include
2.5 小結(jié)
習(xí)題2
第3章 Verilog HDL常用建模方法
3.1 建模方法引例
3.2 結(jié)構(gòu)化形式建模
3.2.1 門級建模
3.2.2 用戶自定義原語
3.3 數(shù)據(jù)流級建模
3.3.1 連續(xù)賦值語句
3.3.2 運算符類型
3.4 行為級建模
3.4.1 結(jié)構(gòu)化過程語句always
3.4.2 過程賦值語句
3.4.3 塊語句
3.4.4 條件語句
3.4.5 多路分支語句
3.4.6 循環(huán)語句
3.4.7 任務(wù)和函數(shù)語句
3.5 小結(jié)
習(xí)題3
第4章 Verilog HDL常用電路設(shè)計
4.1 常用組合邏輯電路設(shè)計
4.2 常用時序邏輯電路設(shè)計
4.3 小結(jié)
習(xí)題4
第5章 同步有限狀態(tài)機設(shè)計
5.1 同步有限狀態(tài)機引例
5.2 狀態(tài)機的基本概念
5.3 狀態(tài)機的編碼方式
5.4 復(fù)雜狀態(tài)機的編寫方法
5.5 采用狀態(tài)機來實現(xiàn)程序算法
5.6 小結(jié)
習(xí)題5
第6章 Verilog HDL仿真技術(shù)
6.1 ModelSim軟件的使用
6.1.1 ModelSim軟件簡介
6.1.2 使用圖形界面對設(shè)計進行仿真
6.1.3 使用ModelSim讀/寫文件
6.2 延時
6.3 常用塊語句
6.4 常用系統(tǒng)函數(shù)和系統(tǒng)任務(wù)
6.5 端口連接規(guī)則
6.6 小結(jié)
習(xí)題6
第7章 Verilog HDL可綜合設(shè)計舉例
7.1 跑馬燈控制器的設(shè)計
7.2 8位數(shù)碼掃描顯示電路的設(shè)計
7.3 數(shù)控分頻器的設(shè)計
7.4 樂曲硬件演奏電路的設(shè)計
7.5 數(shù)字跑表和數(shù)字鐘的設(shè)計
7.6 用Verilog HDL狀態(tài)機實現(xiàn)A/D采樣控制電路
7.7 交通控制器的設(shè)計
7.8 空調(diào)控制器的設(shè)計
7.9 飲料自動售賣機的設(shè)計
7.10 小結(jié)
習(xí)題7
第8章 CPU結(jié)構(gòu)及其設(shè)計
8.1 專用處理器的頂層系統(tǒng)設(shè)計
8.2 專用處理器的設(shè)計實現(xiàn)
8.3 專用處理器的仿真驗證
8.4 小結(jié)
習(xí)題8
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號