注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)軟件工程及軟件方法學(xué)嵌入式實(shí)時系統(tǒng)的DSP軟件開發(fā)技術(shù)

嵌入式實(shí)時系統(tǒng)的DSP軟件開發(fā)技術(shù)

嵌入式實(shí)時系統(tǒng)的DSP軟件開發(fā)技術(shù)

定 價:¥69.00

作 者: (美)奧沙那 著,鄭紅,劉振強(qiáng),王鵬 譯
出版社: 北京航空航天大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 軟件工程/開發(fā)項(xiàng)目管理

ISBN: 9787811245219 出版時間: 2011-01-01 包裝: 平裝
開本: 16 頁數(shù): 468 字?jǐn)?shù):  

內(nèi)容簡介

  《嵌入式實(shí)時系統(tǒng)的DSP軟件開發(fā)技術(shù)》詳細(xì)介紹了DSP在嵌入式實(shí)時系統(tǒng)設(shè)計中的軟件開發(fā)方法,是討DSP軟件設(shè)計技術(shù)的專業(yè)技術(shù)指南。內(nèi)容包括數(shù)字信號處理技術(shù)、嵌入式實(shí)時系統(tǒng)與DS的內(nèi)在關(guān)聯(lián)性、DSP嵌入式系統(tǒng)基本開發(fā)步驟、DSP硬件結(jié)構(gòu)及DSP軟件性能與其硬件結(jié)構(gòu)的關(guān)系DSP軟件設(shè)計的優(yōu)化方法和技術(shù)、DSP軟件設(shè)計的實(shí)時操作技術(shù)、DSP系統(tǒng)的測試和調(diào)試方法多CPU片上系統(tǒng)開發(fā)中嵌入式DSP軟件設(shè)計技術(shù)等。隨書附光盤一張,內(nèi)含書中大量應(yīng)用實(shí)的代碼。《嵌入式實(shí)時系統(tǒng)的DSP軟件開發(fā)技術(shù)》適合對DSP軟件技術(shù)開發(fā)有興趣的本科生、研究生、研發(fā)人員讀。

作者簡介

  Robert Oshana是德州儀器(TL)DSP系統(tǒng)部軟件開發(fā)組的工程管理人。具有超過24年的嵌入式實(shí)時軟件開發(fā)經(jīng)驗(yàn),針對不同的工業(yè)領(lǐng)域,包括軍事和業(yè)領(lǐng)域。他也是Southern Methodist University的兼職教授,教授研究生軟件工程以嵌入式實(shí)吋系統(tǒng)課程。他經(jīng)常在嵌入式系統(tǒng)會議上發(fā)言,在軟件工程和嵌入式實(shí)時系統(tǒng)面有多種出版物發(fā)表。Robert是一位資深的專業(yè)工程師,IEEE的高級會員。、

圖書目錄

第1章 數(shù)字信號處理概論
1.1 什么是數(shù)字信號處理?
1.2 數(shù)字信號處理簡史
1.3 DSP的優(yōu)點(diǎn)
1.4 DSP系統(tǒng)
1.4.1 模/數(shù)轉(zhuǎn)換
1.4.2 數(shù)/模轉(zhuǎn)換
1.5 DSP的應(yīng)用
1.5.1 低成本DSP應(yīng)用
1.5.2 低功耗DSP應(yīng)用
1.5.3 高性能DSP應(yīng)用
1.6 結(jié) 論
第2章 嵌入式系統(tǒng)與實(shí)時系統(tǒng)總括
2.1 實(shí)時系統(tǒng)
2.2 硬實(shí)時系統(tǒng)和軟實(shí)時系統(tǒng)
2.2.1 硬實(shí)時系統(tǒng)和軟實(shí)時系統(tǒng)簡介
2.2.2 實(shí)時系統(tǒng)與分時系統(tǒng)的區(qū)別
2.2.3 DSP系統(tǒng)是硬實(shí)時系統(tǒng)
2.2.4 硬實(shí)時系統(tǒng)
2.3 實(shí)時事件的種類與特點(diǎn)
2.4 有效執(zhí)行與執(zhí)行環(huán)境
2.5 實(shí)時系統(tǒng)設(shè)計的挑戰(zhàn)
2.5.1 響應(yīng)時間
2.5.2 從失敗中?復(fù)
2.5.3 分布式和多處理器結(jié)構(gòu)
2.6 嵌入式系統(tǒng)
2.7 總 結(jié)
第3章 DSP嵌入式系統(tǒng)開發(fā)生命周期概論
3.1 嵌入式系統(tǒng)
3.2 DSP嵌入式系統(tǒng)的生命周期
3.2.1 步驟1 檢查系統(tǒng)的全部要求
3.2.2 步驟2 選擇系統(tǒng)要求的硬件元器件
3.2.3步驟3 理解DSP基礎(chǔ)和構(gòu)架
第4章 數(shù)字信號處理算法概述
4.1 算法的定義
4.2 DSP系統(tǒng)
4.2.1 模數(shù)轉(zhuǎn)換
4.2.2 Nyquist準(zhǔn)則
4.2.3 混淆
4.2.4 抗混淆濾波器
4.2.5 采樣率和處理器速度
4.2.6 A/D轉(zhuǎn)換器
4.2.7 D/A轉(zhuǎn)換器
4.2.8 多采樣率應(yīng)用
4.2.9 采樣小結(jié)
4.3 濾波器簡介
4.3.1 簡介
4.3.2 什么是濾波器?
4.3.3 更多可選擇濾波器
4.3.4 相位響應(yīng)
4.3.5 濾波器類型小結(jié)
4.4 有限沖激響應(yīng)濾波器(FIR)
4.4.1 FIR移動平均濾波器
4.4.2 歸一化思想
4.4.3 硬件實(shí)現(xiàn)(流程圖)
4.4.4 基本軟件實(shí)現(xiàn)
4.4.5 FIR濾波器特性
4.4.6 自適應(yīng)FIR濾波器
4.4.7 FIR濾波器的設(shè)計與實(shí)現(xiàn)
4.4.8 DSF器件的基本FIR優(yōu)化
4.4.9 FIR濾波器小結(jié)
4.5 無限沖激響應(yīng)濾波器(IIR)
4.5.1 IIR簡介
4.5.2 IIR的差分方程
4.5.3 IIR的傳遞函數(shù)
4.5.4 IIR濾波器設(shè)計
4.5.5 IIR的平衡設(shè)計
4.5.6 IIR小結(jié)
4.6 濾波器實(shí)現(xiàn)的DSP結(jié)構(gòu)優(yōu)化
4.7 實(shí)現(xiàn)一個FIR濾波器
4.8 快速傅里葉變換·
4.8.1 時間和頻率
4.8.2 離散傅里葉變換
4.8.3 快速傅里葉變換
4.8.4 FFT算法形式
4.8.5 FFT實(shí)現(xiàn)問題
4.8.6 FFT小結(jié)
第5章 DSP體系結(jié)構(gòu)
5.1 高速、專門的運(yùn)算
5.1.1 乘加單元
5.1.2 并行算術(shù)邏輯單元
5.1.3 量化表示
5.2 高帶寬存儲器結(jié)構(gòu)
5.2.1 數(shù)據(jù)和指令存儲器
5.2.2 存儲器選擇
5.2.3 高速寄存器
5.2.4 存儲交叉
5.2.5 存儲塊切換
5.2.6 DSP高速緩存
5.2.7 執(zhí)行時間可預(yù)估性
5.2.8 存儲器直接存?。―MA)
5.3 流水線處理
5.3.1 限制
5.3.2 資源沖突
5.3.3 流水線控制
5.4 特殊指令和尋址方式
5.5 DSP體系結(jié)構(gòu)實(shí)例
5.6 VLlw載入和存儲DSP
5.7 小結(jié)
第6章 DSP軟件優(yōu)化
6.1 概述
6.1.1 什么是優(yōu)化
6.1.2 處理過程
6.2 加速經(jīng)常性事件
6.2.1 加速經(jīng)常性事件——DSP結(jié)構(gòu)
6.2.2 加速經(jīng)常性事件——DSP算法
……
第7章 基于DSP的電源優(yōu)化技術(shù)
第8章 DSP實(shí)時操作系統(tǒng)
第9章 測試和調(diào)試DSP系統(tǒng)
第10章 DSP軟件開發(fā)管理
第11章 基于多核片上系統(tǒng)架構(gòu)的嵌入式DSP軟件設(shè)計
第12章 DSP軟件技術(shù)的未來
附錄A嵌入式DSP系統(tǒng)應(yīng)用的軟件性能工程
附錄BDSP優(yōu)化的更多提示和技巧
附錄CDSP和嵌入式系統(tǒng)的緩存詳述
附錄E實(shí)時DSP系統(tǒng)分析技術(shù)
附錄FDSP算法開發(fā)——規(guī)定和準(zhǔn)則

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號