注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)微型計(jì)算機(jī)原理與接口技術(shù)(第3版)

微型計(jì)算機(jī)原理與接口技術(shù)(第3版)

微型計(jì)算機(jī)原理與接口技術(shù)(第3版)

定 價(jià):¥33.00

作 者: 馮博琴,吳寧 主編
出版社: 清華大學(xué)出版社
叢編項(xiàng): 高等學(xué)校計(jì)算機(jī)基礎(chǔ)教育教材精選
標(biāo) 簽: 計(jì)算機(jī)體系結(jié)構(gòu)

ISBN: 9787302249474 出版時(shí)間: 2011-06-01 包裝: 平裝
開本: 16開 頁數(shù): 359 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《微型計(jì)算機(jī)原理與接口技術(shù)(第3版)》是《微型計(jì)算機(jī)原理與接口技術(shù)》的第3版。作者根據(jù)計(jì)算機(jī)技術(shù)的發(fā)展及實(shí)際教學(xué)中的體會(huì),除對(duì)原稿部分文字進(jìn)行修訂外,還對(duì)包括系統(tǒng)總線、匯編語言程序設(shè)計(jì)、半導(dǎo)體存儲(chǔ)器等在內(nèi)的部分內(nèi)容做了一定的調(diào)整和擴(kuò)充??紤]到讀者對(duì)象的需求和實(shí)用性,本版仍以Inte l80x86系列微處理器為平臺(tái),介紹其3個(gè)不同時(shí)期的典型代表:8088、80386及Pentium4的基本結(jié)構(gòu)和工作原理;保持了第2版中基本指令系統(tǒng)、輸入/輸出系統(tǒng)、接口電路設(shè)計(jì)內(nèi)容的敘述風(fēng)格。另外,此次改版依然保持了原版注重實(shí)際應(yīng)用的特點(diǎn),在強(qiáng)調(diào)基本概念的基礎(chǔ)上,使用了大量實(shí)例來闡明各種應(yīng)用問題,同時(shí)也融入了作者在使用原教材教學(xué)過程中的體會(huì),實(shí)用性較強(qiáng)?!段⑿陀?jì)算機(jī)原理與接口技術(shù)(第3版)》可作為普通高等學(xué)校非計(jì)算機(jī)類各專業(yè)本科學(xué)生的“微機(jī)原理與接口技術(shù)”課程的教材,也可作為成人高等教育的培訓(xùn)教材及廣大科技工作者的自學(xué)參考書。

作者簡(jiǎn)介

暫缺《微型計(jì)算機(jī)原理與接口技術(shù)(第3版)》作者簡(jiǎn)介

圖書目錄

第1章 微型計(jì)算機(jī)基礎(chǔ)概論
1.1 微型計(jì)算機(jī)系統(tǒng)
1.1.1 微型計(jì)算機(jī)的發(fā)展
1.1.2 微型計(jì)算機(jī)的工作過程
1.1.3 微機(jī)系統(tǒng)的組成
1.2 計(jì)算機(jī)中的數(shù)制及編碼
1.2.1 常用記數(shù)制
1.2.2 各種數(shù)制之間的轉(zhuǎn)換
1.2.3 計(jì)算機(jī)中的二進(jìn)制數(shù)表示
1.2.4 二進(jìn)制編碼
1.3 無符號(hào)二進(jìn)制數(shù)的算術(shù)運(yùn)算和邏輯運(yùn)算
1.3.1 二進(jìn)制的算術(shù)運(yùn)算
1.3.2 無符號(hào)數(shù)的表示范圍
1.3.3 二進(jìn)制數(shù)的邏輯運(yùn)算
1.3.4 基本邏輯門及常用邏輯部件
1.4 有符號(hào)二進(jìn)制數(shù)的表示及運(yùn)算
1.4.1 有符號(hào)數(shù)的表示方法
1.4.2 補(bǔ)碼數(shù)與十進(jìn)制數(shù)之間的轉(zhuǎn)換
1.4.3 補(bǔ)碼的運(yùn)算
1.4.4 有符號(hào)數(shù)的表示范圍
習(xí)題
第2章 微處理器與總線
2.1 微處理器概述
2.1.1 運(yùn)算器
2.1.2 控制器
2.2 8088/8086微處理器
2.2.1 8088/8086 CPU的特點(diǎn)
2.2.2 8088 CPU的外部引腳及其功能
2.2.3 8088/8086 CPU的功能結(jié)構(gòu)
2.2.4 8088/8086 CPU的存儲(chǔ)器組織
2.2.5 8088/8086 CPU的工作時(shí)序
2.3 80386微處理器
2.3.1 80386微處理器的主要特性
2.3.2 80386的內(nèi)部結(jié)構(gòu)
2.3.3 80386的主要引腳信號(hào)
2.3.4 80386的內(nèi)部寄存器
2.3.5 80386的工作模式
2.4 Pentium 4(奔騰4)微處理器
2.4.1 Pentium 4微處理器中的新技術(shù)
2.4.2 Pentium 4 CPU的結(jié)構(gòu)
2.4.3 Pentium 4的存儲(chǔ)器管理
2.4.4 奔騰4的基本執(zhí)行環(huán)境
2.5 總線
2.5.1 概述
2.5.2 總線的基本功能
2.5.3 常用系統(tǒng)總線和外設(shè)總線標(biāo)準(zhǔn)
2.5.4 8088系統(tǒng)總線
習(xí)題
第3章 8086/8088指令系統(tǒng)
3.1 概述
3.1.1 指令的基本構(gòu)成
3.1.2 指令的執(zhí)行時(shí)間
3.1.3 CISC和RISC指令系統(tǒng)
3.2 尋址方式
3.2.1 立即尋址
3.2.2 直接尋址
3.2.3 寄存器尋址
3.2.4 寄存器間接尋址
3.2.5 寄存器相對(duì)尋址
3.2.6 基址-變址尋址
3.2.7 基址-變址-相對(duì)尋址
3.2.8 隱含尋址
3.3 8086指令系統(tǒng)
3.3.1 數(shù)據(jù)傳送指令
3.3.2 算術(shù)運(yùn)算指令
3.3.3 邏輯運(yùn)算和移位指令
3.3.4 串操作指令
3.3.5 程序控制指令
3.3.6 處理器控制指令
3.4 Pentium新增指令簡(jiǎn)介
3.4.1 80x86虛地址下的尋址方式
3.4.2 80x86 CPU新增指令簡(jiǎn)述
習(xí)題
第4章 匯編語言程序設(shè)計(jì)
4.1 匯編語言源程序
4.1.1 匯編語言源程序的結(jié)構(gòu)
4.1.2 匯編語言語句類型及格式
4.1.3 數(shù)據(jù)項(xiàng)及表達(dá)式
4.2 偽指令
4.2.1 數(shù)據(jù)定義偽指令
4.2.2 符號(hào)定義偽指令
4.2.3 段定義偽指令
4.2.4 設(shè)定段寄存器偽指令
4.2.5 過程定義偽指令
4.2.6 宏命令偽指令
4.2.7 模塊定義與連接偽指令
4.3 BIOS和DOS功能調(diào)用
4.3.1 BIOS功能調(diào)用
4.3.2 DOS功能調(diào)用
4.4 匯編語言程序設(shè)計(jì)基礎(chǔ)
4.4.1 程序設(shè)計(jì)概述
4.4.2 順序程序
4.4.3 分支程序
4.4.4 循環(huán)程序
4.4.5 子程序設(shè)計(jì)
4.4.6 常用程序設(shè)計(jì)舉例
習(xí)題
第5章 存儲(chǔ)器系統(tǒng)
5.1 概述
5.1.1 存儲(chǔ)器系統(tǒng)的一般概念
5.1.2 半導(dǎo)體存儲(chǔ)器及其分類
5.1.3 半導(dǎo)體存儲(chǔ)器的主要技術(shù)指標(biāo)
5.2 隨機(jī)存取存儲(chǔ)器RAM
5.2.1 靜態(tài)隨機(jī)存取存儲(chǔ)器SRAM
5.2.2 動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器DRAM
5.2.3 存儲(chǔ)器擴(kuò)展技術(shù)
5.3 只讀存儲(chǔ)器ROM
5.3.1 EPROM
5.3.2 EEPROM (E2PROM)
5.3.3 閃存FLASH
5.4 高速緩沖存儲(chǔ)器Cache
5.4.1 Cache的工作原理
5.4.2 Cache的讀寫操作
5.4.3 Cache與主存的存取一致性
5.4.4 Cache的分級(jí)體系結(jié)構(gòu)
5.5 半導(dǎo)體存儲(chǔ)器設(shè)計(jì)舉例
習(xí)題
第6章 輸入/輸出和中斷技術(shù)
6.1 輸入/輸出系統(tǒng)概述
6.1.1 I/O系統(tǒng)的特點(diǎn)
6.1.2 I/O接口的基本功能
6.1.3 I/O端口的編址方式
6.1.4 I/O端口地址的譯碼
6.2 簡(jiǎn)單接口電路
6.2.1 接口電路的基本構(gòu)成
6.2.2 三態(tài)門接口
6.2.3 鎖存器接口
6.2.4 簡(jiǎn)單接口的應(yīng)用舉例
6.3 基本輸入/輸出方式
6.3.1 無條件傳送方式
6.3.2 查詢方式
6.3.3 中斷方式
6.3.4 直接存儲(chǔ)器存取方式
6.4 中斷技術(shù)
6.4.1 中斷的基本概念
6.4.2 中斷處理的一般過程
6.4.3 8086/8088中斷系統(tǒng)
6.5 可編程中斷控制器8259A
6.5.1 8259A的引線及內(nèi)部結(jié)構(gòu)
6.5.2 8259A的工作過程
6.5.3 8259A的工作方式
6.5.4 8259A的初始化編程
6.5.5 中斷程序設(shè)計(jì)概述
習(xí)題
第7章 常用數(shù)字接口電路
7.1 并行通信與串行通信
7.1.1 并行通信
7.1.2 串行通信
7.2 可編程定時(shí)/計(jì)數(shù)器
7.2.1 8253的引線及結(jié)構(gòu)
7.2.2 8253的工作方式
7.2.3 8253的控制字
7.2.4 8253的應(yīng)用
7.3 可編程并行接口
7.3.1 8255的引線及結(jié)構(gòu)
7.3.2 8255的工作方式
7.3.3 8255的控制字及狀態(tài)字
7.3.4 8255的應(yīng)用
7.4 可編程串行接口
7.4.1 8250的外部引線及功能
7.4.2 8250的結(jié)構(gòu)及內(nèi)部寄存器
7.4.3 8250的工作過程
7.4.4 8250的應(yīng)用
習(xí)題
第8章 模擬量的輸入/輸出
8.1 模擬量的輸入/輸出通道
8.1.1 模擬量輸入通道
8.1.2 模擬量輸出通道
8.2 D/A轉(zhuǎn)換器
8.2.1 D/A轉(zhuǎn)換器的基本原理及技術(shù)指標(biāo)
8.2.2 典型D/A轉(zhuǎn)換器芯片DAC
8.2.3 D/A轉(zhuǎn)換器的應(yīng)用
8.3 A/D轉(zhuǎn)換器
8.3.1 A/D轉(zhuǎn)換器的工作原理及技術(shù)指標(biāo)
8.3.2 典型A/D轉(zhuǎn)換器芯片ADC
習(xí)題
附錄A ASCII碼表
附錄B 8088 CPU部分引腳信號(hào)功能
附錄B.1 SS0、IO/、DT/的組合及對(duì)應(yīng)的操作
附錄B.2 S2、S1、S0的組合及對(duì)應(yīng)的操作
附錄B.3 QS1、QS0的組合及對(duì)應(yīng)的操作
附錄C 8086/8088指令執(zhí)行時(shí)間及指令簡(jiǎn)表
附錄C.1 常用指令執(zhí)行時(shí)間
附錄C.2 8086/8088指令簡(jiǎn)表
附錄D 8086/8088微機(jī)的中斷
附錄D.1 中斷類型分配
附錄D.2 DOS軟中斷
附錄D.3 DOS系統(tǒng)功能調(diào)用簡(jiǎn)表
附錄E BIOS軟中斷簡(jiǎn)要列表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)