注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡計算機組織與體系結構TMS320X281x DSP原理與應用(第2版)

TMS320X281x DSP原理與應用(第2版)

TMS320X281x DSP原理與應用(第2版)

定 價:¥42.00

作 者: 徐科軍,張瀚,陳智淵 編著
出版社: 北京航空航天大學出版社
叢編項:
標 簽: 計算機體系結構

ISBN: 9787512405851 出版時間: 2011-10-01 包裝: 平裝
開本: 16開 頁數(shù): 348 字數(shù):  

內(nèi)容簡介

  C2000系列DSP是TI公司TMS320DSP的3大系列之一,既具有一般DSP芯片的高速運算和信號處理能力,又同單片機一樣,在片內(nèi)集成了豐富的外設,因而,特別適用于高性能數(shù)字控制系統(tǒng)。本書以TMS320X281x為代表,詳細介紹其CPU和片內(nèi)外圍設備。全書共分7章,具體內(nèi)容包括:CPU內(nèi)核結構,存儲器及I/O空間,片內(nèi)外圍設備,尋址方式和指令系統(tǒng),C28x內(nèi)核與C2xLP內(nèi)核的區(qū)別,DSP程序的編寫和調(diào)試,以及TMS320F2812最小系統(tǒng)的軟、硬件設計。本書可供自動控制、電氣工程、計算機應用和儀器儀表等領域從事DSP應用技術開發(fā)的科研和工程技術人員參考,也可以作為高校相關專業(yè)本科生和研究生的參考書。

作者簡介

暫缺《TMS320X281x DSP原理與應用(第2版)》作者簡介

圖書目錄

第1章 緒論 1.1 TMS320F281x系列DSP的性能 1.2 FMS320F281x系列DSP的結構 1.3 TMS320F281x系列DSP的引腳分布 1.4 信號說明第2章 CPU內(nèi)核結構及存儲器映射 2.1 CPU結構 2.2 CPU寄存器 2.2.1 累加器(ACC,AH,AL) 2.2.2 被乘數(shù)寄存器(X7) 2.2.3 乘積寄存器(P、PH和PL) 2.2.4 數(shù)據(jù)頁指針(DP) 2.2.5 堆棧指針(SP) 2.2.6 輔助寄存器(XARO-XAR7和AR0-AR7) 2.2.7 程序計數(shù)器(PC) 2.2.8 返回程序寄存器(RPC) 2.2.9 中斷控制寄存器(IFR,IER,DBGIER) 2.2.1 0狀態(tài)寄存器(ST0,ST1) 2.3 程序流 2.3.1 中斷 2.3.2 分支、調(diào)用和返回 2.3.3 單個指令的重復執(zhí)行 2.3.4 指令流水線 2.4 乘法操作 2.4.1 16位×16位乘法 2.4.2 32位×32位乘法 2.5 移位操作 2.6 CPU中斷與復位 2.6.1 CPU中斷概述 2.6.2 CPU中斷向量和優(yōu)先級 2.6.3 可屏蔽中斷 2.6.4 可屏蔽中斷的標準操作 2.6.5 非屏蔽中斷 2.6.6 非法指令陷阱 2.6.7 硬件復位(RS) 2.7 流水線 2.7.1 指令流水線 2.7.2 可視流水線活動 2.7.3 流水線活動的凍結 2.7.4 流水線保護 2.7.5 避免無流水線保護操作 2.8 存儲器映射 2.8.1 Flash存儲器(僅F281x) 2.8.2 M0和M1SARAM 2.8.3 L0、L1和H0SARAM 2.8.4 BootROM 2.8.5 安全第3章 TMS320X281xDSP的片內(nèi)外設 3.1 系統(tǒng)控制和外設中斷 3.1.1 Flash和OTP存儲器 3.1.2 代碼安全模塊 3.1.3 時鐘 3.1.4 通用I/O端口(GPIO) 3.1.5 外設寄存器幀及EALLOw保護寄存器 3.1.6 外設中斷擴展(PIE) 3.2 系統(tǒng)外部接口(XINTF) 3.2.1 總體功能描述 3.2.2 XINTF配置 3.2.3 前導、有效和結束三個階段等待狀態(tài)的配置 3.2.4 XINTF寄存器 3.2.5 外部DMA支持 3.3 模/數(shù)轉換器(ADC) 3.3.1 特點 3.3.2 自動排序器的工作原理 3.3.3 非中斷自動排序模式 3.3.4 ADC時鐘的預標定 3.3.5 ADC的供電模式和上電順序 3.3.6 排序器覆蓋功能 3.8.7 ADC控制寄存器 3.3.8 最大轉換通道寄存器(ADCMAXCONV) 3.3.9 自動排序狀態(tài)寄存器(ADCASEQSR) 3.3.10 ADC狀態(tài)和標志寄存器(ADCST) 3.3.11 ADC輸入通道選擇排序控制寄存器 3.3.12 ADC轉換結果緩沖寄存器 3.3.13 F2810,F(xiàn)2811和F2812內(nèi)部ADC的校正 3.4 事件管理器 3.4.1 概述 3.4.2 通用定時器 3.4.3 全比較單元 3.4.4 PWM電路 3.4.5 PWM波形的產(chǎn)生 3.4.6 捕獲單元 3.4.7 正交編碼器脈沖QEP電路 3.4.8 EV中斷 3.4.9 事件管理器的寄存器 3.5 串行外設接口(SPI) 3.5.1 增強型SPI模塊簡介 3.5.2 操作介紹 3.5.3 SPI中斷 3.5.4 SPI FIFO介紹 3.6 串行通信接口 3.6.1 增強型SCI模塊概述 3.6.2 SCI模塊的結構 3.6.3 SCI模塊寄存器概述 3.7 增強型CAN控制器模塊 3.7.1 CAN簡介 3.7.2 CAN的網(wǎng)絡和模塊 3.7.3 eCAN控制器簡介 3.7.4 消息對象 3.7.5 消息郵箱 3.8 多通道緩沖串口 3.8.1 McBSP模塊的功能和結構總覽 3.8.2 McBSP模塊的操作 3.8.3 多通道選擇模式 3.8.4 接收器和發(fā)送器配置 3.8.5 McBSP初始化流程 3.8.6 McBSP的FIFO和中斷 3.8.7 McBSP的其他寄存器第4章 TM5320C28x DSP的尋址方式和指令系統(tǒng) 4.1 尋址方式 4.1.1 尋址方式概述 4.1.2 尋址方式選擇位 4.1.3 匯編器/編譯器對AMODE位的追蹤 4.1.4 各尋址方式的具體說明 4.1.5 32位操作的定位 4.2 C28x匯編語言簡介第5章 TMS320X281x DSP的程序編寫和調(diào)試 5.1 DSP集成開發(fā)環(huán)境CCS 5.1.1 CCS中的工程 5.1.2 CCS的界面組成 5.2 TMS320X281x DSP的軟件開發(fā)流程 5.2.1 CCS集成開發(fā)環(huán)境的設置 5.2.2 CCS集成開發(fā)環(huán)境的應用 5.2.3 通用擴展語言(GEL) 5.3 DSP/BIOS開發(fā)工具介紹第6章 實驗系統(tǒng)及實驗例程 6.1 實驗系統(tǒng)硬件介紹 6.1.1 eZdspTMF2812簡介 6.1.2 eZdspTMF2812使用 6.1.3 TMS320F2812重要電氣參數(shù) 6.2 應用實驗例程 6.2.1 實驗例程中的文件 6.2.2 實驗程序的主要代碼附錄A 匯編指令集附錄B eZdspTM F2812原理圖參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號