注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡硬件、外部設備與維護計算機硬件技術基礎:教學指導、習題詳解與綜合訓練(第2版)

計算機硬件技術基礎:教學指導、習題詳解與綜合訓練(第2版)

計算機硬件技術基礎:教學指導、習題詳解與綜合訓練(第2版)

定 價:¥29.00

作 者: 李繼燦 主編
出版社: 清華大學出版社
叢編項:
標 簽: 維修

ISBN: 9787302258353 出版時間: 2011-06-01 包裝: 平裝
開本: 16開 頁數(shù): 248 字數(shù):  

內(nèi)容簡介

  本書是《計算機硬件技術基礎》(第2版)的配套教材。全書共分3部分,在第1部分教學指導中,對全書10章的學習目標、學習要求以及重點與難點的掌握,都給出了明確說明;第2部分習題詳解與主教材各章習題完全配套,并給出了詳盡的參考答案;第3部分綜合訓練可根據(jù)教學選用。本書既可作為高等學校非計算機專業(yè)特別是非機電類專業(yè)教師的輔助參考教材,也可以作為學生和廣大讀者的自學參考用書。

作者簡介

暫缺《計算機硬件技術基礎:教學指導、習題詳解與綜合訓練(第2版)》作者簡介

圖書目錄

第1部分 教學指導
 第1章 計算機的基礎知識
  1.1 計算機發(fā)展概述
   1.1.1 計算機的發(fā)展簡史
   1.1.2 計算機的分類
   1.1.3 計算機的應用
   1.1.4 微處理器的發(fā)展簡史與現(xiàn)狀
   1.1.5 微型計算機的分類
   1.1.6 微型計算機硬件技術發(fā)展的特點與趨勢
  1.2 微型計算機系統(tǒng)的組成
  1.3 微機硬件系統(tǒng)結(jié)構(gòu)基礎
   1.3.1 總線結(jié)構(gòu)簡介
   1.3.2 微處理器模型的組成
   1.3.3 存儲器概述
   1.3.4 輸入輸出接口概述
  1.4 微機的工作原理與程序執(zhí)行過程
  1.5 計算機的運算基礎
   1.5.1 二進制數(shù)的運算
   1.5.2 數(shù)制轉(zhuǎn)換綜合表示法
   1.5.3 二進制編碼
   1.5.4 數(shù)的定點與浮點表示
   1.5.5 帶符號數(shù)的表示法
   1.5.6 補碼的加減法運算
   1.5.7 溢出及其判斷方法
  本章小結(jié)
 第2章 微處理器的結(jié)構(gòu)概述
  2.1 CISC與RISC技術
  2.2 8086/8088微處理器
   2.2.1 8086/8088 CPU的內(nèi)部功能結(jié)構(gòu)
   2.2.2 8086/?8088的編程結(jié)構(gòu)
   2.2.3 總線周期的概念
   2.2.4 8086/8088微處理器的引腳信號與功能
  2.3 8086/8088系統(tǒng)的工作模式
   2.3.1 最小模式操作
   2.3.2 最大模式操作
  2.4 8086/8088的存儲器及I/O組織
   2.4.1 存儲器組織
   2.4.2 存儲器的分段
   2.4.3 實際地址和邏輯地址
   2.4.4 堆棧
   2.4.5 “段加偏移”尋址機制允許重定位
   2.4.6 I/?O組織
  2.5 80x86微處理器
   2.5.1 80286微處理器
   2.5.2 80386微處理器
   2.5.3 80486微處理器
  2.6 Pentium微處理器
   2.6.1 Pentium的體系結(jié)構(gòu)
   2.6.2 Pentium體系結(jié)構(gòu)的技術特點
  2.7 Pentium系列微處理器及相關技術的發(fā)展
   2.7.1 PentiumII微處理器
   2.7.2 Pentium III微處理器
   2.7.3 Pentium 4微處理器簡介
   2.7.4 Pentium 4 CPU系列的主要性能指標
   2.7.5 現(xiàn)代微處理器采用的新技術簡述
  2.8 嵌入式計算機系統(tǒng)的應用與發(fā)展
   2.8.1 嵌入式計算機系統(tǒng)概述
   2.8.2 嵌入式計算機體系結(jié)構(gòu)的發(fā)展
   2.8.3 自主計算的MPP體系結(jié)構(gòu)
   2.8.4 自然計算的MPP體系結(jié)構(gòu)
 〕本章小結(jié)
 第3章 微處理器的指令系統(tǒng)
  3.1 8086/8088的尋址方式
   3.1.1 數(shù)據(jù)尋址方式
   3.1.2 程序存儲器尋址方式
   3.1.3 堆棧存儲器尋址方式
   3.1.4 其他尋址方式
  3.2 數(shù)據(jù)傳送類指令
   3.2.1 通用數(shù)據(jù)傳送指令
   3.2.2 目標地址傳送指令
   3.2.3 標志位傳送指令
   3.2.4 I/?O數(shù)據(jù)傳送指令
  3.3 算術運算類指令
   3.3.1 加法指令
   3.3.2 減法指令
   3.3.3 乘法指令
   3.3.4 除法指令
   3.3.5 十進制調(diào)整指令
  3.4 邏輯運算和移位循環(huán)類指令
   3.4.1 邏輯運算指令
   3.4.2 移位指令與循環(huán)移位指令
  3.5 串操作類指令
   3.5.1 MOVS目標串,源串
   3.5.2 CMPS目標串,源串
   3.5.3 SCAS目標串
   3.5.4 LODS源串
   3.5.5 STOS目標串
  3.6 程序控制指令
   3.6.1 無條件轉(zhuǎn)移指令
   3.6.2 條件轉(zhuǎn)移指令
   3.6.3 循環(huán)控制指令
   3.6.4 中斷指令
  3.7 處理器控制類指令
   3.7.1 對標志位操作指令
   3.7.2 同步控制指令
   3.7.3 其他控制指令
  3.8 CPU指令集
  本章小結(jié)
 第4章 匯編語言程序設計
  4.1 程序設計語言概述
  4.2 8086/8088匯編語言源程序
   4.2.1 8086/8088匯編源程序?qū)嵗?br />   4.2.2 匯編語言語句的類型及格式
  4.3 8086/8088匯編語言的數(shù)據(jù)項與表達式
   4.3.1 常量
   4.3.2 變量
   4.3.3 標號
   4.3.4 表達式和運算符
  4.4 8086/8088匯編語言的偽指令
   4.4.1 數(shù)據(jù)定義偽指令
   4.4.2 符號定義偽指令
   4.4.3 段定義偽指令
   4.4.4 過程定義偽指令
  4.5 8086/8088匯編語言程序設計基本方法
   4.5.1 順序結(jié)構(gòu)程序
   4.5.2 分支結(jié)構(gòu)程序
   4.5.3 循環(huán)結(jié)構(gòu)程序
   4.5.4 DOS及BIOS中斷調(diào)用
  本章小結(jié)
 第5章 存儲器系統(tǒng)
  5.1 存儲器的分類與組成
   5.1.1 半導體存儲器的分類
   5.1.2 半導體存儲器的組成
  5.2 隨機存取存儲器
   5.2.1 靜態(tài)隨機存取存儲器
   5.2.2 動態(tài)隨機存取存儲器
  5.3 只讀存儲器
   5.3.1 只讀存儲器存儲信息的原理和組成
   5.3.2 只讀存儲器的分類
   5.3.3 常用ROM芯片舉例
  5.4 存儲器的擴充及其與CPU的連接
   5.4.1 存儲器芯片的擴充技術
   5.4.2 存儲器與CPU的連接
  5.5 高速緩存cache
   5.5.1 高速緩存的工作原理
   5.5.2 高速緩存分級結(jié)構(gòu)
  5.6 內(nèi)存的技術發(fā)展
  5.7 外部存儲器
   5.7.1 硬盤
   5.7.2 光盤驅(qū)動器
  5.8 存儲器系統(tǒng)的分層結(jié)構(gòu)
  本章小結(jié)
 第6章 浮點部件
  6.1 80x86微處理器的浮點部件概述
   6.1.1 iAPX86/88系統(tǒng)中的協(xié)處理器
   6.1.2 80386/80486系統(tǒng)中的浮點部件
  6.2 Pentium微處理器的浮點部件
  本章小結(jié)
 第7章 輸入輸出與中斷技術
  7.1 輸入輸出接口概述
   7.1.1 CPU與外設間的連接
   7.1.2 接口電路的基本結(jié)構(gòu)
  7.2 CPU與外設數(shù)據(jù)傳送的方式
   7.2.1 程序傳送
   7.2.2 中斷傳送
   7.2.3 直接存儲器存取傳送
  7.3 中斷技術
   7.3.1 中斷概述
   7.3.2 中斷源的中斷過程
  7.4 8086/8088的中斷系統(tǒng)和中斷處理
   7.4.1 8086/8088的中斷系統(tǒng)
   7.4.2 8086/?8088的中斷處理過程
   7.4.3 中斷響應時序
  7.5 中斷控制器8259A
   7.5.1 8259A的引腳與功能結(jié)構(gòu)
   7.5.2 8259A內(nèi)部結(jié)構(gòu)框圖和中斷工作過程
   7.5.3 8259A的工作方式
   7.5.4 8259A的控制字格式
   7.5.5 8259A應用舉例
  本章小結(jié)
 第8章 可編程接口芯片
  8.1 接口的分類及功能
  8.2 可編程計數(shù)器/定時器8253-
   8.2.1 8253-5的引腳與功能結(jié)構(gòu)
   8.2.2 8253-5的內(nèi)部結(jié)構(gòu)和尋址方式
   8.2.3 8253-5的工作方式及時序關系
   8.2.4 8253-5應用舉例
  8.3 可編程并行通信接口芯片8255A
   8.3.1 8255A芯片引腳定義與功能
   8.3.2 8255A尋址方式
   8.3.3 8255A的控制字
   8.3.4 8255A的工作方式
   8.3.5 8255A的時序關系
   8.3.6 8255A的應用舉例
  8.4 可編程串行異步通信接口芯片
   8.4.1 串行異步通信規(guī)程
   8.4.2 8250芯片引腳定義與功能
   8.4.3 8250芯片的內(nèi)部結(jié)構(gòu)和尋址方式
   8.4.4 8250內(nèi)部控制狀態(tài)寄存器的功能
   8.4.5 8250通信編程
  8.5 數(shù)/模與模/數(shù)轉(zhuǎn)換接口芯片
   8.5.1 DAC 0832數(shù)/?模轉(zhuǎn)換器
   8.5.2 ADC 0809模/?數(shù)轉(zhuǎn)換器
  本章小結(jié)
 第9章 主板及其I/O接口
  9.1 主板概述
   9.1.1 主板的板型結(jié)構(gòu)
   9.1.2 主板設計中的一些技術特點
  9.2 主板芯片組
   9.2.1 芯片組概述
   9.2.2 芯片組舉例
  9.3 主板上的插座、插槽與外部接口
   9.3.1 CPU插座
   9.3.2 總線擴展槽
   9.3.3 內(nèi)存條插槽
   9.3.4 主板上的功能芯片
   9.3.5 主板的I/O接口
  本章小結(jié)
 第10章 多媒體外部設備及接口卡
  10.1 輸入設備
   10.1.1 字符輸入設備——鍵盤
   10.1.2 圖形輸入設備
   10.1.3 圖像輸入設備
   10.1.4 智能輸入裝置
   10.2 圖形/圖像輸出設備
   10.2.1 顯示器
   10.2.2 打印機
  10.3 輸入輸出復合設備
   10.3.1 傳真機
   10.3.2 多功能一體機
  10.4 顯卡
   10.4.1 顯卡的分類
   10.4.2 顯卡內(nèi)部結(jié)構(gòu)
   10.4.3 顯卡的性能參數(shù)
  10.5 聲卡
  本章小結(jié)
第2部分 習題詳解
 第1章 習題1
 第2章 習題2
 第3章 習題3
 第4章 習題4
 第5章 習題5
 第6章 習題6
 第7章 習題7
 第8章 習題8
 第9章 習題9
 第10章 習題10
第3部分 綜合訓練
 綜合練習1
 綜合練習2
 綜合練習3
 綜合練習4
 綜合練習5
 綜合練習6
 綜合練習7
 綜合練習8
 綜合練習9
 綜合練習10

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號