王芳主編的《CPLD/FPGA技術應用》采用教、學、練一體化教學模式,以提高實際工程應用能力為目的,將EDA技術基本知識、VHDL硬件描述語言、可編程邏輯器件、開發(fā)軟件應用等相關知識貫穿于多個實際案例中,使讀者通過本書的學習能初步了解和掌握EDA的基本內容及實用技術。《CPLD/FPGA技術應用》分為6個學習項目。學習項目1通過譯碼器的設計,簡要介紹EDA技術的基本知識、原理圖輸入法及進行電路設計的基本流程;學習項目2通過頻率計的設計,介紹可編程邏輯器件(CPLD與FPGA)的芯片結構、工作原理以及層次化電路原理圖輸入方法;學習項目3通過數據選擇器的設計與應用,介紹VHDL硬件描述語言程序的基本結構與文本法電路設計軟件使用流程;學習項目4~6通過全加器、寄存器、計數器等電路模塊設計,分別介紹相關的VHDL語法及編程技巧等?!禖PLD/FPGA技術應用》配有免費的電子教學課件、練習題參考答案和精品課鏈接網址,詳見前言。