注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)微機(jī)原理與接口技術(shù)

微機(jī)原理與接口技術(shù)

微機(jī)原理與接口技術(shù)

定 價(jià):¥45.00

作 者: 李永忠
出版社: 電子工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 計(jì)算機(jī)/網(wǎng)絡(luò) 計(jì)算機(jī)體系結(jié)構(gòu)

ISBN: 9787121190063 出版時(shí)間: 2013-02-01 包裝: 平裝
開本: 16開 頁數(shù): 388 字?jǐn)?shù):  

內(nèi)容簡介

  《計(jì)算機(jī)“卓越工程師計(jì)劃”應(yīng)用型教材:微機(jī)原理與接口技術(shù)》以Intel 8086/8088微處理器為基礎(chǔ),兼顧高性能80x86以及Pentium系列微處理器的介紹,主要講述微機(jī)原理、匯編語言和接口技術(shù)。全書共10章,包括計(jì)算機(jī)基礎(chǔ)知識、8086/8088結(jié)構(gòu)與總線技術(shù)、8086/8088指令系統(tǒng)、匯編語言程序設(shè)計(jì)、存儲器組織、輸入/輸出技術(shù)、中斷系統(tǒng)與定時(shí)/計(jì)數(shù)技術(shù)、串行通信及其接口電路、模擬接口技術(shù)以及高檔微處理器簡介。每章都有適量的例題與習(xí)題,幫助讀者鞏固和應(yīng)用學(xué)到的知識。

作者簡介

暫缺《微機(jī)原理與接口技術(shù)》作者簡介

圖書目錄

第1章 計(jì)算機(jī)基礎(chǔ)知識
1.1 計(jì)算機(jī)的發(fā)展
1.1.1 計(jì)算機(jī)概述
1.1.2 微型計(jì)算機(jī)的發(fā)展
1.1.3 微型計(jì)算機(jī)的特點(diǎn)
1.2 微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
1.2.1 微型計(jì)算機(jī)的硬件系統(tǒng)
1.2.2 微型計(jì)算機(jī)的軟件系統(tǒng)
1.2.3 微型計(jì)算機(jī)的性能指標(biāo)
1.2.4 微型計(jì)算機(jī)發(fā)展的新技術(shù)
1.3 計(jì)算機(jī)中數(shù)值數(shù)據(jù)的表示
1.3.1 進(jìn)位計(jì)數(shù)制及其相互轉(zhuǎn)換
1.3.2 計(jì)算機(jī)中數(shù)的表示
1.4 計(jì)算機(jī)運(yùn)算基礎(chǔ)
1.4.1 算術(shù)運(yùn)算
1.4.2 邏輯運(yùn)算
1.5 計(jì)算機(jī)中常用編碼
1.5.1 ASCII碼
1.5.2 BCD碼及其調(diào)整
1.5.3 漢字編碼
習(xí)題1
第2章 8086/8088微處理器的結(jié)構(gòu)與總線技術(shù)
2.1 8086/8088微處理器的內(nèi)部結(jié)構(gòu)及其寄存器
2.1.1 8086/8088微處理器的內(nèi)部結(jié)構(gòu)
2.1.2 8086/8088微處理器的內(nèi)部寄存器
2.2 8086/8088微處理器的外部結(jié)構(gòu)
2.2.1 8086/8088微處理器的工作模式與引腳功能
2.2.2 8086/8088微處理器的總線周期
2.2.3 8086/8088微處理器的總線接口器件
2.3 8086/8088微處理器的存儲器結(jié)構(gòu)
2.3.1 8086/8088系統(tǒng)存儲器組織
2.3.2 最小與最大模式總線接口
2.4 微機(jī)系統(tǒng)中的總線結(jié)構(gòu)
2.4.1 總線的分類與總線標(biāo)準(zhǔn)
2.4.2 微機(jī)總線的性能指標(biāo)
2.4.3 PC系列微機(jī)總線
習(xí)題2
第3章 8086/8088微處理器指令系統(tǒng)
3.1 指令與指令系統(tǒng)概述
3.2 8086/8088微處理器的尋址方式
3.2.1 立即數(shù)尋址方式
3.2.2 寄存器尋址方式
3.2.3 直接尋址方式
3.2.4 寄存器間接尋址方式
3.2.5 寄存器相對尋址方式
3.2.6 基址變址尋址方式
3.2.7 相對基址變址尋址方式
3.2.8 轉(zhuǎn)移類指令的尋址方式
3.2.9 I/O端口尋址方式
3.3 8086/8088微處理器指令系統(tǒng)
3.3.1 數(shù)據(jù)傳送指令
3.3.2 算術(shù)運(yùn)算指令
3.3.3 位處理指令
3.3.4 串操作指令
3.3.5 控制轉(zhuǎn)移指令
3.3.6 處理器控制指令
習(xí)題3
第4章 匯編語言程序設(shè)計(jì)
4.1 匯編語言基本概念
4.1.1 機(jī)器語言、匯編語言和匯編程序
4.1.2 匯編語言程序的開發(fā)過程
4.1.3 匯編語言程序的上機(jī)流程
4.2 匯編語言語句與源程序格式
4.2.1 匯編語言語句格式
4.2.2 匯編語言源程序結(jié)構(gòu)
4.3 偽指令
4.3.1 段定義偽指令
4.3.2 數(shù)據(jù)定義及存儲器分配偽指令
4.3.3 數(shù)據(jù)定義偽指令中操作數(shù)的表達(dá)形式
4.3.4 符號定義偽指令
4.3.5 過程定義偽指令
4.3.6 程序開始和結(jié)束偽指令
4.3.7 定位偽指令
4.3.8 段定義的簡化
4.3.9 宏指令
4.4 典型匯編語言程序設(shè)計(jì)舉例
4.4.1 匯編語言程序設(shè)計(jì)步驟
4.4.2 順序程序設(shè)計(jì)
4.4.3 分支程序設(shè)計(jì)
4.4.4 循環(huán)程序設(shè)計(jì)
4.4.5 子程序設(shè)計(jì)
4.4.6 DOS系統(tǒng)功能調(diào)用
4.5 其他匯編技術(shù)
4.5.1 重復(fù)匯編
4.5.2 條件匯編
4.5.3 宏匯編
習(xí)題4
第5章 存儲器組織
5.1 存儲器概述
5.1.1 存儲器基本概念
5.1.2 存儲器分類
5.1.3 存儲器的性能指標(biāo)
5.1.4 現(xiàn)代微機(jī)中存儲器的層次結(jié)構(gòu)
5.2 半導(dǎo)體存儲器
5.2.1 隨機(jī)存取存儲器
5.2.2 只讀存儲器
5.2.3 現(xiàn)代微機(jī)內(nèi)存DRAM
5.3 存儲器與CPU的連接
5.3.1 存儲器與CPU連接應(yīng)注意的問題
5.3.2 存儲器片選信號的處理方法
5.3.3 存儲器容量的擴(kuò)展
5.3.4 8086 微處理器的存儲器接口
5.4 高速緩沖存儲器與虛擬存儲器
5.4.1 高速緩沖存儲器(Cache)
5.4.2 虛擬存儲器
5.4.3 虛擬存儲器與Cache的異同
5.5 外存儲器簡介
習(xí)題5
第6章 輸入/輸出技術(shù)
6.1 輸入/輸出接口的基本知識
6.1.1 I/O接口簡介
6.1.2 I/O接口的功能
6.1.3 I/O接口的基本結(jié)構(gòu)
6.1.4 接口的組成與分析方法
6.1.5 I/O端口的編址
6.2 CPU與外設(shè)之間的數(shù)據(jù)傳送
6.2.1 CPU與外設(shè)交換的信息類型
6.2.2 CPU與外設(shè)信息交換的方式
6.3 簡單并行I/O接口
6.3.1 并行通信和串行通信
6.3.2 簡單并行接口的設(shè)計(jì)
6.3.3 簡單并行I/O接口實(shí)例
6.4 可編程并行I/O接口芯片Intel 8255A
6.4.1 Intel 8255A的引腳及編程結(jié)構(gòu)
6.4.2 Intel 8255A的工作方式
6.4.3 Intel 8255A的操作編程
6.5 Intel 8255A的應(yīng)用舉例
6.5.1 Intel 8255A在IBM PC/XT機(jī)上的應(yīng)用
6.5.2 打印機(jī)接口
6.5.3 七段數(shù)碼管顯示器接口
6.5.4 非編碼鍵盤接口
6.6 DMA控制器Intel 8237A
6.6.1 DMA傳送方式
6.6.2 Intel 8237A的內(nèi)部結(jié)構(gòu)與引腳
6.6.3 Intel 8237A的工作方式
6.6.4 Intel 8237A的工作時(shí)序
6.6.5 Intel 8237A內(nèi)部寄存器與編程
6.6.6 Intel 8237A在IBM PC系列機(jī)上的應(yīng)用
習(xí)題6
第7章 中斷系統(tǒng)與定時(shí)/計(jì)數(shù)技術(shù)
7.1 中斷的基本概念
7.1.1 中斷系統(tǒng)
7.1.2 中斷處理過程
7.1.3 中斷優(yōu)先級
7.1.4 中斷嵌套
7.2 80x86中斷系統(tǒng)
7.2.1 80x86的中斷類型
7.2.2 80x86響應(yīng)中斷的過程
7.2.3 80x86的中斷向量表
7.2.4 中斷向量表的初始化
7.2.5 80x86的中斷優(yōu)先級
7.3 可編程中斷控制器Intel 8259A
7.3.1 Intel 8259A的基本結(jié)構(gòu)
7.3.2 Intel 8259A的編程
7.4 Intel 8259A應(yīng)用舉例
7.4.1 8259A在IBM PC/XT中的應(yīng)用
7.4.2 8259A在控制系統(tǒng)中的應(yīng)用
7.4.3 8259A的級聯(lián)應(yīng)用
7.4.4 8259A的查詢字應(yīng)用
7.4.5 8259A的定時(shí)應(yīng)用
7.4.6 8259A在Pentium機(jī)上的應(yīng)用
7.5 定時(shí)/計(jì)數(shù)技術(shù)
7.6 可編程定時(shí)/計(jì)數(shù)器Intel 8253
7.6.1 Intel 8253的主要特性與功能
7.6.2 Intel 8253的內(nèi)部結(jié)構(gòu)與引腳
7.6.3 Intel 8253的工作方式
7.6.4 Intel 8253方式控制字
7.7 Intel 8253應(yīng)用舉例
7.7.1 Intel 8253初始化
7.7.2 Intel 8253應(yīng)用實(shí)例
7.8 實(shí)時(shí)時(shí)鐘電路MC146818
7.8.1 MC146818功能特點(diǎn)
7.8.2 MC146818的引腳功能及其工作原理
7.8.3 MC146818的工作方式
7.8.4 MC146818的寄存器
7.8.5 MC146818的初始化
7.8.6 MC146818與計(jì)算機(jī)系統(tǒng)的連接
7.8.7 MC146818應(yīng)用舉例
習(xí)題7
第8章 串行通信及其接口電路
8.1 串行通信簡介
8.1.1 串行通信的特點(diǎn)
8.1.2 串行通信的基本概念
8.2 RS-232與RS-423、RS-422、RS-485接口標(biāo)準(zhǔn)
8.2.1 串行通信接口標(biāo)準(zhǔn)
8.2.2 RS-232接口標(biāo)準(zhǔn)
8.2.3 RS-423、RS-422、RS-485接口標(biāo)準(zhǔn)
……

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號