《基于VerilogHDL與Cadence的數(shù)字系統(tǒng)設計技術》是以EDA技術設計為出發(fā)點,專門針對各大高校信息、自動化、計算機專業(yè)在校學生和在公司中初始學習硬件技術的開發(fā)人員而編寫的數(shù)字系統(tǒng)制版技術材料,主要目的是使讀者克服學習硬件開發(fā)技術的困難,使學習硬件技術像學習軟件技術一樣簡單?!痘赩erilogHDL與Cadence的數(shù)字系統(tǒng)設計技術》的技術開發(fā)以邏輯代數(shù)的運算、定理和化簡方法為理論指導,研究原理圖設計方法,引入FPGA的開發(fā)軟件QuartusⅡ9.1,在其中利用VerilogHDL設計實現(xiàn)電路常用芯片的開發(fā),可以在不必了解芯片內部工作原理的基礎上,通過程序設計者的硬件行為描述獲得芯片及引腳的相關信息?!痘赩erilogHDL與Cadence的數(shù)字系統(tǒng)設計技術》選擇CadenceSPB16.3作為設計數(shù)字系統(tǒng)原理圖和電路板的軟件,用同一個數(shù)字系統(tǒng)實例說明設計原理圖和制作電路板的連續(xù)過程:原理圖→網絡表→焊盤、封裝、制版→導入網絡表→布局→覆銅→布線→后處理→送廠家制版?!痘赩erilogHDL與Cadence的數(shù)字系統(tǒng)設計技術》可以作為嵌入式數(shù)字系統(tǒng)開發(fā)的基礎技術設計指導書,是硬件制版技術快速入門的絕佳教材,為更多的硬件技術設計愛好者提供了廣闊的空間。