注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

定 價(jià):¥36.00

作 者: 靳孝峰 ,劉云朋 編
出版社: 天津大學(xué)出版社
叢編項(xiàng): "十二五"普通高等教育精品規(guī)劃教材
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787561847220 出版時(shí)間: 2013-07-01 包裝: 平裝
開(kāi)本: 32開(kāi) 頁(yè)數(shù): 292 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《數(shù)字電子技術(shù)/“十二五”普通高等教育精品規(guī)劃教材》依據(jù)“數(shù)字電子技術(shù)”課程教學(xué)內(nèi)容的基本要求編寫(xiě),編寫(xiě)中充分考慮到現(xiàn)代數(shù)字電子技術(shù)的飛速發(fā)展。《數(shù)字電子技術(shù)/“十二五”普通高等教育精品規(guī)劃教材》主要內(nèi)容包括緒論、邏輯代數(shù)和邏輯門(mén)電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖信號(hào)的產(chǎn)生和整形、數(shù)模和模數(shù)轉(zhuǎn)換、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件與EDA技術(shù)共9章內(nèi)容。書(shū)中緒論給出了一些必要的基礎(chǔ)知識(shí),書(shū)后附錄給出了一些技能訓(xùn)練題目,以便于學(xué)生應(yīng)用能力的培養(yǎng)。《數(shù)字電子技術(shù)/“十二五”普通高等教育精品規(guī)劃教材》立足高等職業(yè)教育,兼顧普通應(yīng)用性本科教育,既有嚴(yán)密完整的理論體系,又具有較強(qiáng)的實(shí)用性。《數(shù)字電子技術(shù)/“十二五”普通高等教育精品規(guī)劃教材》適合高職電子、電氣、信息技術(shù)和計(jì)算機(jī)等專業(yè)作為“數(shù)字電子技術(shù)”課程教材使用,也適合普通高等學(xué)校本??葡嚓P(guān)專業(yè)作為教材以及工程技術(shù)人員作為技術(shù)參考書(shū)使用。

作者簡(jiǎn)介

暫缺《數(shù)字電子技術(shù)》作者簡(jiǎn)介

圖書(shū)目錄

第1章 緒論
1.1 數(shù)字電路概述
1.1.1 數(shù)字信號(hào)和數(shù)字電路
1.1.2 數(shù)字電路的分類和特點(diǎn)
1.1.3 數(shù)字電子技術(shù)課程的特點(diǎn)和學(xué)習(xí)方法
1.2 半導(dǎo)體器件及其開(kāi)關(guān)特性
1.2.1 半導(dǎo)體二極管的開(kāi)關(guān)特性
1.2.2 半導(dǎo)體三極管的開(kāi)關(guān)特性
1.2.3 半導(dǎo)體M0s管的開(kāi)關(guān)特性
1.3 集成運(yùn)放及其應(yīng)用
1.3.1 集成運(yùn)放概述
1.3.2 理想集成運(yùn)放的工作特點(diǎn)
1.3.3 理想集成運(yùn)放的應(yīng)用
1.4 數(shù)的進(jìn)制和二進(jìn)制代碼
1.4.1 常用的數(shù)制與運(yùn)算
1.4.2 不同進(jìn)制數(shù)之間的相互轉(zhuǎn)換
1.4.3 二進(jìn)制代碼
本章小結(jié)
本章習(xí)題
第2章 邏輯代數(shù)和邏輯門(mén)電路
2.1 邏輯代數(shù)及其運(yùn)算
2.1.1 邏輯函數(shù)和正負(fù)邏輯
2.1.2 邏輯代數(shù)中的三種基本運(yùn)算
2.1.3 常用的復(fù)合邏輯運(yùn)算
2.2 邏輯代數(shù)的定律和規(guī)則
2.2.1 邏輯代數(shù)的基本公式
2.2.2 邏輯代數(shù)的三大規(guī)則
2.2.3 邏輯代數(shù)的若干常用公式
2.3 邏輯問(wèn)題的表示方法及相互變換
2.3.1 邏輯表達(dá)式和邏輯真值表
2.3.2 邏輯圖
2.3.3 波形圖和卡諾圖
2.4 邏輯函數(shù)的化簡(jiǎn)
2.4.1 邏輯函數(shù)化簡(jiǎn)的意義和最簡(jiǎn)的概念
2.4.2 邏輯函數(shù)的代數(shù)化簡(jiǎn)法
2.4.3 不同形式邏輯函數(shù)表達(dá)式的相互轉(zhuǎn)化
2.4.4 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
2.4.5 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)及其化簡(jiǎn)
2.5 常用邏輯門(mén)電路
2.5.1 邏輯門(mén)電路的特點(diǎn)及其類型
2.5.2 三種基本邏輯門(mén)電路
2.5.3 TTL集成邏輯門(mén)電路
2.5.4 CMOS集成邏輯門(mén)電路
2.5.5 集成邏輯門(mén)電路的性能參數(shù)及應(yīng)用
本章小結(jié)
本章習(xí)題
第3章 組合邏輯電路
3.1 組合邏輯電路及其邏輯功能
3.1.1 組合邏輯電路的特點(diǎn)及類型
3.1.2 組合邏輯電路的邏輯功能
3.2 組合邏輯電路的分析方法和設(shè)計(jì)方法
3.2.1 組合邏輯電路的分析方法
3.2.2 組合邏輯電路的設(shè)計(jì)方法
3.3 常用組合邏輯電路
3.3.1 加法器和數(shù)值比較器
3.3.2 數(shù)據(jù)選擇器和數(shù)據(jù)分配器
3.3.3 編碼器和譯碼器
3.4 集成中規(guī)模組合邏輯電路及其應(yīng)用
3.4.1 集成加法器及其應(yīng)用
3.4.2 集成數(shù)值比較器及其應(yīng)用
3.4.3 集成數(shù)據(jù)選擇器及其應(yīng)用
3.4.4 集成編碼器及其應(yīng)用
3.4.5 集成譯碼器及其應(yīng)用
3.5 組合電路的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象
3.5.1 競(jìng)爭(zhēng)冒險(xiǎn)的產(chǎn)生原因
3.5.2 競(jìng)爭(zhēng)冒險(xiǎn)的判斷和識(shí)別
3.5.3 競(jìng)爭(zhēng)冒險(xiǎn)的消除
本章小結(jié)
本章習(xí)題
第4章 觸發(fā)器
4.1 觸發(fā)器的特點(diǎn)及類型
4.1.1 觸發(fā)器的特點(diǎn)
4.1.2 觸發(fā)器的分類
4.2 基本RS觸發(fā)器
4.2.1 基本Rs觸發(fā)器的電路結(jié)構(gòu)和工作原理
4.2.2 基本RS觸發(fā)器的功能描述方法
4.2.3 基本RS觸發(fā)器的工作特點(diǎn)
4.2.4 集成基本Rs觸發(fā)器及其脈沖工作特性
4.3 同步時(shí)鐘觸發(fā)器
4.3.1 同步RS觸發(fā)器
4.3.2 同步D觸發(fā)器
4.3.3 同步JK觸發(fā)器
4.3.4 同步T觸發(fā)器和T’觸發(fā)器
4.3.5 同步觸發(fā)器的工作特點(diǎn)
4.3.6 集成同步觸發(fā)器及其脈沖工作特性
4.4 主從觸發(fā)器
4.4.1 主從RS觸發(fā)器
4.4.2 主從JK觸發(fā)器
4.4.3 主從觸發(fā)器的工作特點(diǎn)
4.4.4 集成主從觸發(fā)器及其脈沖工作特性
4.5 邊沿觸發(fā)器
4.5.1 維持一阻塞結(jié)構(gòu)邊沿觸發(fā)器
4.5.2 利用門(mén)延遲時(shí)間的邊沿觸發(fā)器
4.5.3 cM0s傳輸門(mén)型邊沿觸發(fā)器
4.5.4 邊沿觸發(fā)器時(shí)序圖的畫(huà)法
4.5.5 典型集成邊沿觸發(fā)器介紹
4.6 集成觸發(fā)器使用中應(yīng)注意的幾個(gè)問(wèn)題
4.6.1 集成觸發(fā)器的參數(shù)
4.6.2 電路結(jié)構(gòu)和邏輯功能的關(guān)系
4.6.3 觸發(fā)器的選擇和使用
4.6.4 不同類型時(shí)鐘觸發(fā)器之間的轉(zhuǎn)換
本章小結(jié)
本章習(xí)題
第5章 時(shí)序邏輯電路
5.1 時(shí)序邏輯電路及其邏輯功能
5.1.1 時(shí)序邏輯電路的概念和特點(diǎn)
5.1.2 時(shí)序邏輯電路的分類
5.1.3 時(shí)序邏輯電路的功能描述
5.2 時(shí)序邏輯電路的分析方法
5.2.1 分析時(shí)序邏輯電路的一般步驟
5.2.2 時(shí)序邏輯電路分析舉例
5.3 計(jì)數(shù)器及其應(yīng)用
5.3.1 計(jì)數(shù)器的特點(diǎn)及類型
5.3.2 同步計(jì)數(shù)器
5.3.3 異步計(jì)數(shù)器
5.3.4 集成計(jì)數(shù)器
5.3.5 任意進(jìn)制計(jì)數(shù)器的構(gòu)成
5.3.6 集成計(jì)數(shù)器的應(yīng)用
5.4 寄存器及其應(yīng)用
5.4.1 寄存器的特點(diǎn)及類型
5.4.2 狀態(tài)寄存器
5.4.3 移位寄存器
5.4.4 集成寄存器
5.4.5 集成寄存器的應(yīng)用
5.5 時(shí)序邏輯電路的設(shè)計(jì)與競(jìng)爭(zhēng)冒險(xiǎn)
5.5.1 時(shí)序邏輯電路的設(shè)計(jì)
5.5.2 時(shí)序邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)
本章小結(jié)
本章習(xí)題
第6章 脈沖信號(hào)的產(chǎn)生與整形
6.1 脈沖信號(hào)與脈沖電路:
6.1.1 脈沖信號(hào)及其主要參數(shù)
6.1.2 脈沖電路的特點(diǎn)與分類
6.2 555定時(shí)器
6.2.1 555定時(shí)器的分類
6.2.2 555定時(shí)器的電路結(jié)構(gòu)
6.2.3 555定時(shí)器的邏輯功能
6.2.4 555定時(shí)器的主要參數(shù)
6.3 單穩(wěn)態(tài)觸發(fā)器及其應(yīng)用
6.3.1 單穩(wěn)態(tài)觸發(fā)器的特點(diǎn)及分類
6.3.2 555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
6.3.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
6.4 施密特觸發(fā)器及其應(yīng)用
6.4.1 施密特觸發(fā)器的特點(diǎn)及分類一
6.4.2 555定時(shí)器構(gòu)成的施密特觸發(fā)器
6.4.3 施密特觸發(fā)器的應(yīng)用
6.5 多諧振蕩器及其應(yīng)用
6.5.1 多諧振蕩器的特點(diǎn)及分類
6.5.2 555定時(shí)器構(gòu)成的多諧振蕩器
6.5.3 多諧振蕩器的應(yīng)用
6.6 555定時(shí)器綜合應(yīng)用實(shí)例
6.6.1 作為單穩(wěn)態(tài)觸發(fā)器的應(yīng)用舉例
6.6.2 作為施密特觸發(fā)器的應(yīng)用舉例
6.6.3 作為多諧振蕩器的應(yīng)用舉例
本章小結(jié)
本章習(xí)題
第7章 模數(shù)和數(shù)模轉(zhuǎn)換
7.1 模數(shù)和數(shù)模轉(zhuǎn)換概述
7.1.1 模數(shù)轉(zhuǎn)換器的特點(diǎn)及分類
7.1.2 數(shù)模轉(zhuǎn)換器的特點(diǎn)及分類
7.2 D/A轉(zhuǎn)換器(DAC)
7.2.1 D/A轉(zhuǎn)換器的基本工作原理
7.2.2 D/A轉(zhuǎn)換器的主要電路形式
7.2.3 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)及選用
7.2.4 常用集成DAc簡(jiǎn)介
7.3 A/D轉(zhuǎn)換器(ADC)
7.3.1 A/D轉(zhuǎn)換器的基本工作過(guò)程
7.3.2 A/D轉(zhuǎn)換器的主要電路形式
7.3.3 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)及選用
7.3.4 集成A/D轉(zhuǎn)換電路
本章小結(jié)
本章習(xí)題
第8章 半導(dǎo)體存儲(chǔ)器
8.1 半導(dǎo)體存儲(chǔ)器概述
8.1.1 半導(dǎo)體存儲(chǔ)器的分類
8.1.2 半導(dǎo)體存儲(chǔ)器的主要技術(shù)指標(biāo)
8.2 只讀存儲(chǔ)器
8.2.1 掩模ROM
8.2.2 可編程只讀存儲(chǔ)器(PROM)
8.2.3 可擦除可編程只讀存儲(chǔ)器
8.2.4 只讀存儲(chǔ)器芯片簡(jiǎn)介
8.3 隨機(jī)存儲(chǔ)器
8.3.1 隨機(jī)存儲(chǔ)器的基本電路結(jié)構(gòu)
8.3.2 隨機(jī)存儲(chǔ)器的存儲(chǔ)單元
8.3.3 隨機(jī)存儲(chǔ)器芯片簡(jiǎn)介
8.4 存儲(chǔ)器容量的擴(kuò)展
8.4.1 位數(shù)的擴(kuò)展
8.4.2 字?jǐn)?shù)的擴(kuò)展
8.4.3 RAM的字位同時(shí)擴(kuò)展
8.5 存儲(chǔ)器的應(yīng)用
8.5.1 存儲(chǔ)器實(shí)現(xiàn)組合邏輯函數(shù)
8.5.2 存儲(chǔ)數(shù)據(jù)和程序
本章小結(jié)
本章習(xí)題
第9章 可編程邏輯器件與EDA技術(shù)
9.1 可編程邏輯器件概述
9.1.1 專用集成電路
9.1.2 可編程邏輯器件及其發(fā)展
9.1.3 可編程邏輯器件的分類
9.1.4 可編程邏輯器件的優(yōu)點(diǎn)
9.1.5 可編程邏輯器件的應(yīng)用和開(kāi)發(fā)
9.2 可編程邏輯器件的基本結(jié)構(gòu)和表示方法
9.2.1 PLD的基本結(jié)構(gòu)
9.2.2 PLD的表示方法
9.3 簡(jiǎn)單可編程邏輯器件
9.3.1 PROM與現(xiàn)場(chǎng)可編程邏輯陣列
9.3.2 可編程陣列邏輯器件
9.3.3 通用陣列邏輯器件
9.4 高密度可編程邏輯器件
9.4.1 可擦除的可編程邏輯器件
9.4.2 復(fù)雜的可編程邏輯器件
9.4.3 現(xiàn)場(chǎng)可編程門(mén)陣列
9.4.4 CPLD與FPCA的區(qū)別
9.5 流行可編程器件介紹
9.5.1 Lattice公司CPLD系列
9.5.2 xilinx公司的產(chǎn)品
9.5.3 Altera公司的FPGA和CPLD系列
9.6 EDA技術(shù)簡(jiǎn)介
9.6.1 EDA技術(shù)及發(fā)展過(guò)程
9.6.2 EDA技術(shù)的主要內(nèi)容
9.6.3 EDA設(shè)計(jì)流程
本章小結(jié)
本章習(xí)題
附錄A 技能訓(xùn)練
附錄B 國(guó)產(chǎn)半導(dǎo)體集成電路型號(hào)命名法(GB 3430-82)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)