注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)現(xiàn)代微機(jī)原理與接口技術(shù)

現(xiàn)代微機(jī)原理與接口技術(shù)

現(xiàn)代微機(jī)原理與接口技術(shù)

定 價(jià):¥44.00

作 者: 李永忠 編
出版社: 西安電子科技大學(xué)出版社
叢編項(xiàng): 高等學(xué)校電子信息類專業(yè)"十二五"規(guī)劃教材
標(biāo) 簽: 暫缺

購(gòu)買這本書(shū)可以去


ISBN: 9787560631462 出版時(shí)間: 2013-10-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 408 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《現(xiàn)代微機(jī)原理與接口技術(shù)/高等學(xué)校電子信息類專業(yè)“十二五”規(guī)劃教材》以Intel 8086/8088為基礎(chǔ),同時(shí)兼顧高性能微處理器80x86以及Pentium系列微處理器的介紹,系統(tǒng)闡述了微型計(jì)算機(jī)的基本結(jié)構(gòu)、原理、接口技術(shù)及其應(yīng)用。本書(shū)共10章,內(nèi)容分別為計(jì)算機(jī)基礎(chǔ)知識(shí)、8086/8088 CPU結(jié)構(gòu)與總線技術(shù)、8086/8088指令系統(tǒng)、高性能微處理器、匯編語(yǔ)言源程序設(shè)計(jì)、輸入/輸出技術(shù)、中斷系統(tǒng)與定時(shí)/計(jì)數(shù)技術(shù)、串行通信及其接口電路、存儲(chǔ)器接口、模擬接口技術(shù)?!冬F(xiàn)代微機(jī)原理與接口技術(shù)/高等學(xué)校電子信息類專業(yè)“十二五”規(guī)劃教材》概念準(zhǔn)確、內(nèi)容新穎、自成體系,便于教學(xué)和自學(xué),可作為高等院校計(jì)算機(jī)科學(xué)與技術(shù)、軟件工程、電子信息工程、電氣工程及其自動(dòng)化、通信與電子類專業(yè)的本科生教材,也可作為相關(guān)領(lǐng)域工程技術(shù)人員的參考書(shū)。

作者簡(jiǎn)介

暫缺《現(xiàn)代微機(jī)原理與接口技術(shù)》作者簡(jiǎn)介

圖書(shū)目錄

第1章  計(jì)算機(jī)基礎(chǔ)知識(shí)
1.1  計(jì)算機(jī)的分類與發(fā)展
1.1.1  計(jì)算機(jī)的分類
1.1.2  微型計(jì)算機(jī)的發(fā)展
1.1.3  微型計(jì)算機(jī)的特點(diǎn)
1.2  微型計(jì)算機(jī)系統(tǒng)組成
1.2.1  微型計(jì)算機(jī)的硬件系統(tǒng)組成
1.2.2  微型計(jì)算機(jī)的軟件系統(tǒng)組成
1.2.3  微型計(jì)算機(jī)的性能指標(biāo)
1.2.4  微型計(jì)算機(jī)發(fā)展新技術(shù)
1.3  計(jì)算機(jī)中數(shù)值數(shù)據(jù)的表示
1.3.1  進(jìn)位計(jì)數(shù)制及其相互轉(zhuǎn)換
1.3.2  計(jì)算機(jī)中數(shù)的表示
1.4  計(jì)算機(jī)中常用編碼
1.4.1  ASCII碼
1.4.2  BCD碼及其調(diào)整
1.4.3  漢字編碼
1.5  微機(jī)接口的定義與分類
1.5.1  接口的定義
1.5.2  接口的分類
習(xí)題
第2章  8086/8088CPU結(jié)構(gòu)與總線技術(shù)
2.1  8086/8088微處理器的內(nèi)部結(jié)構(gòu)
2.1.1  8086/8088CPU的內(nèi)部結(jié)構(gòu)
2.1.2  8086/8088內(nèi)部寄存器
2.2  8086/8088CPU的引腳與功能
2.2.1  CPU的引腳與功能
2.2.2  總線周期
2.2.3  總線接口器件
2.3  8086/8088存儲(chǔ)器結(jié)構(gòu)
2.3.1  系統(tǒng)存儲(chǔ)器結(jié)構(gòu)
2.3.2  最小與最大模式下的系統(tǒng)總線
2.4  微機(jī)系統(tǒng)中的總線結(jié)構(gòu)
2.4.1  總線分類與總線標(biāo)準(zhǔn)
2.4.2  微機(jī)總線的性能指標(biāo)
2.4.3  PC系列微機(jī)總線
習(xí)題
第3章  8086/8088指令系統(tǒng)
3.1  指令系統(tǒng)概述
3.1.1  指令與指令系統(tǒng)
3.1.2  操作數(shù)
3.2  8086/8088CPU的尋址方式
3.2.1  立即尋址方式
3.2.2  寄存器尋址方式
3.2.3  直接尋址方式
3.2.4  寄存器間接尋址方式
3.2.5  寄存器相對(duì)尋址方式
3.2.6  基址變址尋址方式
3.2.7  相對(duì)基址變址尋址方式
3.2.8  轉(zhuǎn)移類指令的尋址方式
3.2.9  I/O端口尋址方式
3.3  8086/8088指令系統(tǒng)
3.3.1  數(shù)據(jù)傳送指令
3.3.2  算術(shù)運(yùn)算指令
3.3.3  位處理指令
3.3.4  串操作指令
3.3.5  控制轉(zhuǎn)移指令
3.3.6  處理器控制指令
習(xí)題
第4章  高性能微處理器
4.1  高性能微處理器技術(shù)
4.1.1  超標(biāo)量和超流水線技術(shù)
4.1.2  分支轉(zhuǎn)移預(yù)測(cè)技術(shù)
4.1.3  MMX技術(shù)
4.1.4  SSE技術(shù)
4.1.5  保護(hù)方式存儲(chǔ)器管理技術(shù)
4.2  80x86微處理器
4.2.1  80186/80188微處理器
4.2.2  80286微處理器
4.2.3  80386微處理器
4.2.4  80486微處理器
4.3  Pentium微處理器
4.3.1  Pentium微處理器的主要特點(diǎn)
4.3.2  Pentium微處理器的內(nèi)部結(jié)構(gòu)
4.3.3  Pentium微處理器的寄存器組
4.3.4  Pentium微處理器的引腳與功能
4.3.5  Pentium微處理器的總線周期
4.4  Pentium微處理器的存儲(chǔ)器管理
4.4.1  實(shí)模式下存儲(chǔ)器管理
4.4.2  保護(hù)模式下存儲(chǔ)器管理中的數(shù)據(jù)結(jié)構(gòu)
4.4.3  保護(hù)模式下的分段存儲(chǔ)器管理
4.4.4  保護(hù)模式下的分頁(yè)存儲(chǔ)器管理
4.4.5  保護(hù)模式下的段頁(yè)式存儲(chǔ)器管理
4.4.6  保護(hù)模式下的寄存器
4.4.7  保護(hù)模式下的中斷和異常操作
4.4.8  保護(hù)模式下的訪問(wèn)操作與保護(hù)機(jī)制
4.4.9  保護(hù)模式下虛擬8086模式
4.4.1  0Pentium的系統(tǒng)存儲(chǔ)器管理模式(SMM)
4.5  Pentium系列微處理器的發(fā)展與新技術(shù)
4.5.1  PentiumPro微處理器
4.5.2  PentiumMMX微處理器
4.5.3  PentiumⅡ/PentiumⅢ微處理器
4.5.4  Pentium4微處理器
4.5.5  Pentium雙核處理器
4.5.6  Core微架構(gòu)的處理器
4.5.7  Nehalem微架構(gòu)的處理器
4.5.8  Intel處理器家族
4.6  Intel系列接口芯片組
4.6.1  Intelx86系列微機(jī)系統(tǒng)的基本結(jié)構(gòu)
4.6.2  IntelG965高速芯片組
習(xí)題
第5章  匯編語(yǔ)言源程序設(shè)計(jì)
5.1  匯編語(yǔ)言的基本概念
5.1.1  機(jī)器語(yǔ)言、匯編語(yǔ)言和匯編程序
5.1.2  匯編語(yǔ)言程序的開(kāi)發(fā)過(guò)程
5.1.3  匯編語(yǔ)言程序的上機(jī)過(guò)程
5.2  匯編語(yǔ)言語(yǔ)句格式與源程序結(jié)構(gòu)
5.2.1  匯編語(yǔ)言語(yǔ)句格式
5.2.2  匯編語(yǔ)言源程序結(jié)構(gòu)
5.3  偽指令
5.3.1  段定義偽指令
5.3.2  數(shù)據(jù)定義及存儲(chǔ)器分配偽指令
5.3.3  數(shù)據(jù)定義偽指令中操作數(shù)的表達(dá)形式
5.3.4  符號(hào)定義偽指令
5.3.5  過(guò)程定義偽指令
5.3.6  程序開(kāi)始和結(jié)束偽指令
5.3.7  定位偽指令
5.3.8  段定義的簡(jiǎn)化
5.3.9  宏指令
5.4  典型匯編語(yǔ)言程序設(shè)計(jì)舉例
5.4.1  匯編語(yǔ)言程序設(shè)計(jì)步驟
5.4.2  順序程序設(shè)計(jì)
5.4.3  分支程序設(shè)計(jì)
5.4.4  循環(huán)程序設(shè)計(jì)
5.4.5  子程序設(shè)計(jì)
5.4.6  DOS系統(tǒng)功能調(diào)用
5.5  其他匯編技術(shù)
5.5.1  重復(fù)匯編
5.5.2  條件匯編
5.5.3  宏匯編
5.6  32位匯編語(yǔ)言程序設(shè)計(jì)
5.6.1  32位匯編語(yǔ)言源程序格式
5.6.2  實(shí)模式下的32位匯編語(yǔ)言程序設(shè)計(jì)
5.6.3  保護(hù)模式下的32位匯編語(yǔ)言程序設(shè)計(jì)
習(xí)題
第6章  輸入/輸出技術(shù)
6.1  輸入/輸出接口的基本知識(shí)
6.1.1  I/O接口的定義
6.1.2  I/O接口的功能
6.1.3  I/O接口的基本結(jié)構(gòu)
6.1.4  接口的組成與分析方法
6.1.5  I/O端口的編址
6.2  CPU與外設(shè)之間的數(shù)據(jù)傳送
6.2.1  CPU與外設(shè)交換的信息類型
6.2.2  CPU與外設(shè)交換信息的方式
6.3  簡(jiǎn)單并行I/O接口
6.3.1  并行通信和串行通信
6.3.2  簡(jiǎn)單并行接口的設(shè)計(jì)
6.3.3  簡(jiǎn)單并行I/O接口實(shí)例
6.4  可編程并行I/O接口芯片Intel8255A
6.4.1  Intel8255A的引腳及編程結(jié)構(gòu)
6.4.2  Intel8255A的工作方式
6.4.3  Intel8255A的操作編程
6.5  Intel8255A的應(yīng)用舉例
6.5.1  Intel8255A在IBMPC/XT中的應(yīng)用
6.5.2  打印機(jī)接口
6.6  DMA控制器Intel8237A
6.6.1  DMA的傳送方式
6.6.2  Intel8237A芯片的內(nèi)部結(jié)構(gòu)與引腳
6.6.3  Intel8237A的工作方式
6.6.4  Intel8237A內(nèi)部寄存器與編程
6.6.5  Intel8237A在IBMPC系列機(jī)中的應(yīng)用
習(xí)題
第7章  中斷系統(tǒng)與定時(shí)/計(jì)數(shù)技術(shù)
7.1  中斷的基本概念
7.1.1  中斷系統(tǒng)
7.1.2  中斷處理過(guò)程
7.1.3  中斷優(yōu)先級(jí)
7.1.4  中斷嵌套
7.2  8086/8088中斷系統(tǒng)
7.2.1  80x86的中斷類型
7.2.2  80x86CPU響應(yīng)中斷的過(guò)程
7.2.3  80x86的中斷向量表
7.2.4  中斷向量表的初始化
7.2.5  80x86的中斷優(yōu)先級(jí)
7.3  可編程中斷控制器Intel8259A
7.3.1  Intel8259A的基本結(jié)構(gòu)
7.3.2  Intel8259A的編程
7.4  Intel8259A應(yīng)用舉例
7.4.1  Intel8259A在IBMPC/XT中的應(yīng)用
7.4.2  Intel8259A在控制系統(tǒng)中的應(yīng)用
7.4.3  Intel8259A的級(jí)聯(lián)應(yīng)用
7.4.4  Intel8259A的查詢字應(yīng)用
7.4.5  Intel8259A的定時(shí)應(yīng)用
7.4.6  Intel8259A在Pentium機(jī)上的應(yīng)用
7.5  可編程定時(shí)/計(jì)數(shù)器Intel
7.5.1  定時(shí)與計(jì)數(shù)
7.5.2  Intel8253的主要特性與功能
7.5.3  Intel8253的內(nèi)部結(jié)構(gòu)與引腳
7.5.4  Intel8253的工作方式
7.5.5  Intel8253的方式控制字
7.6  Intel8253應(yīng)用舉例
7.6.1  Intel8253初始化
7.6.2  Intel8253應(yīng)用實(shí)例
習(xí)題
第8章  串行通信及其接口電路
8.1  串行通信的特點(diǎn)及基本概念
8.1.1  串行通信的特點(diǎn)
8.1.2  串行通信的基本概念
8.2  串行通信及RS-232接口標(biāo)準(zhǔn)
8.2.1  串行通信接口標(biāo)準(zhǔn)
8.2.2  RS-232接口標(biāo)準(zhǔn)
8.2.3  RS-232、RS-422、RS-485接口
8.3  可編程串行接口芯片Intel8251A
8.3.1  Intel8251A的主要性能
8.3.2  Intel8251A的基本結(jié)構(gòu)與引腳功能
8.3.3  Intel8251A的編程
8.3.4  Intel8251A應(yīng)用舉例
8.4  USB串行接口
8.4.1  USB構(gòu)成
8.4.2  USB的傳輸類型
8.4.3  USB接口芯片PDIUSBD
8.4.4  USB與IEEE1394性能的比較
習(xí)題
第9章  存儲(chǔ)器接口
9.1  存儲(chǔ)器概述
9.1.1  存儲(chǔ)器的基本概念
9.1.2  存儲(chǔ)器的分類
9.1.3  存儲(chǔ)器的性能指標(biāo)
9.1.4  現(xiàn)代微機(jī)中存儲(chǔ)器的層次結(jié)構(gòu)
9.2  半導(dǎo)體存儲(chǔ)器
9.2.1  隨機(jī)存取存儲(chǔ)器(RAM)
9.2.2  只讀存儲(chǔ)器(ROM)
9.2.3  現(xiàn)代微機(jī)內(nèi)存(DRAM)
9.3  存儲(chǔ)器與CPU的接口
9.3.1  存儲(chǔ)器與CPU連接應(yīng)注意的問(wèn)題
9.3.2  存儲(chǔ)器片選信號(hào)的處理方法
9.3.3  存儲(chǔ)器芯片的擴(kuò)展
9.3.4  8086微處理器的存儲(chǔ)器接口
9.4  高速緩沖存儲(chǔ)器與虛擬存儲(chǔ)器
9.4.1  高速緩沖存儲(chǔ)器(Cache)
9.4.2  虛擬存儲(chǔ)器
9.5  外存儲(chǔ)器
習(xí)題
第10章  模擬接口技術(shù)
10.1  模擬接口的基本概念
10.1.1  計(jì)算機(jī)系統(tǒng)中的模擬接口
10.1.2  采樣保持電路
10.1.3  D/A轉(zhuǎn)換器(DAC)的工作原理
10.1.4  D/A轉(zhuǎn)換器的主要性能指標(biāo)
10.1.5  A/D轉(zhuǎn)換器(ADC)的工作原理
10.1.6  A/D轉(zhuǎn)換器的主要性能指標(biāo)
10.2  典型D/A轉(zhuǎn)換器及其應(yīng)用
10.2.1  D/A轉(zhuǎn)換器DAC
10.2.2  DAC0832與微處理器的接口
10.2.3  DAC0832應(yīng)用舉例
10.3  典型A/D轉(zhuǎn)換器及其應(yīng)用
10.3.1  ADC0809轉(zhuǎn)換器
10.3.2  ADC0809與微處理器的接口
10.3.3  ADC0809應(yīng)用舉例
習(xí)題
附錄A  8086/8088指令表
附錄B  DOS功能調(diào)用
附錄C  DEBUG命令
附錄D  IBMPC/XT中斷類型號(hào)的配置
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)