注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)基于FPGA的嵌入式系統(tǒng)設(shè)計(jì):Altera SoC FPGA(第二版)

基于FPGA的嵌入式系統(tǒng)設(shè)計(jì):Altera SoC FPGA(第二版)

基于FPGA的嵌入式系統(tǒng)設(shè)計(jì):Altera SoC FPGA(第二版)

定 價:¥46.00

作 者: 任愛鋒 著
出版社: 西安電子科技大學(xué)出版社
叢編項(xiàng): 高等學(xué)校電子信息類專業(yè)“十二五”規(guī)劃教材
標(biāo) 簽: 大學(xué)教材 大中專教材教輔

ISBN: 9787560634517 出版時間: 2014-08-01 包裝: 平裝
開本: 16開 頁數(shù): 379 字?jǐn)?shù):  

內(nèi)容簡介

  《基于FPGA的嵌入式系統(tǒng)設(shè)計(jì):AlteraSoCFPGA(第二版)/高等學(xué)校電子信息類專業(yè)“十二五”規(guī)劃教材》全面介紹基于AlteraNiosII軟核和ARMCortex-A9硬核的嵌入式系統(tǒng)軟硬件設(shè)計(jì)開發(fā)技術(shù),共分為九章,主要內(nèi)容包括:基于SoCFPGA的嵌入式系統(tǒng)設(shè)計(jì)概述,AlteraSoCFPGA系列器件簡介,QuartusIIEDA開發(fā)工具應(yīng)用,Qsys系統(tǒng)開發(fā)工具,NiosIIEDS嵌入式處理器設(shè)計(jì),基于Qsys的HPS模型設(shè)計(jì),基于SoCEDS的嵌入式系統(tǒng)設(shè)計(jì),基于ARMSoCFPGA的DSP設(shè)計(jì),OpenCL入門與應(yīng)用?!痘贔PGA的嵌入式系統(tǒng)設(shè)計(jì):AlteraSoCFPGA(第二版)/高等學(xué)校電子信息類專業(yè)“十二五”規(guī)劃教材》內(nèi)容豐富,取材新穎,可以作為高等院校電子類和通信類各專業(yè)本科生、研究生EDA課程的教材,也可以作為相關(guān)專業(yè)工程技術(shù)人員的參考書。

作者簡介

暫缺《基于FPGA的嵌入式系統(tǒng)設(shè)計(jì):Altera SoC FPGA(第二版)》作者簡介

圖書目錄

1.1 SoC嵌入式設(shè)計(jì)的挑戰(zhàn)與機(jī)遇
1.2 Altera提供的解決方案匯集
1.2.1 器件系列
1.2.2 設(shè)計(jì)軟件工具及嵌入式處理器
1.2.3 可以使用的IP功能
1.2.4 SoCFPGA開發(fā)套件簡介
第2章 AlteraSoCFPGA系列器件簡介
2.1 SoCFPGA簡介
2.2 CycloneV器件
2.3 ArriaV器件
第3章 QuartusIIEDA開發(fā)工具應(yīng)用
3.1 現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)方法簡介
3.1.1 圖形用戶界面設(shè)計(jì)方法
3.1.2 EDA數(shù)字系統(tǒng)設(shè)計(jì)流程
3.1.3 Quarrusll13.OEDA軟件特點(diǎn)
3.2 Quartusll13.0軟件安裝
3.3 QuartusIIEDA軟件設(shè)計(jì)過程
3.4 QuartusII設(shè)計(jì)輸入
3.4.1 創(chuàng)建新工程
3.4.2 建立原理圖編輯文件
3.4.3 建立文本編輯文件
3.4.4 建立存儲器編輯文件
3.4.5 設(shè)計(jì)實(shí)例
3.5 設(shè)計(jì)項(xiàng)目的編譯
3.5.1 項(xiàng)目綜合
3.5.2 Quartusll編譯器選項(xiàng)設(shè)置
3.5.3 引腳分配
3.5.4 項(xiàng)目編譯結(jié)果分析
3.6 設(shè)計(jì)項(xiàng)目的仿真驗(yàn)證
3.6.1 Modelsim軟件架構(gòu)
3.6.2 Modelsim軟件應(yīng)用
3.7 TimeQuest時序分析
3.7.1 時序分析基本參數(shù)
3.7.2 時序分析基本步驟
3.7.3 查看時序分析報(bào)告
3.8 器件編程
第4章 Qsys系統(tǒng)開發(fā)工具
4.1 Qsys簡介
4.1.1 SoPC技術(shù)簡介
4.1.2 Qsys與SoPC開發(fā)
4.1.3 Qsys的功能特點(diǎn)
4.1.4 Qsys的優(yōu)點(diǎn)
4.2 Qsys設(shè)計(jì)流程
4.3 Qsys用戶界面
4.3.1 系統(tǒng)元件頁
4.3.2 系統(tǒng)從屬頁
4.3.3 系統(tǒng)選項(xiàng)頁
4.3.4 Qsys菜單命令
4.4 Qsys用戶自定制元件
4.4.1 Qsys組件構(gòu)成
4.4.2 Qsys組件編輯器
4.4.3 自定義組件實(shí)例1-DDS信號產(chǎn)生模塊
4.4.4 自定義組件實(shí)例2-以太網(wǎng)控制器W5300控制
第5章 NiosIIEDS嵌入式處理器設(shè)計(jì)
5.1 NiosII嵌入式處理器簡介
5.1.1 第一代Nios嵌入式處理器
5.1.2 第二代Nios嵌入式處理器
5.1.3 可配置的軟核嵌入式處理器的優(yōu)勢
5.2 NiosII嵌入式處理器軟硬件開發(fā)流程簡介
5.2.1 硬件開發(fā)流程
5.2.2 軟件設(shè)計(jì)流程
5.2.3 軟件設(shè)計(jì)實(shí)例
5.3 HAL系統(tǒng)庫
5.3.1 HAL系統(tǒng)庫簡介
5.3.2 使用HAL開發(fā)程序
5.4 NiosIIEDS開發(fā)實(shí)例
5.4.1 系統(tǒng)軟硬件需求分析
5.4.2 系統(tǒng)硬件設(shè)計(jì)
5.4.3 系統(tǒng)軟件設(shè)計(jì)
……
第6章 基于Qsys的HPS模型設(shè)計(jì)
第7章 基于SoC EDS的嵌入式系統(tǒng)設(shè)計(jì)
第8章 基于ARM SoC FPGA的DSP設(shè)計(jì)
第9章 OpenCL入門與應(yīng)用

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號