注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)計算機(jī)組織與體系結(jié)構(gòu)計算機(jī)組織與結(jié)構(gòu)

計算機(jī)組織與結(jié)構(gòu)

計算機(jī)組織與結(jié)構(gòu)

定 價:¥39.00

作 者: 徐蘇 主編
出版社: 清華大學(xué)出版社
叢編項(xiàng): 21世紀(jì)高等學(xué)校規(guī)劃教材
標(biāo) 簽: 工學(xué) 教材 研究生/本科/??平滩?/td>

ISBN: 9787302395591 出版時間: 2015-05-01 包裝:
開本: 頁數(shù): 字?jǐn)?shù):  

內(nèi)容簡介

  徐蘇主編的這本《計算機(jī)組織與結(jié)構(gòu)》根據(jù)我國教育部教學(xué)指導(dǎo)委員會制定的“高等學(xué)校計算機(jī)科學(xué)與技術(shù)專業(yè)規(guī)范”組織編寫,與美國ACM和IEEE CS計算機(jī)課程最新進(jìn)展同步,內(nèi)容涵蓋了知識領(lǐng)域CS-AR 計算機(jī)體系結(jié)構(gòu)與組織的核心知識單元和知識點(diǎn)。全書共分8章,第1~7章全面講述單處理機(jī)系統(tǒng)的硬件組織和結(jié)構(gòu),包括計算機(jī)中的數(shù)據(jù)表示和運(yùn)算、匯編級機(jī)器組織、存儲系統(tǒng)的組織與結(jié)構(gòu)、輸入輸出系統(tǒng)的組織、CPU的組織與結(jié)構(gòu)及總線和接口等;第8章介紹當(dāng)前并行處理機(jī)系統(tǒng)的一些主流技術(shù)和體系結(jié)構(gòu),包括流水線技術(shù)、多處理機(jī)系統(tǒng)、機(jī)群系統(tǒng)和多核處理器等。本書是作者根據(jù)近二十年計算機(jī)組成與計算機(jī)體系結(jié)構(gòu)課程教學(xué)之經(jīng)驗(yàn),并在教學(xué)和科研過程中不斷積累和提煉而寫成的。本書條理清晰,概念準(zhǔn)確,所組織的內(nèi)容不僅全面,而且整合了大量的新技術(shù)、新知識,為讀者展現(xiàn)近些年來計算機(jī)技術(shù)發(fā)展的新成果。本書適合作為各類高等院校計算機(jī)科學(xué)與技術(shù)專業(yè)的教材,也可作為相關(guān)專業(yè)工程技術(shù)人員和計算機(jī)愛好者的參考書。

作者簡介

暫缺《計算機(jī)組織與結(jié)構(gòu)》作者簡介

圖書目錄

第1章 計算機(jī)系統(tǒng)概述 1.1 計算機(jī)的發(fā)展歷程 1.2 計算機(jī)的種類 1.3 計算機(jī)的性能指標(biāo) 1.4 計算機(jī)的基本組成 1.5 計算機(jī)語言 1.6 計算機(jī)系統(tǒng)的分層組織結(jié)構(gòu) 本章小結(jié) 習(xí)題一 第2章 數(shù)據(jù)的機(jī)器級表示及運(yùn)算 2.1 數(shù)制及轉(zhuǎn)換 2.1.1 進(jìn)位記數(shù)制 2.1.2 數(shù)制的轉(zhuǎn)換 2.2 數(shù)值數(shù)據(jù)的機(jī)器表示 2.2.1 數(shù)據(jù)的機(jī)器數(shù)表示 2.2.2 定點(diǎn)數(shù)和浮點(diǎn)數(shù) 2.3 非數(shù)值數(shù)據(jù)的機(jī)器表示 2.3.1 二進(jìn)制編碼的十進(jìn)制數(shù) 2.3.2 字符編碼 2.3.3 漢字的表示方法 2.4 定點(diǎn)數(shù)的運(yùn)算及實(shí)現(xiàn) 2.4.1 定點(diǎn)數(shù)的加減運(yùn)算 2.4.2 定點(diǎn)數(shù)的乘法運(yùn)算 2.4.3 定點(diǎn)數(shù)的除法運(yùn)算 2.5 浮點(diǎn)數(shù)的運(yùn)算 2.5.1 浮點(diǎn)數(shù)的加減運(yùn)算 2.5.2 浮點(diǎn)數(shù)的乘除運(yùn)算 2.6 數(shù)據(jù)校驗(yàn)碼 2.6.1 奇偶校驗(yàn)碼 2.6.2 海明校驗(yàn)碼 2.6.3 循環(huán)冗余校驗(yàn)碼 本章小結(jié) 習(xí)題二 第3章 匯編級機(jī)器組織 3.1 匯編級機(jī)器指令系統(tǒng) 3.1.1 指令系統(tǒng)的發(fā)展 3.1.2 指令系統(tǒng)性能的要求 3.1.3 指令操作的種類 3.2 指令格式 3.2.1 指令字長 3.2.2 地址碼 3.2.3 操作碼 3.3 數(shù)據(jù)的存儲與尋址方式 3.3.1 數(shù)據(jù)的存儲方式 3.3.2 尋址方式 3.4 RISC 3.4.1 精簡指令集計算機(jī)的出現(xiàn) 3.4.2 精簡指令集計算機(jī)特點(diǎn) 3.5 指令系統(tǒng)舉例 3.5.1 Pentium微處理器指令系統(tǒng) 3.5.2 SPARC指令系統(tǒng) 本章小結(jié) 習(xí)題三 第4章 存儲系統(tǒng)組織與結(jié)構(gòu) 4.1 存儲系統(tǒng)概述 4.1.1 存儲器的組織 4.1.2 存儲器的分類 4.1.3 存儲器的分層結(jié)構(gòu) 4.2 半導(dǎo)體存儲器 4.2.1 半導(dǎo)體存儲器的種類 4.2.2 半導(dǎo)體存儲器的組成與工作原理 4.2.3 主存儲器的設(shè)計 4.3 交叉存儲技術(shù) 4.4 高速緩沖存儲器 4.4.1 cache實(shí)現(xiàn)的基本原理 4.4.2 主存與cache的地址映射 4.4.3 替換算法 4.4.4 cache的寫策略 4.4.5 cache性能分析 4.4.6 cache舉例: Pentium 4的cache組織 4.5 虛擬存儲器 4.5.1 虛擬存儲器實(shí)現(xiàn)的基本原理 4.5.2 虛擬存儲器的分頁式管理 4.5.3 虛擬存儲器的分段式管理 4.5.4 虛擬存儲器的段頁式管理 4.5.5 虛擬存儲器的替換策略 4.5.6 虛擬存儲器舉例: Pentium的虛擬存儲器組織 本章小結(jié) 習(xí)題四 第5章 輸入輸出系統(tǒng)組織 5.1 輸入輸出系統(tǒng)概述 5.1.1 輸入輸出設(shè)備 5.1.2 輸入輸出接口 5.1.3 輸入輸出設(shè)備的編址與管理 5.2 輸入輸出控制方式 5.2.1 程序控制方式 5.2.2 中斷控制方式 5.2.3 DMA控制方式 5.2.4 通道控制方式 5.3 外部存儲器的組織 5.3.1 磁盤存儲器 5.3.2 磁帶存儲器 5.3.3 光盤存儲器 5.4 RAID技術(shù) 本章小結(jié) 習(xí)題五 第6章 總線與接口組織 6.1 互連結(jié)構(gòu) 6.2 總線互連 6.2.1 總線的基本概念 6.2.2 總線互連結(jié)構(gòu) 6.2.3 總線的控制方式 6.3 總線標(biāo)準(zhǔn)及舉例 6.3.1 總線標(biāo)準(zhǔn) 6.3.2 ISA總線 6.3.3 PCI總線 6.3.4 PCIX總線 6.3.5 PCIExpress總線 6.3.6 現(xiàn)代微機(jī)總線配置 6.4 外部總線接口 6.4.1 SCSI 6.4.2 IEEE 1394接口 6.4.3 USB接口 本章小結(jié) 習(xí)題六 第7章 CPU組織與結(jié)構(gòu) 7.1 CPU的功能和組成 7.1.1 CPU的功能 7.1.2 CPU的基本組成 7.1.3 CPU的寄存器組織 7.2 指令周期 7.2.1 幾個時間概念 7.2.2 典型指令的指令周期 7.2.3 指令周期的方框圖語言描述 7.3 CPU的時序和控制 7.3.1 CPU的時序系統(tǒng) 7.3.2 CPU的控制方式 7.4 控制部件的硬布線實(shí)現(xiàn) 7.4.1 硬布線控制器的基本原理 7.4.2 硬布線控制器設(shè)計舉例 7.4.3 硬布線控制器的缺點(diǎn)及其改進(jìn) 7.5 微程序控制器 7.5.1 微程序控制的基本概念 7.5.2 微程序控制器的組成 7.5.3 微程序設(shè)計舉例 7.5.4 微程序控制的特點(diǎn) 7.6 微程序設(shè)計技術(shù) 7.6.1 微命令編碼 7.6.2 微地址的形成方法 7.6.3 微指令的格式及執(zhí)行方式 7.7 典型CPU及主要技術(shù) 7.7.1 Intel CPU 7.7.2 Pentium 4的結(jié)構(gòu) 本章小結(jié) 習(xí)題七 第8章 并行組織與結(jié)構(gòu) 8.1 計算機(jī)系統(tǒng)的并行性 8.1.1 計算機(jī)體系結(jié)構(gòu)的概念 8.1.2 體系結(jié)構(gòu)中的并行性 8.1.3 提高并行性的技術(shù)途徑 8.2 流水線技術(shù) 8.2.1 流水線的基本概念 8.2.2 流水線的分類 8.2.3 流水線的主要性能參數(shù) 8.2.4 流水線的相關(guān)問題 8.2.5 超流水線技術(shù) 8.3 多處理機(jī)系統(tǒng) 8.3.1 多處理機(jī)系統(tǒng)分類 8.3.2 多處理機(jī)的cache一致性 8.3.3 多處理機(jī)操作系統(tǒng) 8.3.4 多處理機(jī)的并行性實(shí)現(xiàn) 8.4 機(jī)群系統(tǒng) 8.4.1 機(jī)群系統(tǒng)的定義 8.4.2 機(jī)群系統(tǒng)的組成 8.4.3 機(jī)群系統(tǒng)中的關(guān)鍵技術(shù) 8.4.4 機(jī)群系統(tǒng)舉例 8.5 多核處理器 8.5.1 多核處理器產(chǎn)生的背景 8.5.2 多核處理器結(jié)構(gòu) 8.5.3 多核發(fā)展的關(guān)鍵技術(shù) 8.5.4 多核發(fā)展趨勢 本章小結(jié) 習(xí)題八 參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號