四則運算小計算器設計過程實錄-Verilog FPGA數(shù)字系統(tǒng)設計入門學習日記本書以日記的形式記錄了一個可實現(xiàn)四則運算計算器的設計過程,從而達到學習FPGA 設計的目的.全書共10章,講述了從設計開始到完成的全過程,其中包括數(shù)碼管顯示、鍵盤掃描、狀態(tài)機等基礎模塊的設計,以及設計中需要注意的問題等,每一章的最后還有夏宇聞老師對本章內容的點評及給讀者的學習建議.希望讀者按順序閱讀本書,同時進行實踐操作,并與書中的進度保持一致,最終完成整個設計.讀者也可以根據(jù)自己的想法來實現(xiàn)想要的功能,做到舉一反三,以達到好的學習效果.書中使用的硬件為至芯科技的四代開發(fā)板、AlteraCycloneIV的芯片,軟件為uartusII13.0sp1.本書可作為電子工程類、自動控制類、計算機類的大學本科高年級學生及研究生設計實驗參考用書,亦可供其他工程人員自學與參考.