注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡硬件、外部設備與維護7天搞定FPGA:Robei與Xilinx實戰(zhàn)

7天搞定FPGA:Robei與Xilinx實戰(zhàn)

7天搞定FPGA:Robei與Xilinx實戰(zhàn)

定 價:¥39.00

作 者: 吳國盛
出版社: 電子工業(yè)出版社
叢編項:
標 簽: 計算機/網(wǎng)絡 軟件工程/開發(fā)項目管理

購買這本書可以去


ISBN: 9787121283109 出版時間: 2016-03-01 包裝: 平塑
開本: 頁數(shù): 196 字數(shù):  

內容簡介

  中國的集成電路產(chǎn)業(yè)的落后不僅體現(xiàn)在制作工藝上,也體現(xiàn)在設計工具上。本書采用了Xilinx最新的設計工具Vivado和帶ARM Cortex-A9硬核的第七代FPGA,以簡單易用的Robei可視化芯片設計軟件為基礎,重點講述集成電路可視化的框圖設計模式,并循序漸進,逐步引導讀者從零開始掌握Verilog語言和集成電路設計方式。Robei軟件是小巧而靈活的芯片設計仿真工具,對系統(tǒng)要求不高,設計響應快,具有很多開放設計模型。本書結構一改傳統(tǒng)說教方式,主張實踐中學習,強調動手能力,為讀者劃分了七天的學習內容,每一天的內容都非常充實,只有在實戰(zhàn)中摸爬滾打,才能領悟更深。

作者簡介

  吳國盛本科畢業(yè)于電子科技大學,獲得美國丹佛大學全額獎學金后,到美國修讀計算機工程碩士,畢業(yè)后加入Wolfram Research Inc.,參與Mathematica軟件圖像處理函數(shù)的研發(fā)與測試。兩年后以軟件工程師的身份加入Xilinx Inc.,世界上最大的FPGA生產(chǎn)商。他設計和開發(fā)了Robei芯片設計軟件,并于2012年在美國創(chuàng)建Robei公司,將Robei軟件推向市場,獲得廣泛的好評。之后,他代表若貝團隊獲得教育部舉辦的中國留學人員"春暉杯”創(chuàng)業(yè)大賽優(yōu)勝獎,并被華中科技大學光電學院聘請為兼職導師,獲得山東省"泰山產(chǎn)業(yè)領軍人才工程”獎勵,青島市"人才特區(qū)”二等獎,青島市"藍色之星”企業(yè)稱號等。

圖書目錄

目 錄 第一天 認識工具,掌握基礎 11.1 為什么要選擇Robei 11.1.1 背景介紹 11.1.2 EDA的發(fā)展史 21.1.3 Robei的優(yōu)勢 51.2 安裝與注冊 71.2.1 安裝 71.2.2 注冊 111.3 如何使用Robei 121.3.1 菜單和工具條 131.3.2 工具箱 131.3.3 屬性欄 141.3.4 工作空間 141.3.5 輸出 151.4 Robei三元素 151.4.1 模塊 151.4.2 引腳 171.4.3 連接線 181.5 Verilog基礎 191.5.1 數(shù)據(jù) 191.5.2 運算符 201.5.3 結構聲明 201.5.4 代碼撰寫 221.5.5 一個模塊的總結 25第二天 實例入手,體驗Robei 272.1 實例一 邏輯門設計 272.1.1 實例簡介 272.1.2 設計流程 282.1.3 問題與思考 322.1.4 常見問題 332.2 實例二 計數(shù)器 332.2.1 實例簡介 332.2.2 設計流程 342.2.3 問題與思考 382.3 實例三 編譯碼器 382.3.1 實例簡介 382.3.2 設計流程 382.3.3 問題與思考 432.4 實例四 ALU設計 432.4.1 實例簡介 432.4.2 設計流程 432.4.3 問題與思考 54第三天 動手實戰(zhàn),板上點燈 553.1 實例五 ROBEI和VIVADO的聯(lián)合設計——流水燈設計 553.1.1 實例簡介 553.1.2 Robei設計內容 563.1.3 Vivado設計內容 603.1.4 總結 713.2 實例六 自動售飲料機 713.2.1 實例簡介 713.2.2 設計流程 723.2.3 板級驗證 763.2.4 問題與思考 83第四天 復雜運算,板級體驗 844.1 實例七 8位移位寄存器的設計 844.1.1 實例簡介 844.1.2 設計流程 844.1.3 板級驗證 884.1.4 問題與思考 964.2 實例八 帶符號位小數(shù)的加法設計 964.2.1 實例介紹 964.2.2 設計流程 974.2.3 板級驗證 1014.2.4 問題與思考 1094.3 實例九 除法器設計 1094.3.1 實例簡介 1094.3.2 設計流程 1104.3.3 板級驗證 1164.3.4 問題與思考 123第五天 認識協(xié)議,操作接口 1245.1 實例十 FIFO 1245.1.1 實例簡介 1245.1.2 設計流程 1265.1.3 板級驗證 1315.1.4 問題與思考 1395.2 實例十一 SPI總線接口的VERILOG的實現(xiàn) 1395.2.1 實例簡介 1395.2.2 設計流程 1405.2.3 SPI接口協(xié)議的板級驗證 1455.2.4 問題與思考 149第六天 串口通信,系統(tǒng)設計 1506.1 實例十二 UART的發(fā)送與接收模塊設計 1506.1.1 實例簡介 1506.1.2 設計流程 1516.1.3 問題與思考 1596.2 實例十三 NATALIUS 8位RISC處理器 1596.2.1 實例簡介 1596.2.2 設計流程 1646.2.3 問題與挑戰(zhàn) 183第七天 總結反思,項目挑戰(zhàn) 184參考文獻 185

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號